Изобретение относится к вычислительной технике и предназначено для использования в вычислительных устройствах, функционирующих в системе остаточных классов (СОК), а также в технике связи для передачи информации кодами СОК.
Известно устройство преобразования числа из кода системы остаточных классов в двоичный код, содержащее позиционный накапливающий сумматор, блок синхронизации, группу сдвиговых регистров, группу блоков памяти, n блоков элементов И [1].
Недостатком этого устройства является небольшое быстродействие.
Наиболее близким к предлагаемому является устройство для преобразования числа из системы остаточных классов в позиционный код, содержащее три группы постоянных запоминающих устройств, группу сдвиговых регистров, группу параллельных сумматоров, разрядно-параллельный сумматор по модулю, причем информационные входы группы сдвиговых регистров являются соответствующими информационными входами устройства, выходы первой группы запоминающих устройств соединены с первыми входами группы параллельных сумматоров, выходы группы сдвиговых регистров соединены с адресными входами второй группы постоянно запоминающих устройств, выходы второй группы постоянных запоминающих устройств соединены с вторыми входами группы параллельных сумматоров, выходы которых соединены с адресными входами третьей группы запоминающих устройств, выходы которых соединены с соответствующими входами разрядно-параллельного сумматора по модулю, выходы которого являются выходами устройства [2].
Недостатком этого устройства является большой объем оборудования.
Задача предложенного изобретения - в сокращении объема оборудования и повышении быстродействия при преобразовании числа из СОК в позиционный код.
Технический результат достигается тем, что вычисляются произведения ортогональных базисов на числа СОК по произведению всех модулей СОК, которые хранятся в группе постоянно запоминающих устройств.
Сущность устройства преобразования числа из системы остаточных классов в позиционный код заключается в том, что оно содержит группу сдвиговых регистров, группу блоков памяти, причем информационные входы регистров являются соответствующими информационными входами устройства, при этом оно дополнительно включает разрядно-параллельный сумматор, причем выходы группы регистров соединены с адресными входами группы запоминающих устройств, выходы которых соединены с соответствующими входами разрядно-параллельного сумматора, выходы которого являются выходами устройства.
На чертеже представлена структурная схема предлагаемого устройства.
Устройство содержит: группу регистров 1, группу запоминающих устройств 2, разрядно-параллельный сумматор по модулю 3, выход 4 устройства, группу информационных входов 5.
где n - количество оснований СОК;
pi, αi - модули СОК,
1≤i≤n, pi<pi+1;
А - исходное число в СОК;
Р - произведение всех модулей системы остаточных классов;
rA - ранг числа А;
Вi - ортогональные базисы СОК, являющиеся константами для выбранной совокупности оснований.
Выражение (1) можно представить в следующем виде:
А=||α1·В1+α2·В2|P+|α3·В3+α4·В4|P+...+|αn-1·Вn-1+αn·Вn|P|P
Из этого выражения видно, что алгоритм работы устройства может быть представлен в виде реализации операции суммирования по модулю пар |αi-1·Bi-1+αi·Bi|P.
Количество запоминающих устройств в группе составляет ]n/2[, в каждом из которых хранятся константы размерности ]log2Р[. Число констант в i-м запоминающем устройстве p2i·p2·i-1.
Если n - нечетное число, то количество констант в последнем запоминающем устройстве группы составляет pn-1.
Устройство работает следующим образом. Число в коде СОК через входы 5 записывается в регистры 1, имеющие разрядность ]log2Р[ (где Р - произведение модулей СОК). Работа устройства происходит по тактам. В первом такте производится выдача констант |αi-1·Bi-1+αi·Bi|P из групп постоянных запоминающих устройств 2. Полученные значения суммируются в разрядно-параллельном сумматоре 3. Полученный результат поступает на выход устройства.
По сравнению с известными устройствами предлагаемое устройство имеет меньшие аппаратурные затраты и обладает высоким быстродействием.
В таком виде, как описано предлагаемое устройство, оно не вызывает сомнения в его осуществимости и применении в вычислительной технике и технике связи, для передачи кодами СОК.
Источники информации
1. А.с. №1501280. А1, 4 Н 03 М 7/18 "Устройство для преобразования числа из системы остаточных классов в позиционный код" / С.Н.Литвинов (СССР); Опубл. 15.08.1989, Бюл. №30 - 3 с.
2. Пат. №2235423. С2, 7 Н 03 М 7/18 "Устройство для преобразования числа из системы остаточных классов в позиционный код" / Ш.А.Оцоков, И.М.Шухман. Опубл. 27.08.2004, Бюл. №24 - 3 с.
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧИСЛА ИЗ СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ В ПОЗИЦИОННЫЙ КОД | 2002 |
|
RU2235423C2 |
НЕЙРОННАЯ СЕТЬ ДЛЯ ПРЕОБРАЗОВАНИЯ ОСТАТОЧНОГО КОДА В ДВОИЧНЫЙ ПОЗИЦИОННЫЙ КОД | 2006 |
|
RU2318238C1 |
Устройство для перевода чисел из системы остаточных классов и расширения оснований | 2020 |
|
RU2744815C1 |
Система распределенного хранения данных | 2021 |
|
RU2780148C1 |
Устройство для преобразования числа из системы остаточных классов в позиционный код | 1987 |
|
SU1501280A1 |
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ЗНАКА МОДУЛЯРНОГО ЧИСЛА | 2011 |
|
RU2503995C2 |
Система надежного облачного хранения с регулируемой избыточностью данных | 2021 |
|
RU2782681C1 |
НЕЙРОННАЯ СЕТЬ С ПОРОГОВОЙ (k, t) СТРУКТУРОЙ ДЛЯ ПРЕОБРАЗОВАНИЯ ОСТАТОЧНОГО КОДА В ДВОИЧНЫЙ ПОЗИЦИОННЫЙ КОД | 2008 |
|
RU2380751C1 |
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ЗНАКОВ ЧИСЕЛ В СИСТЕМЕ ОСТАТОЧНЫХ КЛАССОВ | 2014 |
|
RU2557446C1 |
Устройство для преобразования числа из системы остаточных классов в позиционный код | 1981 |
|
SU1005028A1 |
Изобретение относится к вычислительной технике и предназначено для использования в вычислительных устройствах, функционирующих в системе остаточных классов (СОК), а также технике связи для передачи информации кодами СОК. Технический результат изобретения - сокращение объема оборудования и повышение быстродействия при преобразовании числа из СОК в позиционный код. Для этого устройство содержит группу постоянных запоминающих устройств, группу регистров, разрядно-параллельный сумматор по модулю. 1 ил.
Устройство для преобразования числа из системы остаточных классов в позиционный код, содержащее группу сдвиговых регистров, группу постоянных запоминающих устройств, причем информационные входы группы сдвиговых регистров являются соответствующими информационными входами устройства, отличающееся тем, что выходы группы сдвиговых регистров соединены с адресными входами группы постоянных запоминающих устройств, каждое из которых содержит пару констант |ai-1·Bi-1+аi·Вi|Р разрядностью ]log2P[, причем количество постоянных запоминающих устройств в группе составляет ]n/2[, и если n - нечетное число, то количество констант в последнем постоянном запоминающем устройстве группы составляет рn-1, выходы группы постоянных запоминающих устройств соединены с соответствующими входами разрядно-параллельно сумматора по модулю, выходы которого являются выходами устройства,
где Р - произведение всех модулей системы остаточных классов;
Bi - ортогональные базисы системы остаточных классов;
аi - остаток по i-му модулю системы остаточных классов;
n - количество модулей системы остаточных классов, при этом 1≤i≤n;
рn - n-ый модуль системы остаточных классов.
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧИСЛА ИЗ СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ В ПОЗИЦИОННЫЙ КОД | 2002 |
|
RU2235423C2 |
Устройство для преобразования числа из системы остаточных классов в позиционный код | 1987 |
|
SU1501280A1 |
УСТРОЙСТВО ДЛЯ ПЕРЕМНОЖЕНИЯ ЧИСЛОВЫХ МАТРИЦ | 1991 |
|
RU2022334C1 |
Устройство для ввода информации | 1988 |
|
SU1580340A1 |
Устройство для определения медианы | 1988 |
|
SU1599868A1 |
US 5349551 A, 20.09.1994. |
Авторы
Даты
2007-02-10—Публикация
2005-02-01—Подача