Предлагаемое изобретение относится к цифровой вычислительной технике и может быть использовано при построении схем, использующих функцию ИСКЛЮЧАЮЩЕЕ-ИЛИ - многоразрядных сумматоров, схем четности/нечетности, счетных регистров и многих других быстродействующих многоразрядных электронных устройств.
Известна Схема вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ использующая передаточные вентили (XOR gate circuit using TG) [1] (p. 652, Fig. 7.5), построенная на 8-ми МОП транзисторах, образующих два КМОП инвертора и два полно-уровневых КМОП передаточных вентиля (Transmission Gates, TGs).
Данная Схема вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1] содержит входы а и b и выход out, шины источника питания высокого и низкого уровней напряжения, МОП транзисторы Р-типа с первого по четвертый и N-типа с пятого по восьмой.
Недостатком известной Схемы вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1] является низкое быстродействие, вызванное наличием больших значений встроенных паразитных узловых емкостей на выходе инвертора в цепи прохождения сигнала от входа b до выхода out через передаточный вентиль, подсоединенный к выходу КМОП инвертора, формирующего инверсный сигнал .
Кроме того, динамический ток потребления известной Схемы вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1] увеличивается из-за повышенного времени переходного процесса перезаряда данного узла, что приводит к дополнительному перегреву элементов схемы и снижает общую надежность схемы.
Задачей предлагаемого изобретения является повышение быстродействия известной Схемы вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1] и ее надежности за счет уменьшения динамического тока потребления.
Поставленная задача достигается тем, что, в Схеме вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1], содержащей МОП транзисторы Р-типа с первого по четвертый и N-типа с пятого по восьмой, вход сигнала А, соединенный с затворами транзисторов первого, второго, пятого и восьмого, причем стоки транзисторов первого и пятого соединены между собой и соединены с затворами транзисторов четвертого и шестого, вход сигнала В, соединенный затворами транзисторов третьего и седьмого и с истоками транзисторов второго и шестого, причем стоки транзисторов третьего и седьмого соединены между собой, шину источника питания высокого уровня напряжения VDD, соединенную с истоком первого транзистора, шину источника питания низкого уровня напряжения GND, соединенную с истоком пятого транзистора, выход OUT, соединенный со стоками транзисторов второго и шестого, в отличие от известной Схемы вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1], исток четвертого транзистора соединен с шиной источника питания высокого уровня напряжения VDD, а сток - с истоком третьего, исток восьмого транзистора соединен с шиной источника питания низкого уровня напряжения GND, а сток - с истоком седьмого, и стоки транзисторов третьего и седьмого соединены с выходом OUT.
Таким образом, в предлагаемом техническом решении КМОП логического вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ, в отличие от известной Схемы вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1], отсутствует физическое соединение истоков МОП транзисторов третьего и седьмого и стоками МОП транзисторов четвертого и восьмого между собой, которое увеличивает емкость данного узла и тем самым снижает быстродействие Схемы вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1] из-за увеличения длительности переходного процесса переключения этого узла. Поэтому быстродействие в предлагаемом КМОП логическом вентиле ИСКЛЮЧАЮЩЕЕ-ИЛИ выше быстродействия известной Схемы вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1].
Кроме того, повышение быстродействия схемы за счет уменьшения длительности переходного процесса приводит к уменьшению времени протекания сквозного тока между шинами источника питания высокого VDD и низкого GND уровней, снижению величины динамического тока потребления схемы и уменьшению дополнительного перегрева элементов схемы, что повышает общую надежность предлагаемого КМОП логического вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ.
На Рисунке приведена схема предлагаемого КМОП логического вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ.
Предлагаемый КМОП логический вентиль ИСКЛЮЧАЮЩЕЕ-ИЛИ содержит МОП транзисторы Р-типа с первого по четвертый 1-4 и N-типа с пятого по восьмой 5-8, вход сигнала А, соединенный с затворами транзисторов первого 1, второго 2, пятого 5 и восьмого 8, причем стоки первого 1 и пятого 5 транзисторов соединены между собой и соединены с затворами транзисторов четвертого 4 и шестого 6, вход сигнала В соединенный с затворами транзисторов третьего 3 и седьмого 7 и истоками транзисторов второго 2 и шестого 6, причем стоки транзисторов третьего 3 и седьмого 7 соединены между собой, выход OUT, соединенный со стоками транзисторов второго 2 третьего 3, шестого 6 и седьмого 7, шину источника питания высокого уровня напряжения VDD, соединенную с истоками транзисторов первого 1 и четвертого 4, шину источника питания низкого уровня напряжения GND, соединенную с истоками транзисторов пятого 5 и восьмого 8, причем сток четвертого транзистора 4 соединен - с истоком третьего 3, а сток восьмого 8 - с истоком седьмого.
Предлагаемый КМОП логический вентиль ИСКЛЮЧАЮЩЕЕ-ИЛИ представляет собой логическую схему комбинационного типа, предназначенную для формирования логической функции ИСКЛЮЧАЮЩЕЕ-ИЛИ и работает согласно нижеприведенной таблице истинности. Таблица истинности КМОП логического вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ
В исходном состоянии (Комбинация №1) на входы А и В поступает напряжение низкого уровня GND, которое соответствует напряжению низкого логического уровня «0» таблицы истинности. При этом транзисторы Р-типа 1, 2 и 3 открываются, а N-типа 5, 7 и 8 закрывается. Через открытый транзистор 1 на затворы транзисторов Р-типа 4 и N-типа 6 поступает напряжение высокого уровня VDD, которое соответствует напряжению высокого логического уровня «1» таблицы истинности, в результате чего транзистор 6 открывается, а транзистор 4 - закрывается. Поэтому на выход OUT через открытые транзисторы 2 и 6 с входа В поступает напряжение низкого логического уровня «0», которое соответствует значению таблицы истинности комбинации №1.
Если на вход А поступает напряжение высокого логического уровня «1», а на вход В напряжение низкого логического уровня «0» (Комбинация №2), то транзисторы Р-типа 1 и 2 и транзистор N-типа 7 закрываются, а транзистор Р-типа 3 и транзисторы N-типа 5 и 8 - открываются. Через открытый транзистор 5 на затворы транзисторов Р-типа 4 и N-типа 6 поступает напряжение низкого логического уровня «0», в результате чего транзистор 4 открывается, а транзистор 6 - закрывается. Поэтому на выход OUT через открытые транзисторы 3 и 4 поступает напряжение высокого логического уровня «1», которое соответствует значению таблицы истинности комбинации №2.
Если на вход А поступает напряжение низкого логического уровня «0», а на вход В напряжение высокого логического уровня «1» (Комбинация №3), то транзисторы Р-типа 1 и 2 и транзистор N-типа 7 открываются, а транзистор Р-типа 3 и транзисторы N-типа 5 и 8 закрываются. Через открытый транзистор 1 на затворы транзисторов Р-типа 4 и N-типа 6 поступает напряжение высокого логического уровня «1», вследствие чего транзистор 4 закрывается, а транзистор 6 открывается. Поэтому с входа В на выход OUT через открытые транзисторы 2 и 6 поступает напряжение высокого логического уровня «1», которое соответствует значению таблицы истинности комбинации №3.
Если на входы А и В поступает напряжение высокого логического уровня «1» (Комбинация №4), то транзисторы Р-типа 1, 2 и 3 закрываются, а транзисторы N-типа 5, 7 и 8 - открываются. Через открытый транзистор 5 на затворы транзисторов Р-типа 4 и N-типа 6 поступает напряжение низкого логического уровня «0», в результате чего транзистор 6 закрывается, а транзистор 4 - открывается. Поэтому напряжение шины источника питания низкого уровня GND, соответствующее напряжение низкого логического уровня «0», через открытые транзисторы 7 и 8 поступает на выход OUT. Таким образом данное состояние соответствует значениям таблицы истинности комбинации №4.
При возврате схемы исходное состояние (Комбинация №1 таблицы истинности) на входы А и В поступает напряжение низкого логического уровня «0». При этом транзисторы Р-типа 1, 2 и 3 открываются, а N-типа 5, 7 и 8 закрывается. Через открытый транзистор 1 на затворы транзисторов Р-типа 4 и N-типа 6 поступает напряжение высокого логического уровня «1», в результате чего транзистор 6 открывается, а транзистор 4 - закрывается. Поэтому с входа В на выход OUT через открытые транзисторы 2 и 6 поступает напряжение низкого логического уровня «0», которое соответствует значению таблицы истинности комбинации №1 и КМОП логический вентиль ИСКЛЮЧАЮЩЕЕ-ИЛИ переходит в исходное состояние.
Так как в предложенном КМОП логическом вентиле ИСКЛЮЧАЮЩЕЕ-ИЛИ, физическое соединение истоков МОП транзисторов третьего и седьмого и стоками МОП транзисторов четвертого и восьмого между собой, которое увеличивает емкость данного узла и тем самым снижает быстродействие Схемы вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1] отсутствует, то емкость данного узла существенно уменьшена. Поэтому длительность переходного процесса связанная с перезарядом паразитных емкостей уменьшена и быстродействие предлагаемого КМОП логического вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ выше известной Схемы вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1].
Кроме того, повышение быстродействия схемы за счет уменьшения длительности переходного процесса приводит к уменьшению времени протекания сквозного тока между шинами источника питания высокого VDD и низкого GND уровней, снижению динамического тока потребления, уменьшению дополнительного перегрева элементов схемы и тем самым повышает общую надежность предлагаемого КМОП логического вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ.
Таким образом, предлагаемый КМОП логический вентиль ИСКЛЮЧАЮЩЕЕ-ИЛИ по сравнению с известной Схемой вентиля ИСКЛЮЧАЮЩЕЕ-ИЛИ [1] обладает более высоким быстродействием и надежностью.
Литература
1. Balaji, G. N. Combinational Circuits Using Transmission gate Logic for Power Optimization / G. Naveen Balaji, V. Aathira, K. Ambhikavathi, S. Geethiga, R. Havin // International Research J. of Eng. and Tech. - May 2016. - Vol. 03, Issue 05. - ISO 9001: 2008 Certified Journal. - P. 649-654. - e-ISSN: 2395-0056, p-ISSN: 2395-0072 (Fig. 7.5, p. 652).
название | год | авторы | номер документа |
---|---|---|---|
ЛОГИЧЕСКИЙ ВЕНТИЛЬ ИСКЛЮЧАЮЩЕЕ-ИЛИ | 2023 |
|
RU2802665C1 |
ТРЁХВХОДОВОЙ КМОП ЛОГИЧЕСКИЙ ВЕНТИЛЬ ИСКЛЮЧАЮЩЕЕ ИЛИ/ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ | 2020 |
|
RU2761172C1 |
ЭЛЕМЕНТ ВХОДНОГО РЕГИСТРА | 2022 |
|
RU2787930C1 |
ЭЛЕМЕНТ ВХОДНОГО РЕГИСТРА | 2021 |
|
RU2771447C1 |
ЧЕТЫРЁХВХОДОВОЙ КМОП ЛОГИЧЕСКИЙ ВЕНТИЛЬ ИСКЛЮЧАЮЩЕЕ-ИЛИ/ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ | 2022 |
|
RU2784457C1 |
ПРЕОБРАЗОВАТЕЛЬ УРОВНЯ НАПРЯЖЕНИЯ | 2016 |
|
RU2604054C1 |
ПРЕОБРАЗОВАТЕЛЬ УРОВНЯ НАПРЯЖЕНИЯ | 2018 |
|
RU2679186C1 |
ПРЕОБРАЗОВАТЕЛЬ УРОВНЯ НАПРЯЖЕНИЯ | 2017 |
|
RU2667798C1 |
ПРЕОБРАЗОВАТЕЛЬ УРОВНЯ НАПРЯЖЕНИЯ | 2021 |
|
RU2756445C1 |
ПРЕОБРАЗОВАТЕЛЬ УРОВНЯ НАПРЯЖЕНИЯ | 2020 |
|
RU2739487C1 |
Изобретение относится к цифровой вычислительной технике и может быть использовано при построении схем, использующих функцию ИСКЛЮЧАЮЩЕЕ-ИЛИ - многоразрядных сумматоров, схем четности/нечетности, счетных регистров и многих других быстродействующих многоразрядных электронных устройств. Технический результат - повышение быстродействия схемы ИСКЛЮЧАЮЩЕЕ-ИЛИ и ее надежности за счет уменьшения динамического тока потребления. Для этого предложен КМОП логический вентиль ИСКЛЮЧАЮЩЕЕ-ИЛИ, который содержит шину питания высокого уровня напряжения VDD, шину питания низкого уровня напряжения GND, четыре МОП транзистора Р-типа и четыре МОП транзистора N-типа, входы А и В и выход OUT. 1 ил., 1 табл.
КМОП логический вентиль ИСКЛЮЧАЮЩЕЕ-ИЛИ, содержащий МОП транзисторы Р-типа с первого по четвертый и N-типа с пятого по восьмой, вход сигнала А, соединенный с затворами транзисторов первого, второго, пятого и восьмого, причем стоки транзисторов первого и пятого соединены между собой и соединены с затворами транзисторов четвертого и шестого, вход сигнала В, соединенный затворами транзисторов третьего и седьмого и с истоками транзисторов второго и шестого, причем стоки транзисторов третьего и седьмого соединены между собой, шину источника питания высокого уровня напряжения VDD, соединенную с истоком первого транзистора, шину источника питания низкого уровня напряжения GND, соединенную с истоком пятого транзистора, выход OUT, соединенный со стоками транзисторов второго и шестого, отличающийся тем, что исток четвертого транзистора соединен с шиной источника питания высокого уровня напряжения VDD, а сток - с истоком третьего, исток восьмого транзистора соединен с шиной источника питания низкого уровня напряжения GND, а сток - с истоком седьмого, и стоки транзисторов третьего и седьмого соединены с выходом OUT.
BALAJI G | |||
N | |||
et al., "Combinational Circuits Using Transmission gate Logic for Power Optimization", International Research J | |||
of Eng | |||
and Tech (IRJET), May 2016 Vol | |||
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Способ восстановления хромовой кислоты, в частности для получения хромовых квасцов | 1921 |
|
SU7A1 |
Оконное сигнальное приспособление | 1923 |
|
SU652A1 |
ТРЁХВХОДОВОЙ КМОП ЛОГИЧЕСКИЙ ВЕНТИЛЬ ИСКЛЮЧАЮЩЕЕ ИЛИ/ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ | 2020 |
|
RU2761172C1 |
US 6469541 B2, 22.10.2002 | |||
ЧЕТЫРЁХВХОДОВОЙ КМОП ЛОГИЧЕСКИЙ ВЕНТИЛЬ ИСКЛЮЧАЮЩЕЕ-ИЛИ/ИСКЛЮЧАЮЩЕЕ-ИЛИ-НЕ | 2022 |
|
RU2784457C1 |
Авторы
Даты
2024-03-06—Публикация
2023-08-22—Подача