Изобретение относится к передаче данных и может быть использовано .в аппаратуре синхронной передачи дан ных, в частности, при многоточечном подключении устройств передачи данных клинии связи, например, в системе коллективного пользования ЭВМ. Известно устройство дискретного Фазирования с переменный коррекционным эффектом, содержащее генератор, делитель частоты, к которому подключен формирователь коррекционного эффекта через логические блоки, В данном устройстве переменнкй коррекци.онный эффект достигается за счет использования узлов добавления и 1яскл чения импульсов в тактовой цепи генератора на входе делителя, деиствуюадих в соответствии с сигналами, подаваег1ыми от формирователя коррек ционного эффекта 13Недостатком устройства является сложная техническая реализация узлов добавления и исключения импульсов. Наиболее близким по технической сущности к предлагаемому является устройство дискретного фазирований, содержащее генератор cm-раз рядным управляемым делителем, к Выходам которого подключен дешифратор конечного состояния, а к входамгл-- цепей с выходов преобразователя кода. Выход дешифратора подключен к входу, стробирующему выходные цепи преобразователя кода. По стробирующему сигналу дешифратор в момент корректирования фазы сигнала с выходов преобразователя кода устанавливает делитель в нужное положение: сдвиг вперед зад относительно фронтов принимаемой последовательности до совпадения фро |тов. К входам преобразователя кода подключено п цепей (п тп).характеризу кнцих беличину и знак рассогласования фазы колебаний местного генератора и принимаемых, сигналов. Цепи подаются от формирователя коррекционного эффекта,а вход которого подключен выход узла выделения фронтов 2. Недостаток устройства состоит в том, что оно не обеспечивает защиты от случайного расфазирования из-за воздействия случайных помех, искажающих, фронты сигналов, что снижает точ ность фазирования. Цель изобретения - повышение точности фазирования при воздействии сл чайных помех, искажающих фронты сигналов. Для достижения поставленной цели устройство дискретного фазирования, содержащее задающий генератор, вь1ход которого подключен к входам дешифратора через делитель частоты, а такж реверсивный счетчик и элементы И, введены элемент 2-И-ИЛИ и триггеры, 1при этом вУходы задагацего генератора 1и дешифратора через элемент 2-И-ИЛИ подключены к первым входам первого и второго элементов И, выходы которыЯ подключены соответственно к вычйтай-г щему и суммирующему входам реверсивного счетчика, выходы разрядов.котог рого подключены к установочным входам делителя частоты, прямой и инверсный выходы старшего разряда которого подключены соответственно к установочным входам первого и второго триггеров, инверсные выходы которых подключены к второму и третьему входам первого элемента И, прямой выход второго триггера подключен ко второму входу второго элемента И, а инверсный выход первого триггера через, третий элемент И подключен к входу сброс реверсивного, счетчика, который объе- . динен с выходом дешифратора и с соответствующими входами первого и триггеров, с тробирующие входы кЬторых и другой вход третьего элемента И объединены между собой и подключены к выходу формирователя фронта сигнала.. На фиг. 1 представлена структурная . электрическая схема устройства диск- i ретного фазирования; на фиг. 2 временные диаграммы, пояснякяцие работу устройства. Устройство содержит задакяций генератор 1, делитель2 частоты дешифратор 3 и формирователь 4 корректирующей комбинации, состоящий из реверсивного счетчика 5, элементов И б, 7 и 8, элемента 2-И-ИЛИ 9, триггеров 10 и 11 и формирователь 12 фронта сигнала. Такты задающего генератора 1 (фиг. 2 aj поступают на делитель частоты 2 и одновременно через элемент 2-И-ИЛИ 9 на входы элементов И б и 7. В исходном состоянии инверсный сигнал с выхода триггера 10 разрешает прохождение тактов через,элемент И б на вычитающий вход реверсивного счетчика 5. В момент времени, соответству1«йий завершению периода работы делителя .2 частоты, срабатывает дешифратор 3,/ сигнал с выхода которого (фиг. 2 в, е, и, м) разрешает установку делителя 2 частоты по т входам- в положе ние, соответствующее сигналам, подаваемым с реверсивного счетчика-5. После этого сигнал с выхода дешифратора 3 устанавливает в исходнресостояние триггеры 10 и 11 и реверсивный счетчик 5. После полной синфазности делитель 2 частоты и реверсивный счетчик 5 продвигаются синфазно и в моменты переписи состояние делите.ля 2 частоты не изменяются. Рассмотрим режиг.1ы корректирования опережения и отставания. На фиг. 26, г и ж за опережение задающего генератора принято поадание фронта принимаемого сигнала в первую половину периода работь делителя 2 частоты (сигнал на выходе старшего разряда делителя равен нулю),а за отставание - попадание этого фронта во вторую половину пеРИОД9 работы .делителя: 2 частоты (сигнал на выходе старшего разряда делителя равен единице)t В случае опережения реверсивный счетчик 5 так же продвигается в обратном направлении тактами с элемента И 6, но лишь до момента выявления фронта сиг ;нала. Фрсэнт сигнала, поступающий с формирователя 12 фронта сигнала, стррбирует единичный. CHiHan (инверсия нулевого сигнала с выхода старшего разряда делителя 2 частоты) на входе триггера 10, который устанавливается в единичное состояние, блокируя элемент И 6 (фиг, 2д) . Реверсивный счетчик 5 фиксирует состояние, соответствующее опережению, которое выражается двоичным числом Р большим, чем полпериода делителя .. В момент срабатывания дешифратора 3 это состояние заносйт.ся в делитель 2 частоты, после чего триггеры 10 и 11 и реверсивный счетчик сбрасываются. Теперь такты генератора 1 должны сначала довести делитель 2 частоты до состояния 2, чт компенсирует опережение, а затем отсчитать новый период работы. В случае отставания фронт сигнала попадакиций во вторую половину периода, совпадает с единичным сигналом на входе триггера 11, устанавливая его в единичное состояние, элемент И 6 при этом блокируется и разблокируется элемент И 7. Сигнал с элемента И 8 сбрасывает реверсивный счет;чик 5, который до выявления фронта сигнала продвигался в обратном направлении. Элемент Н 7 начинает выда ивать такты в прямом направлении на .счетный вход реверсивного счетчика (фиг. 2 з). В момент сброса от дешиф ратора 3 в делитель 2 частоты будех записано число Р, меньшее чем полпе риода работы делителя частоты 2 Р., что сокращает следующий период работы делителя 2 частоты, на соответствующую величину, компенсируя таким образом отставание, г В случае приема посылок с искг1Жейиями типа преобладаний (фиг. 2 к) выделяются оба фронта, как в первой так и во второй половинах периода. При этом в первой половине периода диничное состояние устаНавл1Ч5 тся триггер 10, а на реверсивном v ч5тчике 5 фикcиps тcя определенна., велиина опережения. Во второй половине периода устанавливается в единичное оложение триггер 11, элемент И 8 в этом случае не срабатывает и элемент И 7 начинает отсчитывать отставание. Если преобладания симметричны, такты с элемента И 7 к моменту опроса компенсируют такты с элемента И б и состояние делителя 2 частоты не корректируется. В случае несимметричных преобладаний корректировка производится в соответствии с предыдущим описанием в зависимости от того,-опережение или отставание фиксирует реверсивный счетчик, как результат сложения двух тактовых последовательностей с элементов И б и 7 (фиг. 2л), После вхождения в синфазность устройство переходит в режим подстройки синфазности, когда уже не требуется подстраивать делитель частоты под каждый фронт поступающего сигнсша. При этом на элемент 2-И-ИЛИ 9 поступа ет сигнал управления, блокирующий прохождение тактов от задакяцего генератора 1 п разрешающий подачу сигнала с выхода дешифратора 3. В этом случае весь механизм корректирования фазы сохраняется, но при расфазировании в каждом периоде реверсивный счетчик,5 сдвигается в прямом или обратном направлении лишь на один шаг, что соот ветствует реж11му постройки устройства. Предлагаетлое устройс:5во может использоваться в сетях синхронной передачи данных, в особенности там, где не требуется высокая скорость вхождения в синхронизм, например-на многоточечных сетях передачи данных, где из-за большого числа абонентов требуется минимально сократить вспомогательные операции. Испытания показали, что в условиях отсутствия помех или при единичных помехах устройство обеспечивает |вхожденйе в синфазность уже со вто- : рого, третьего фронта принимаемого сигнала, а по отставшимся фронтам обеспечивается проверка правильности фазирования. Использование изобретения по волит сократить объем устройства и повысить надежность его функционирования.
название | год | авторы | номер документа |
---|---|---|---|
Устройство тактовой синхронизации | 1981 |
|
SU970717A1 |
Система цикловой синхронизации для многоканальных систем связи | 1988 |
|
SU1598193A1 |
Устройство тактовой синхронизации | 1986 |
|
SU1411990A1 |
Устройство фазовой автоподстройки тактовой частоты | 1989 |
|
SU1721834A1 |
Устройство для фазирования электронного стартстопного регенератора | 1982 |
|
SU1073896A1 |
Устройство для фазовой автоподстройки частоты | 1990 |
|
SU1739487A1 |
Устройство дискретной автоподстройки фазы тактовых импульсов | 1986 |
|
SU1389005A2 |
Устройство синхронизации в одночастотных многоканальных адресных системах с временным разделением каналов | 1989 |
|
SU1811018A1 |
Устройство тактовой синхронизации | 1983 |
|
SU1099403A1 |
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ С КАНАЛАМИ СВЯЗИ | 1990 |
|
RU2020565C1 |
УСТРОЙСТВО ДИСКРЕТНОГО ФАЗИРОВАНИЯ, содержащее задающий генератор, выход которого подключен к вхо дам дешифратора через делитель частоты, а также реверсивный счетчик и элементы И, отличающееся тем, что, с целью повышения точности фазирования при воздействии случай- . ных помех, искажающих фронты сигналов, в него введены элемент 2-И-ИЛИ и триггеры, при этом выхода| задгиоще го генератора и дешифратора через элемент 2-И-ИЛИ подключены к первым входам первого и второго элементов И, выходы котсфых подключены соответственно к вычитающему и суммирующбму входам реверсивного счетчика, выходы разрядов которого подключены к установочным входам делителя частоты, прямой и инверсный выходы старшего разряда которого подключены соответственно к установочным входгич первого и второго триггеров, инверсные выходы которых подключены к второму и третьему входам первого элемента И, прямой выход второго триггера подключен к второму входу второго элемента И, а инверсный выход первого j триггера через элемент И подсл ключен к входу сброс реверсивного счетчика, который объединен с выходом дешифратора и с соответствующими входами первого и второго триггеров, стробйрующие входы которых и S ход третьего элемента И объединены мёлоду собой и подключены к формирователя фронта сигнала. Р5 00 4 Ч
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Механический грохот | 1922 |
|
SU41A1 |
Аппарат для очищения воды при помощи химических реактивов | 1917 |
|
SU2A1 |
УСТРОЙСТВО ДИСКРЕТНОГО ФАЗИРОВАНИЯ ДВОИЧНЫХСИГНАЛОВ | 0 |
|
SU319095A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
. |
Авторы
Даты
1983-05-07—Публикация
1980-04-17—Подача