Изобретение относится к цифровой вычислительной технике и может быть применено для ввода информации с внешних запоминающих устройств в электронную вычислительную машину. Известно устройство, содержащее блок считыйания, соединенный с блоко усилителей, группу элементов И, подключенную к блоку буферной памяти, соединенному с блоком управления,бло синхронизации, блок формирования кодовых импульсов, входы которого соединены с выходами блока усилителей, а выходы - с одними из входов группы элементов И, элемент задержки и блок стробирования, вход которого соединей с элементами задержки, а выход с другими входа1 1и группы элементов И и с входом блока управления . , Недостатком известного усрройствй является невысокая нгщежность, а использование блока синхронизации, блока стробирования, элемента зад§рж ки -и группы элементов И усложняет, удорожает устройство. Цель изобретения - упрощение устройства и повышение его надежности, Указанная цель достигается тем, что устройство, содержащее последова тельно соединенные блок считывания, блок усилителей, первый формировател импульсов и блок буферной памяти, входы блока считывания являются вхо.дами устройства, второй формирователь импульсов, выход которого соеди нен с другим входом блока буферной памяти, одни выходы которого являются выходами устройства, содержит элементы ИЛИ-НЕ и 2И-НЕ, выход которого соединен с входом второго формирователя импульсов, первый вход элемента 2И-НЕ соединен с выходом элемента ИЛИ-НЕ, а второй вход соединен с другим выходом блока буферной памяти, входы элемента ИЛИ-НЕ соединены с выходами первого формиро йателя импульсов. На фиг, 1 представлена структурная схема устройства; на фиг.2 диаграмма его работы. Устройство содержит блок 1 считывамия блок 2 усилителей, формирователи 3/ - 3$ импульсов, блок 4 буферной памяти, блок 5 управления,эле мент ИЛИ-НЕ 6 и элемент 2И-НЕ 7. Устройство работает следующим образом. Сигналы, считанные блоком 1 о(читы вания, по И (на фиг.1 показано И-3) шинам поступают на входы блока 2 уси лителей, С выходов блока 2 усилителе Л сигналов поступает на входы формирователей 3 - Sj кодовых импульсов по длительности. Формирователи 3 кодовых импульсов формируют прямоуголь ные кодовые сигналы, длительность которых выбирается таким образом, чтобы кодовый импульс (фиг. 2(J) , максимально опережающий синхроимпульс, поступающий с блока 1 считывания, через блок 2 усилителей и через формиров атели 3 (фиг, 2-6), своим задним фронтЪм надежно перекрывал передний фронт кодового импульса (фиг.2а), максимально отстающего от синхроимпульса (фиг,,2 ) . С выходов формирователей 3 кодовых импульсов сформированные кодовые сигналы и синхросигнал поступают на единичные входы триггеров блока 4 буферной памяти и запоминаются в нем. Кроме того, кодовые сигналы формирователей 3 кодовых импульсов поступают на входы элемента ИЛИ-НЕ 6. На входы логического элемента ИЛИ-НЕ б из формирователей 3 кодовых импульсов поступают кодовые сигналы. На выходе логического элемента ИЛИ-НЕ 6, соединенного с одним из входов логического элемента 2И-НЕ 7, появляется сигнал отрицательной полярности,равный по длительности времени от переднего фронта кодового сигнала (фиг,20), максимально опережающего синхроимпульс (фиг.2-й), до заднего фронта кодового сигнала (фиг.2а), максимально отстающего от синхросигнала (фиг,26). На второй вход логического элемента 2И-НЕ 7 подается разрешающий положительный сигнал, поступающий с выхода блока 4 буферной памяти. Разрешающий сигнал из блока 4 буферной памяти берется с единичного плеча триггера, на единичный вход которого из формирователей 3 кодовых импульсов поступает синхроимпульс. необходимо для того, чтобы не бьшо ложного появления сигнала на выходе элемента 2И-НЕ 7. После окончания последнего из кодовых сигналов, поступаюгцих на входы логического элемента ИЛИ-НЕ 6 на выходе элемента. 2И-НЕ 7 появляется отрицательный перепсЩ. С выхода элемента 2И-НЕ 7 он поступает на вход блока 5 управления, В блоке 5 управления из отрицательного перепада формируются задержанные импульсы, которые используются, например, для перераспределения информации., приведения блока 4 буферной памяти в исходное состояние и т,д. Эти импульсы с блока 5 управления поступают в блок 4 буферной памяти. Таким образом, введение в устройство ввода информации элементов ИЛИ-НЕ и 2И-НЕ упрощает устройство, повышает надежность, уменьшает габариты и удешевляет его выпуск в производстве.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для ввода информации | 1984 |
|
SU1166094A1 |
Устройство для ввода информации | 1985 |
|
SU1260937A1 |
Устройство для ввода информации | 1975 |
|
SU529455A1 |
Преобразователь телевизионного стандарта | 1980 |
|
SU1238267A1 |
Буферное запоминающее устройство | 1983 |
|
SU1096692A1 |
ТЕЛЕВИЗИОННОЕ СЛЕДЯЩЕЕ УСТРОЙСТВО | 1988 |
|
SU1574152A1 |
Устройство магнитной записи сигналов цифровой информации | 1983 |
|
SU1157566A1 |
Устройство для ввода информации | 1982 |
|
SU1108433A2 |
Устройство для считывания графической информации | 1987 |
|
SU1550549A1 |
ПРИЕМНОЕ УСТРОЙСТВО ГИДРОЛОКАТОРА БОКОВОГО ОБЗОРА | 1993 |
|
RU2060516C1 |
УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ, содержащее последовательно соединенные блок считывания, блок усилителей, первый формирователь импульсов и блок буферной памяти,входы блока считывания являются входами устройства, второй формирователь импульсов , выход которого соединен с другим входом блока буферной памяти, одни выходы которого являются выходами устройства, отличающеес я тем, что, с целью повышения надежности и упрощения устройства, оно содержит элементы ИЛИ-НЕ н 2И-НЕ, выход которого соединен с входом второго фОЕЧлирователя импульсов, первый вход элемента 2И-НЕ соединен с выходСм элемента ИЛИ-НЕ, а второй вход соединен с другим выходом блока буферной памяти, входы элемента ИЛИ-НЕ соединены с выходами первого формирователя импульсов. .§ W с
I | |||
Устройство для ввода информации | 1975 |
|
SU529455A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1983-07-30—Публикация
1981-07-13—Подача