Изобретение относится к импульсной технике и электронике и может быть использовано в качестве элемента памяти электронных цифровых вычислитепьных устройств.
Известен RS-триггер, выполненны на МДП-транзисторах одного типа проводимости l .
Недостатком данного триггера является невозможность длительного хранения информации, так как схема триггера динамическая.
Наиболее близким к изобретению по технической сущности является RS-триггер, содержащий первый и второй инверторы, выполненные на кплементарных парах МДП-транзисторо первый и второй МДП-транзисторы ртипа, первый и второй МДП-транзисторы И-типа, причем выход второго инвертора соединен с входом первого, включенного между стоком первого транзистора р-типа и стоком первого транзистора 11 -типа, выход первого инвертора соединен с входом второго и со стоками второго транзистора р-типа и второго транзистора п-типа, истоки первого и второго транзисторов h-типа подключены к общей шине, исток второго транзистора р-типа со единен со стоком первого транзистора р-типа, исток которого подключен к шине питания, а затвор соединен с затвором второго транзистора И-тип и подключен к прямому установочному входу триггера, затвор второго транзистора р-типа соединен с затвором первого транзистора ti -типа и подключен к инверсному установочному входу триггера . I
Недостатком известного триггера является избыточное количество элементов, что приводит к снижению надежности.
Целью изобретения является повышение надежности.
Для достижения поставленной цели в RS-триггер с предпочтительной установкой в Б-состояние, содержащий первый, второй инверторы, выполненные на комплементарной паре МДП-транзисторов, и вентильный МДП-транзистор, причем выход второго инвертора соединен с входом первого, а выход первого - с входом второго и со стоком вентильного МДП-транзистора, введен элемент с диодной характеристикой, включенный параллельно вентильному МДП-транзистору, исток которого подключен к прямому установочному входу триггера и к истоку однотипного с вентильным МДП-транзистором ДЦП-транзистора первого инвертора, а эатвор вентильного МДПтранзистора подключен к инвертному установочному входу триггера.
На чертеже представлена электрическая принципиальная схема RS-триггера, где вход первого ин вертора 1, состоящего из пары
МДП-транзисторов р-типа 2 и п-типа 3, соединен с выходом второго инвертора 4, вход которого соединен с выходом первого инвертора 1, со 0 стоком вентильного ВДП-транзистора и-типа 5 и с катодом элемента с диодной характеристикой (диода) 6, анод которого подключен к истоку вентильного МДП-транзисторап-типа 5,
5 истоку МДП-транзистора 3
первого инвертора 1 и к прямому установочному входу 7 триггера, затвор вентильного МДП-транзистора f -типа 5 подключен к инверсному
0 установочному входу 8 триггера.
Триггер работает следующим образом.
При записи в триггер логической
5 единицы, если бистабильная схема, состоящая из первого 1 и второго 4 инверторов, хранит предыдущее состояние логического нуля (т.е. на выходе второго инвертора 4(Q) уровень логической единицы, а на
выходе первого инвертора 1 (() уровень логического нуля), то логическая единица на прямом установочном входе 7 триггера смещает диЪд б в прямом направлении и на
5 вход второго инвертора 4 подается уровень логической единицы и, независимо от состояния инверсного установочного входа 8 триггера, триггер устанавливается в сос0 тояние логической единицы(на выходе второго инвертора 4(Q) - логический нуль, а на выходе первого инвертора 1(Q) - логическая единица) . Если же предыдущее состоя5 ние триггера - логическая единица (на выходе второго инвертора 4(Q) логический нуль, а на выходе первого инвертора 1(Q) - логическая единица), то при наличии на пря- мом установочном входе 7 триггера уровня логической единицы, напряжение между анодом и катодом диода 6 меньше порогового, диод 6 закрыт и, так как на истоке вентильного транзистора п-типа 5 нахо5 дится уровень логической единицы, то независимо от того, открыт или закрыт вентильный транзистор ц-типа 5 соответственно уровнем логической единицы или нуля, на инверсном ус0 тановочном входе 8 триггера, триггер сохраняет S-cocтoяниe(нa выходе второго инвертора 4(Q) - логический нуль, а на выходе первого инвертора 1 (Q) - логическа я едини5 ца) . Когда на прямой 7 и инверсный 8 установочные входы триггера подан уровень логического нуля - вентильный транзистор п-типа 5 закрыт по затвору, а диод 6 закрыт о ратным напряжением смещения, таким образом, триггер сохраняет предыду состояние.При подаче на инверсный установочный вход 8 триггера уровня логической единицы, а на прямой установочный вход 7 триггера уровня логического нуля, вентильный транзистор п-типа 5 закрыт и на входе второго инвертора 4 формируется уровень логического нуля. Триггер устанавливается в R-состояние (на выходе второго инвертора 4(Q) уровень логической единицы,а на выходе первого инвертора 1(Q) уровень логического нуля) ., Таким образом функционирование триггера описывается следующим логическими уравнениями .Q qnM,5«(), состояние выхода первого инвертора 1 в момент времени t ; состояние выхода второго инвертора 4 в момент времени ; состояние прямого установочного входа 7 триггера в момент времени состояние инверсного ус- г тановочного входа 8 триггера в момент времени состояние выхода первого инвертора 1 в момент временисостояние выхода второго инвертора 4 в момент времени t. экономический эффект от го устройства заключаичении его надежности, т к увеличению срока его
название | год | авторы | номер документа |
---|---|---|---|
@ @ -Триггер | 1983 |
|
SU1091315A1 |
@ -Триггер | 1983 |
|
SU1164867A1 |
Тактируемый @ -триггер | 1985 |
|
SU1267590A1 |
Элемент с тремя состояниями | 1982 |
|
SU1051721A1 |
Т-триггер на КМДП-структурах | 1985 |
|
SU1261084A1 |
Триггер на МПД-транзисторах | 1984 |
|
SU1223349A2 |
@ -Триггер | 1983 |
|
SU1138929A1 |
Управляемый мажоритарный элемент | 1981 |
|
SU993479A1 |
Управляемый мажоритарный элемент | 1982 |
|
SU1069167A1 |
Логический элемент на мдп-транзисторах | 1977 |
|
SU664297A1 |
RS-ТРИГГЕР С ПРЕДПОЧМ-РЕЛЬНОЙ УСТАНОВКОЙ В S-СОСТОЯНИЕ, содержащий первый, второй инверторы, выполненные на комплементарной паре МДП-транзисторов, и вентильный МДП-транзистор, выход второго 7 инвертора соединен с входом первого, а выход первого с входом второго и со стоком вентильного МДП-транзистора, о т л и ч а root и и с я тем, что, с целью повышения надежности/ введен элемент .с диодной характеристикой/, .включенный параллельно вентильному МДПтранзистору, исток которого подключен к прямому установочному входу триггера и к истоку однотипного с вентильным МДП-транзистором МДПтранзистора первого инвертора, а затвор вентильного МДП-транзистора подключен к инверсному установочному входу триггера. (П с ел со 00
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Патент США Ч 3895240, | |||
кл | |||
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Аппарат для очищения воды при помощи химических реактивов | 1917 |
|
SU2A1 |
Патейт США 3892985, кл | |||
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1984-02-23—Публикация
1982-11-19—Подача