Устройство для решения краевых задач Советский патент 1984 года по МПК G06G7/46 

Описание патента на изобретение SU1113816A1

рого ключа и вторым входом второго элемента И, выход которого непосредственно подключен к входу запуска блока регистрации, а через второй элемент задержки соединен с четвертым входом элемента 2И-ИЯИ и со

счетным входом счетчика, выход переноса которого подключен к второму входу третьего элемента И, информационный выход счетчика соединен с входом дешифратора.

Похожие патенты SU1113816A1

название год авторы номер документа
Устройство для решения краевых задач 1983
  • Блейер Янис Фридович
  • Звиргздиньш Франциск Петрович
  • Шлихте Ян Юзефович
  • Родэ Эмиль Эмилиевич
SU1149286A1
Устройство для измерения среднеквадратического значения сигнала 1989
  • Бондаренко Владимир Михайлович
  • Сиренко Николай Васильевич
  • Маранов Александр Викторович
  • Чигирин Юрий Трофимович
SU1728808A1
Устройство для ввода аналоговых сигналов 1990
  • Горемыкин Андрей Ильич
  • Евченко Александр Иванович
SU1742810A1
Устройство для решения нелинейных задач теории поля 1983
  • Мацевитый Юрий Михайлович
  • Цаканян Олег Семенович
SU1156101A1
Устройство для решения задач оптимального управления 1985
  • Коновец Виктор Иванович
  • Лясковски Ян
SU1327135A1
Двухканальное устройство для контроля и регистрации электрических сигналов 1984
  • Гаранин Николай Иванович
  • Коростелев Олег Борисович
SU1225020A1
Устройство для симметрирования токов трехфазных сетей 1988
  • Минц Марк Яковлевич
  • Чинков Виктор Николаевич
  • Немшилов Юрий Александрович
  • Добровольский Владимир Иванович
SU1686600A1
ПРЕОБРАЗОВАТЕЛЬ ИНЕРЦИАЛЬНОЙ ИНФОРМАЦИИ 2006
  • Баженов Владимир Ильич
  • Будкин Владимир Леонидович
  • Бражник Валерий Михайлович
  • Голиков Валерий Павлович
  • Горбатенков Николай Иванович
  • Егоров Валерий Михайлович
  • Исаков Евгений Александрович
  • Краснов Владимир Викторович
  • Самохин Владимир Павлович
  • Сержанов Юрий Владимирович
  • Трапезников Николай Иванович
  • Федулов Николай Петрович
  • Юрыгин Виктор Федорович
RU2325620C2
Статистический анализатор 1983
  • Жулев Владимир Иванович
SU1144120A1
Адаптивный аналого-цифровой преобразователь 1982
  • Фардыга Петр Юлианович
SU1078609A1

Иллюстрации к изобретению SU 1 113 816 A1

Реферат патента 1984 года Устройство для решения краевых задач

УСТРОЙСТВО ДЛЯ РЕШЕНИЯ КРАЕВЫХ ЗАДАЧ, содержащее R -С-сетку, блок задания граничных условий, группа выходов которого подключена к первой группе узлов R -С-сетки, вторая группа узлов которой соединена с группой информационных входов коммутатора, выход которого подключен к входу повторителя, выход которого соединен с входом блока регистрации амплитуды, аналого-цифровой преобразователь, выход которого соединен с первым информационным входом блока регистрации, дешифратор, выход которого подключен к уп равляющему входу коммутатора, о тличающееся тем, что, с целью расширения класса решаемых задач, в него введены формирователь прямоугольных импульсов, счетчик, триггер, три элемента И, элемент ИЛИ, элемент 2 И-ИЛИ, блок регистрации сдвига фаз, два элемента задержки, два ключа, буферный регистр и генератор опорного сигнала, выход которого соединен с входом блока задания граничных условий и первым входом блока регистрации сдвига фаз, выход которого подключен к информационному входу первого ключа, выход которого соединен с информационным входом аналого-цифрового преобразователя, выход которого подключен к информационному входу буферного регистра, вход запуска устройства через формирователь Прямоугольных импульсов соединен с установочными входами счетчика и триггера и с первьм входом элемента ИЛИ, выход которого подключен непосредственно к счетному входу триггера и управляющему входу аналого-цифi рового преобразователя, а через первый блок задержки соединен с пер-выми входами первого и второго элементов И и элемента 2И-ИЛИ, выход которого подключен к первому входу третьего элемента И, выход которого соединен с вторьм входом элемента ЛИ, выход повторителя подключен к второму входу блока регистрации сдвига фаз, выход блока ре&9 ЭО гистрации амппитуды соединен с информационным входом второго ключа, выход которого подключен к входу аналого-цифрового преобразователя, прямой выход триггера соединен с вто рым входом элемента 2И-ИЛИ, с управляющим входом первого ключа и вторым входом первого элемента И, выход которого подключен к управляющему входу буферного регистра, выход которого соединен с вторым информационным входом блока регистрации, инверсный выход триггера соединен с третьим входом элемента 2И-Ш1И, с управляющим входом вто

Формула изобретения SU 1 113 816 A1

Изобретение относится к аналоговой вычислительной технике, предназначенной для исследования физических полей путем их моделирования на R или R -С-сеточных областях, и может использоваться как универсальная АВМ для решения широкого круга краевых задач, в том числе и для решения краевых задач, описываемьк уравнением Гепьмгольца.

Известно устройство для решения краевых задач теории поля, содержащее формирователь, сумматоры, управляемые стабилизаторы, R -сетку, интеграторы, инверторы и ограничители 1,

Однако известное устройство имеет низкую точность решения.

Наиболее близким по технической сущности к изобретению является устройство для решения краевых задач, содержащее R -С-сетку, блок задания граничных условий, группа выходов которой подключена к группе центральных узлов R -С-сетки, труппа граничных узлов которой соединена с группой информационных входов коммутатора, выход которого подклю чен к входу повторителя, выход которого соединен с входом блока регистрации амплитуды, аналого-цифровой преобразователь, выход которого соединен с первым информационным входом блока регистрации, дешифратор, выход которого подключен к управляющему входу коммутатора t2l.

Цель изобретения - расширение класса решаемых задач, в том числе обеспечение возможности решения краевых задач, описываемых уравнением Гельмгопьца.

Поставленная цель достигается тем, что в устройство, содержащее Ц-(-сетку. блок задания граничных

условий, группа выходов которого подключена к первой группе узлов R-С-сетки, вторая группа узлов которой соединена с группой информационных входов коммутатора, выход которого подключен к входу повторителя, выход которого соединен с входом блока регистрации амплитуды, аналого-цифровой преобразователь, выход которого соединен с первым информационньм входом блока регистрации, дешифратор, выход которого подключен к управляющему входу коммутатора, введены формирователь прямоугольных импульсов, счетчик, триггер, три элемента И, элемент ИЛИ, элемент 2И-ИЛИ, блок регистрации сдвига фаз, два элемента задержки, два ключа, буферный регистр и генератор опорного сигнала, выход которого соединен с входом.блока задания граничных условий и первым входом блока регистрации сдвига фаз, выход которого подключен к информационному входу первого ключа, выход которого соединен с информационным входом аналого-цифрового преобразователя, выход которого подключен к информационному входу буферного регистра, вход запуска устройства через формирователь прямоугольных импульсов соединен с установочными входами счетчика и триг,гера и с первым входом элемента ИЛИ, выход которого подключен непосредственно к счетному входу триггера и управляющему входу аналогоцифрового преобразователя, а через первый блок задержки соединен с первыми входами первого и второго элементов И и элемента 2И-ИЛИ, выход которого подключен к первому входу третьего элемента И, выход которого соединен с вторым входом 3 элемента ИЛИ, выход повторителя подключен к второму входу блока ре гистрации сдвига фаз, выход блока регистрации амплитуды соединен с информационным входом второго ключа, выход которого подключен к вхо ду аналого-цифрового преобразователя, прямой выход триггера соединен с вторым входом элемента 2И-ИЛИ, с управляющим входом перво го ключа и вторым входом первого элемента И, выход которого подключен к управляющему входу буферного регистра, выход которого соединен .С вторым информационным входом бло ка регистрации, инверсньй выход тр гера соединен с третьим входом элемента 2И-ИЛИ, с управляющим вхо дом второго ключа и вторым входом второго элемента И, выход которого непосредственно подключен к входу запуска блока регистрации, а через второй элемент задержки соединен с четвертым входом элемента 2И-ИЛИ и со счетным входом счетчика, выход переноса которого подключен к второму входу третьего элемента И, информационный выход счетчика соед нен с входом дешифратора. На чертеже приведена функционал ная блок-схема предлагаемого устройства . Устройство содержит R -С-сетку блок 2 задания граничных условий, коммутатор 3, повторитель 4, дешиф ратор 5, генератор 6 сигнала, блок 7 регистрации сдвига фаз, блок 8 регистрации амплитуды, ключи 9 и 10, аналого-цифровой пре образователь 11, буферный регистр 12, блок 13 регистрации, элемент 14 задержки, формирователь 15 прямоугольных импульсов, элемент ИЛИ 16, элемент И 17, триггер 18, элемент 2И-ИЛИ 19, счетчик 20, элемен ты И 21 и 22 и элемент 23 задержки. Устройство работает следующим образом. Процесс получения результатов рещения на сеточной ЭВМ состоит из двух основных этапов. Первый формирование граничных условий требуемого вида и задание их в определенные узлы R-С- сетки, являющейся матричным процессором параллельного действия, а второй - изме рение и регистрация результатов. 16 При решении задач, описываемых урав эи э«и нением Гельмгольца ах« где Л- мнимый коэффициент, все емкости, включаемые в узловые точки сеточного процессора, своими вторыми концами соединяются с линией нулевого потенциала. Для задания граничных условий в первую очередь необходимо сформировать опорный сигнал определенной частоты) . Частота входит в выражение искомых функций, однако в процессе решения она не изменяется, являясь одинаковой для всех узловых точек, и ее величина определяется перед постановкой задачи, в основном исходя из соображений выбора масштабных коэффициентов. Из опорного сигнала, сформированного в генераторе 6 опорной частоты, в блоке 2 граничных условий выбирается необходимое число каналов, в которых формируются с различным фазовым сдвигом относительно опорного сигнала граничные условия (т.е., условия конкретной задачи) . После задания граничных условий в определенные точки R-С-сетки заканчивается первый этап решения. При этом .решение представляет собой совокупность гармонических сигналов во всех узловых точках сеточного процессора. Начинается второй этап решения, заключающийся в измерении для каждой узловой точки амплитуды переменного напряжения и фазового сдвига относительно опорного сигнала, а также в регистрации полученного массива измеренной информации. Поскольку цифровые измерительные устройства обладают довольно высокой стоимостью, а время измерения серийно выпускаемых аналого-цифровых преобразователей значительно меньше, чем время регистрации многих регистрирующих приборов (например, печатающее устройство, перфоратор и т.п., приборы, имеющие электромеханические узлы), то в устройстве применен двухступенчатый принцип преобразования при двухтактном режиме аналого-цифрового преобразователя. Измеряемые,параметры (амплитудное значение и фазовый сдвиг) предварительно преобразуются с помощью аналоговых преобразователей (менее сложных по исполнению, позволяющих 5 осуществлять Ьреобразование за один период и значительно менее дорогостоящих) в постоянное напряжение, а затем с помощью типового аналогоцифрового преобразователя - в цифровой код. При каждом подключении узловой точки через коммутатор 3, управляемый дешифратором 5, к входу повторителя 4 сначала происходит преобразование в цифровой код фазового сдвига и запись его буферный регистр 12, & затек - преобразоваиие амплитудного значения и обращение к блоку 13 регистрации, котбрый регистрирует одновременно информацию с выходов буферного регистра 12 и аналого-тдифрового преоб разователя 11. После регистрации ре зультатов преобразования коммутатор 3 подключает к входу повторителя 4 другую узловую точку и т.д. Процесс измерения начинается с приходом сиг нала Пуск на вход устройства. Из этого сигнала формирователь 15 обра зует импульс, осуществляющий сброс в исходное состояние счетчика 20 адреса, триггера 18 режима и запуск аналого-хщфрового преобразователя 11. В исходном состоянии триггер-18 режима выдает разрешающий уровень на управляющий вход первого управля мого ключа 9, на третий вход элемента 2И-ИЛИ 19 и на второй вход элемента И 21. Таким образом, к вхо ду аналого-цифрового преобразователя 11 подключен выход блока 7. По окончании преобразований в анало го-цифровом преобразователе элемент задержки 14 формирует импульс, который, проходя через второй элемент И 21, разрешает запись результата преобразования в буферный регистр 12, а также, проходя через элемент 2И-ИЖ 19, первый элемент И 17 и элемент ИЛИ 16, переводит триггер 18 режима в новое сое тояние и осуществляет новьй запуск аналого-цифрового преобразователя 11. При этом триггер 18 режима выдает разрешающий уровень на управля щий вход второго управляемого ключа 10, на четвертый вход элемента 2И-И11И 19 и на второй вход третьего элемента И 22. Таким образом, к вхо ду аналого-цифрового преобразователя 11 подключен вькод блока 8. По окончании преобразований в аналого166цифровом преобразователе элемент 14 задержки формирует импульс, который, проходя через, третий элемент И 22, запускает блок 13 регистрации, а по окончании регистрации информации с выходов буферного регистра 12 и аналого-цифрового преобразователя 11 элемент задержки 23 формирует импульс. Этот импульс переводит в следующее состояние счетчик 20 адреса, а также, проходя через элег мент 2И-ИЛИ 19, первый элемент И 17 и элемент ИЛИ 16, возвращает триггер 18 режима в исходное состояние и вновь запускает аналого-цифровой преобразователь 11.. Затем происходит преобразование параметров следующей узловой точки и т.д. до тех пор, пока не произойдет заполнение счетчика 20 адреса, при котором на его втором выходе формируется запрещающий сигнал, поступающий на первый вход первого элемента И 17. Цикл измерения прекращается. Для проведения очередной обработки результатов решения на вход устройства необходимо подать новый сигнал Пуск. в качестве базового образца выбрана аналогичная математическая машина УСМ-1, которая используется на многих предприятиях для моделирования краевых задач, описываемых уравнениями разных типов. Она 1шеет в своем составе R-C-сеточную мо- . делирующую область и позволяет ис- . следовать как стационарные, так и нестационарные физические поля. Однако указанная машина, как и другие аналоги, не позволяет моделировать задачи, описываемые уравнением Гельмгольца. При решении на предложенном устройстве краевых задач, описываемых уравнением Гельмгольца, может быть достигнут значительный экономический эффект, размеры которого зависят от условий конкретной решаемой задачи и увеличиваются с усложнением задачи. .Этот эффект возникает в первую очередь за счет экономии времени решения, При решении этой задачи с помощью средств цифровой вычислительной техники время решения примерно на порядок больше.

Документы, цитированные в отчете о поиске Патент 1984 года SU1113816A1

Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
УСТРОЙСТВО для РЕШЕНИЯ КРАЕВЫХ ЗАДАЧ ТЕОРИИ ПОЛЯ 0
  • Витель К. И. Богатыренко В. Е. Прокофьев
SU409239A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1
Аппарат для очищения воды при помощи химических реактивов 1917
  • Гордон И.Д.
SU2A1
Авторское свидетельство СССР № 471867, кл
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1

SU 1 113 816 A1

Авторы

Павлов Владимир Сергеевич

Павловский Ростислав Александрович

Прокофьев Николай Тимофеевич

Стариков Дмитрий Иванович

Цыбин Евгений Иванович

Даты

1984-09-15Публикация

1983-05-19Подача