герного устройства, шину.14 питания, КМДП--инверторы 15 и 16 и выходы 17 и 18 триггерного устройства. Выполнение RS-триггера на КМДП логических элементах, введение КМДП-инверторов 15 и 16, цепочек 9 и 10 смещения, их
Изобретение относится к импульсной технике и может быть использовано для запоминд.ния и сравнения логических сигналов, например в качестве арбитра для распределения ресурсов вь числительной системы при запросах.
Целью изобретения является повышение экономичности за счет снижения потребляемой мощности и повышение достоверности функционирования путем защиты от сбоев.
Структурная схема устройства показана на чертеже.
Триггерное устройство содержит RS-триггер 1 на КМДП логических элементах 2 и 3, элемент 4 индикации конфликтной ситуации, который содержит первый 5 и второй 6 МДП-транзис- торы п-типа и первьй 7 и второй. 8 дополнительные МДП-транзисторы р-типа, первую 9 и вторую 10 цепочки смещения, каждая из которых содержит МДП-транзистор 11 и резистор 12. Первый выход RS-триггера 1 соединен с истоком первого 5 и затвором в.то- рого 6 ЩП-транзисторов п-типа элемента 4 индикации конфликтной ситуации, второй выход RS-триггера 2 соединен с истоком второго 6 и затвором первого 5 МДП-транзисторов п-типа элемента 4 индикации конфликтной ситуации, а входы RS-тpиг:гepa 1 являются входами 13 триггерного устройства. Затворы первого 7 и вто- ро го 8 дополнительных МДП-транзисторов р-типа, соединены с затворами соответственно первого 5 и второго .6 МДП-транзисторов п-типа, стоки которых соединены со стоками соответственно первого 7 и второго 8 дополнительных МДП-транзисторов.р-типа, истоки которых соединены с шиной 14 питания, которая соединена также с истоками МДП-транзисторов 11 цепочек смещения 9 и 10, стоки которых
конкретное выполненке, а также введение в элемент 4 индикации конфликтной ситуации МДП-транзисторов 5, 6, 7 и 8 п и р-типа позволит снизить потребляемую мощность и защитить устройство от сбоев. 1 ил.
соединены через соответствующие резисторы 12 со стоками первого 5 и второго 6 МДП-транзисторов п-типа элемента 4 индикации конфликтной
ситуации, которые являются выходами этого элемента и соединены с входами соответственно первого 15 и второго 16 КМДП-инверторов, выходы которых являются выходами 17 и 18триггерного устройства и соединены с затворами МДП-транзисторов р-типа 1 1 соответственно первой 9 и второй 10 цепочек смещения.
Триггерное устройство работает
следующим образом.
В исходном состоянии на входы-13 арбитра поданы сигналы 1, соответствующие отсутствию запросов на
ресурс. При этом на обоих выходах RS-триггера 1 - нулевые логические сигналы, транзисторы 5 и 6 п-типа закрыты, а транзисторы,7 и 8 р-типа - открыты. Поэтому на выходах элемента 4 - будут единичные логические сигналы, а на выходах инверторов 15 и 16 - нулевые логические сигналы. Транзисторы 11 цепочек 9 и 10 открыты. Если на карсой-либо вход 13 приходит сигнал запроса при отсутствии запроса на другом вхбде, то на одном из выходов триггера появляется единичный логический сигнал при неизменном состоянии другого выхода. Под действием этого сигнала срабатывают
последовательно од«а из пар транзис- ; торов 5 и 7 или 6 и 8 и соответственно один из инверторов 15 и 16.Если на входы 13 приходят одновременно два сигнала запроса, что соответствует конфликтной ситуации, то на выходах FlS-триггера 1 могут возникнуть мета.ст.абильные или колебательные состояния. Эти состояния характеризуются тем, что потенциалы на выходах
RS-триггера 1 имеют некоторое (неопределимое зарание) время одинаковые значения. Но как только наступает рассогласование, начинается необратимый процесс, ведущий к одному из устойчивых состояний RS-триггера. Во время аномального состояния триггера возникает ситуация, когда обе комплементарные пары 5, 7 и 6, 8 лишаются нулевого потенциала на истоках п-транзисторов и на затворах р-тран- зисторов, при этом на выходах пар может -появиться состояние неопределенного потенциала, вызванное высоким сопротивлением закрытых п- и р- транзисторов. Однако транзисторы 11 цепочек 9 и 10 открыты и сохраняют первоначальные потенциалы на входах инверторов 15 и 16. Как только RS- триггер 1 установится в одно из устойчивых состояний, п-транзистор 5 или 6 откроется, р-транзистор 7 или 8 закроется, а другой р-транзистор откроется при закрытом другом п- транзисторе. Под действием сигнала первой пары переключается соответствующий инвертор 15 или 16, в результате чего закрывается транзистор 11 соответствующей цепочки 9 или 10 смещения.
Формула изобретения
Триггерное устройство, содержащее RS-триггер и элемент индикации конфликтной ситуации, которьш содержит первый и второй МДП-транзисторы п- типа, первьй выход RS-триггера соединен с истоком первого и затвором второго МДП-транзисторов п-типа элемента индикации конфликтной ситуации.
Составитель О.Скворцов Редактор И.Рыбченко Техред Н.БонкалоКорректор В.Синицкая
.ЖШИ.-Т- 1 -|М-ПI --Ш ЖГ-ТI- -J- - - - - -
Заказ 2294/55 Тираж 816Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д, 4/5
-Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
10
15
228221
второй выход RS-триггера - с истоком второго и затвором первого МДП-транзисторов п-типа элемента индикации конфликтной ситуации, а входы RS- 5 триггера являются входами триггерно- го устройства, отличающее- с я тем, что, с целью повышения экономичности путем снижения потребляемой мощности и повышения достоверности функционирования за счёт защиты от сбоев, RS-триггер выполнен на КМДП логических элементах, а в устройство дополнительно введены первый rf второй КМДП-инверторы, первая и вторая цепочки смещения, каждая из которых содержит МДП-транзистор р-типа и резистор, а в элемент индикации конфликтной ситуации введены первый и второй дополнительные ВДП- транзисторы р-типа, затворы которых соединены с затворами соответственно первого и второго МДП-транзисторов п-типа, стоки которых соединены со стоками соответственно первого и второго дополнительных Щ(П-транзис- торов р-типа, истоки которых соединены с шиной питания, которая соединена с истоками МДП-транзисторов цепочек смещения, стоки которых соединены через соответствующие резисторы со стоками первого и второго ВДП-транзистОров п-типа элемента индикации конфликтной ситуации, которые являются выходами sTord элемента и соединены с входами соответст- 35 венно первого и второго КВДП-инвер- торов, выходы которых являются выходами триггерного устройства и соединены с затворами МДП-транзисторов р-типа соответственно первой и вто- 0 рой цепочек смещения.
20
25
30
название | год | авторы | номер документа |
---|---|---|---|
Преобразователь уровней сигналов на МДП-транзисторах | 1988 |
|
SU1538246A1 |
Входной усилитель-формирователь с запоминанием информации | 1980 |
|
SU903970A1 |
Усилитель для запоминающего устройства | 1981 |
|
SU999103A1 |
Параллельный асинхронный регистр | 1988 |
|
SU1607016A1 |
Асинхронный последовательный регистр | 1987 |
|
SU1481859A1 |
Тактируемый @ -триггер | 1985 |
|
SU1267590A1 |
Формирователь импульсов с преобразованием уровней сигналов | 1985 |
|
SU1378030A1 |
КМДП-компаратор с регенерацией | 1988 |
|
SU1614106A1 |
Тактируемый триггер на комплементарных МДП-транзисторах | 1985 |
|
SU1499435A1 |
Компаратор | 1989 |
|
SU1690184A1 |
Изобретение может быть использовано для запоминания и сравнения логических сигналов, например в качестве арбитра для распределения ресурсов вычислительной системы при запросах. Цель изобретения - повышение экономичности и достоверности функционирования. Устройство содержит RS-триггер 1 на КМДП логических элементах 2 иЗ, элемент 4 индикации конфликтной ситуации, включающий МДП-транзисторы 5 и 6 п-типа и МДП-транзисторы 7 и 8 р-типа, цепочки 9 и 10 смещения,каждая из которых содержит МДП-транзис- тор 11 и резистор 12, входы 13 триг(Л
Триггерное устройство | 1979 |
|
SU892670A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Mead С.А | |||
Ontrocluction ttf VLSI systems | |||
Способ восстановления хромовой кислоты, в частности для получения хромовых квасцов | 1921 |
|
SU7A1 |
sei, USA, 1980. |
Авторы
Даты
1986-04-30—Публикация
1984-02-24—Подача