Устройство для контроля цифровых блоков Советский патент 1987 года по МПК G05B23/02 

Описание патента на изобретение SU1303999A1

Изобретение относится к контрольно-измерительной технике, в частности к технике контроля и диагностики цифровых устройств.

Цель изобретения - расширение об- ласти применения за счет контроля цифровых блоков с двунаправленными выводами и различными уровнями логических сигналов,

На чертеже изображена схема уст- ройства.

Устройство содержит управляющую вычислительную машину 1, блок 2 сопряжения, дешифратор 3, блок 4 регистров, первый 5, второй 6 и третий 7 регистры, первый 8 и второй 9 формирователи уровней сигналов, первьй 10 и второй 11 коммутаторы, первый 12 и второй 13 блоки опорных напряжений, блок 14 компараторов, мультиплексор 15, объект 16 контроля.

В.устройстве используется УВМ типа Ш-З, СМ-4 с блоком сопряжения, в качестве которого может применяться интерфейс СМ-3 КАМАК 74 типа 106 А/106В,

.Дешифратор 3 предназначен для преобразования команд, поступающих от УВМ через блок 2 сопряжения в управляющие сигналы записи и считывания.

Блок 4 регистров предназначен для преобразования последовательности машинных слов в параллельный код и содержит три группы регистров, выходы которых соединены соответственно с входами регистров 5, 6 и 7.

Регистр 5, разрядность которого равна количеству каналов контроля системы, предназначен для хранения текущего кода теста. Каждьш разряд данного регистра несет информацию о зна- чении ,логических сигналов воздействий или ОТВД1ИКОВ объекта контроля,

Регистр 7 предназначен для управления коммутатором 11. Каждый разряд данного регистра несет информацию о наборе уровней логических сигналов, на которые настраивается соответствующий канал устройства.

Регистр 6 предназначен для управ- дения коммутатором 10 и обеспечивает переключение каналов устройства на режим выдачи воздействия или на контроль откликов.

Формирователь 8 предназначен для формирования сигналов воздействий с напряжением первого набора уровней логических сигналов, а формирователь 9 - для формирования сигналов воздей

5

О

0

5

0

5

ствий с напряжениями второго набора логических уровней.

Коммутатор 10 обеспечивает подачу сигналов тестирующих воздействий на входы объекта 16 контроля, а коммутатор 11 - подачу сигналов воздействий в уровнях напряжений на объект контроля блока 8 или блока 9, а также подключение соответствующих опорных напряжений к блоку 14 компараторов .

Блок 12 опорных напряжений, в качестве которого могут быть использованы два цифроаналоговых преобразователя (ЦАП), предназначен для формирования предельно допустимых напряжений первого набора, например для ТТЛ-логики напряжений 0,4 В и +2,4В.

Блок 13 опорных напряжений аналогичен блоку 12 и.предназначен для формирования предельно допустимых уровней напряжения второго набора, например для ЭСЛ-логики минус 0,98 В и минус 1,63 В.

Блок 14 компараторо:в предназначен для сравнения логических сигналов, поступающих с объекта 16 контроля с зталонными сигналами тестов, а также допускового контроля уровней сигнаоЛОВ .

Мультиплексор 15 предназначен для пословного считывания результатов сравнения из блока 14 компараторов

в УВМ.

Устройство работает следующим образом.

ъ

УВМ в соответствии с программой испытаний .контролируемого блока осуществляет включение блоков 12 и 13 опорных напряжений, на в ыходе которых устанавливаются предельно допустимые уровни напряжений логических сигналов . Контрольно-испытательная информация, которая в общем случае по каждому шагу теста содержит три набора данных: набор данных об уровнях напряжений логических сигналов на контролируемых выводах объекта контроля; набор данных о значениях логического сигнала на контактах объекта контроля; набор данных, определяющих режим работы (вход-выход) каналов устройства на данном шаге теста, заносится в блок 4 регистров.

(

После заполнения блока 4 регистров УВМ выдает команду, которая в дешифраторе 3 формируется в сигнал разрешения перезаписи содержимого блока 4 регистров в регистры 5, 6 и 7,

Под управлением сигналов с регистра 7 в коммутаторе 11 произойдут соответствующие переключения, в резуль- тате которых сигналы тестового набора с регистра 5 через формирователи 8 или 9 поступят на вход коммутатора 10. Данное переключение осуществляет также соответствующее соединение выходов блоков 12 и 13 опорных напряжений с входами блока 14 компараторов.

Подключение выходов коммутатора 11 с сигналами тестового набора (входные воздействия) к входам объекта контроля осуществляется коммутатором 10, который переключается под воздействием сигналов с регистра 6.

Выводы объекта контроля подключены к входам блока 14 компараторов, где происходит сравнение как входных, так и выходных сигналов с эталонным тестовым н абором и осуществляется допус- ковьй контроль уровней сигналов.

Сигналы с блока 14 компараторов через мультиплексор 15, управляемый дешифратором 3, и блок 2 сопряжения подключаются на вход УВМ.

Через мультиплексор 15 и блок 2 сопряжения результаты сравнения подключаются на вход УВМ. В случае положительного результата контроля в считанной информации отсутствуют биты соответствующих сигналов логичес- кой 1, испытание продолжается по следующему тестовому набору. Если же в результате ко.нтроля по каУстройство для контроля цифровых блоков, содержащее дешифратор, первый и второй регистры, мультиплексор,первый коммутатор и блок компараторов, выходы которого подключены к информационным входам мультиплексора, управляющие входа которого соединены с выходами группы дешифратора, а выход является выходом устройства, выход второго регистра подключен к управляющему входу первого коммутатора, выходы которого соединены с первой группой информационных входов блока компараторов, первый выход дешифратора сподключен к управляющему входу второго регистра, о тличающе е ся тем, что, с целью расширения области применения устройства за счет контроля цифровых блоков с двунаправленными выводами и различными уровнями логических сигналов, в него введены два блока опорных напряжений, второй коммутатор, два формирователя уровней сигналов, третий регистр и блок регистров, управляющий вход которого является первым управляющим входом:устройства, информационный вход подключен к второму выходу дешифратора, выходы блока регистров с первого по третий соединены с информационными входами регистров с первого по третий соответственно, управляющие входы первого и третьего регистров подключены к первому выходу дешифратора.

кому-либо тестовому набору будет обнаружено несоответствие между эталон-40 выходы первого,,регистра через первый ными сигналами и сигналами с объекта , и второй формирователи уровней сиг- 16 контроля, то через устройстро вво- налов подключены соответственно к да-вывода (алфавитно-гцифровое печа-первой и второй группам информацион-

тающее устройство или дисплей), вхо- ных входов второго коммутатора, груп- дящее в состав УВМ,.выводится сооб- 45 управляющих входов которого подсоединена к выходам третьего регистщение о номерах тестового набора и ; канала, в которых обнаружено несоответствие.

ра, а третья и четвертая группы информационных входов - к выходам соответственно первого и второго блоков

Предлагаемое изобретение позволяетзо опорных напряжений, управляющие входы, существенно расширить функциональные которых являются вторым управляющим возможности устройства, заключающиеся входом устройства, информационные в расширении номенклатуры контроли-входы которого являются входами деруемых блоков, а именно цифровых бло- шифратора, выходы первого регистра ков, работающш в двух наборах напря- 55 соединены е управляющими входами бло- жений логических сигналов, а такжека компараторов, первая и вторая групцифровых бЛоков с двунаправленньми пы выходов второго коммутатора .под- выводами, что позволяет значительноключены соответственно к информацион- повысить производительность труда при ным входам первого коммутатора и к

контроле и настройке цифровых блоков различных типов.

Формула изобретения

Устройство для контроля цифровых блоков, содержащее дешифратор, первый и второй регистры, мультиплексор,первый коммутатор и блок компараторов, выходы которого подключены к информационным входам мультиплексора, управляющие входа которого соединены с выходами группы дешифратора, а выход является выходом устройства, выход второго регистра подключен к управляющему входу первого коммутатора, выходы которого соединены с первой группой информационных входов блока компараторов, первый выход дешифратора сподключен к управляющему входу второго регистра, о тличающе е ся тем, что, с целью расширения области применения устройства за счет контроля цифровых блоков с двунаправленными выводами и различными уровнями логических сигналов, в него введены два блока опорных напряжений, второй коммутатор, два формирователя уровней сигналов, третий регистр и блок регистров, управляющий вход которого является первым управляющим входом:устройства, информационный вход подключен к второму выходу дешифратора, выходы блока регистров с первого по третий соединены с информационными входами регистров с первого по третий соответственно, управляющие входы первого и третьего регистров подключены к первому выходу дешифратора.

выходы первого,,регистра через первый и второй формирователи уровней сиг- налов подключены соответственно к первой и второй группам информацион-

ра, а третья и четвертая группы ин. .51303999 6

второй группе информационных входовходов устройства для подключе блока компараторов, выходы первогония контролируемого цифрового блокоммутатора является группой вы-ка.

Похожие патенты SU1303999A1

название год авторы номер документа
Устройство для контроля интегральных схем 1980
  • Агафонов Владимир Васильевич
  • Галка Владимир Иванович
  • Крамской Владимир Владимирович
  • Мущенко Владимир Александрович
  • Никитин Владимир Викторович
  • Петров Игорь Иванович
  • Хоменко Петр Георгиевич
  • Щирин Леонид Александрович
SU966699A1
Устройство для тестового контроля цифровых блоков 1987
  • Борисенко Алексей Алексеевич
  • Рябцев Владимир Григорьевич
  • Чернышев Владимир Александрович
SU1553978A1
Автоматизированная система контроля параметров электронных схем 1987
  • Малых Владимир Васильевич
  • Зак Валерий Львович
  • Кобзев Виктор Николаевич
  • Бамбулевич Владимир Николаевич
  • Марков Валентин Алексеевич
  • Балдин Борис Валерьянович
SU1500996A1
Устройство для контроля цифровых объектов 1983
  • Ефремов Дмитрий Александрович
  • Самсонов Владимир Ильич
  • Лучин Борис Прокофьевич
SU1160373A1
АВТОМАТИЗИРОВАННАЯ СИСТЕМА КОНТРОЛЯ ПАРАМЕТРОВ ЭЛЕКТРОННЫХ СХЕМ 1991
  • Прибылев Э.В.
  • Зак В.Л.
  • Кобзев В.Н.
  • Бамбулевич В.Н.
RU2106677C1
Устройство для сопряжения с ЭВМ 1981
  • Ремизов Сергей Евгеньевич
  • Иванцов Сергей Яковлевич
  • Резван Валентин Алексеевич
  • Немыкин Юрий Алексеевич
SU1053095A1
Микропрограммное устройство формирования тестовой последовательности 1984
  • Карпунин Евгений Иванович
  • Бучнев Александр Николаевич
  • Абросимов Леонид Николаевич
  • Васильев Николай Петрович
  • Горовой Владимир Родионович
  • Крылатых Юрий Петрович
  • Матазов Анатолий Николаевич
SU1267425A1
Автоматизированная система контроля 1989
  • Попов Михаил Молофеевич
  • Поливанный Вячеслав Федорович
  • Самсонова Людмила Ивановна
SU1695269A1
Система для контроля электрических параметров цифровых узлов 1979
  • Калашников Валентин Георгиевич
  • Рябус Юрий Сергеевич
  • Безбородько Юрий Авраамович
SU873247A2
Устройство для проверки функциональных блоков 1980
  • Акимова Ирина Васильевна
  • Голубев Николай Александрович
  • Митин Дмитрий Дмитриевич
  • Самичева Ольга Валентиновна
  • Сергеев Владимир Александрович
  • Чудновский Бертольд Семенович
SU1008745A1

Реферат патента 1987 года Устройство для контроля цифровых блоков

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля цифровых, устройств. Цель изобретения - расширение области применения устройства за счет контроля цифровых блоков с двунаправленными выводами и различными уровнями логических сигналов. Устройство содержит блок 4 регистров, регистры 5, 6, 7, формирователи 8-и 9 уровней сигналов, коммутаторы 10 и 11, блоки 12, 13 опорных напряжений, блок 14 компараторов и дешифратор 3. 1 ил. СО О СО со ;о ;о

Формула изобретения SU 1 303 999 A1

Документы, цитированные в отчете о поиске Патент 1987 года SU1303999A1

Устройство для контроля цифровыхблОКОВ 1979
  • Подунаев Георгий Александрович
  • Осьминин Александр Алексеевич
  • Туробов Валерий Павлович
  • Шнайдер Федор Фридрихович
  • Ташлинский Александр Григорьевич
SU796860A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1
Система контроля логических схем 1977
  • Стаскявичюс Алдивинас Иозо
  • Мецаев Евгений Амурханович
  • Киселюс Элигиюс Ионо
SU710045A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1

SU 1 303 999 A1

Авторы

Иванов Владимир Николаевич

Кондратьев Леонид Николаевич

Бугаев Владимир Андреевич

Джайлавов Абдимажид Аликулович

Даты

1987-04-15Публикация

1985-08-06Подача