113
Изобретение относится к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано в вычислительных системах требующих сохранения информации при отключении сетевого питания,
V
Цель изобретения - повышение надежности за счет обеспечения большей помехоустойчивости при переключениях питания.
На чертеже представлена структурная схема устройства.
Полупостоянное запоминающее устройство содержитблок 1 памяти, пер- вый 2 и второй 3 ключи, резервный источник 4 питания, первый 5 и второй пороговые элементы, первый 7 и второй 8 элементы И-НЕ, первый 9 и второй ГО формирователи импульсов, элементы задержки 11, ИСЮ10ЧАЮЩЕЕ ИЛИ 12, блок 13 сравнения, кoм ryтaтop 34 первый 15 и второй 16 адресные входы устройства, первый 17 и второй 18 управляющие входы устройства, информационные выходы 19 устройства, шину 20 питания.
Устройство работает следующим образом.
На шине 20 отсутствует напряжение питания. Это соответствует режиму хранения информации. Пороговые элементы 5 и 6, ключ 3 отключены. Питание блоков 1,5,6,11 осуществляется ;От резервного источника 4 через ключ 2, которьй выполнен на диоде. Элементы И-НЕ 7 и 8 отключены, но на их выходах присутствуют сигналы логической единицы (для случая, когда режимы 3апись и 0бращение осущест- вляются логическим нулем). Для этого элементы 7 и 8 должны иметь выходы типа открытый коллектор, которые через нагрузочные резисторы подключаются к выходу ключа 2. Поэтому, несмотря на возможность поступления сигналов по входам 15-19, блок памяти сохраняет режим хранения информации .
На шину 20 питания поступает напряжение питания. При достижении первого порогового уровня срабатывает пороговый элемент 6 и подключает питание с шины 20 через открытый ключ 3 на блок 1 памяти. Питание поступает в это время и на остальные блоки устройства. При достижении второго порого13ого уровня срабатывает пороговый элемент 5, и сигнал с его вы7 2
хода через элемент 11 задержки- поступает на входы элементов 7 и 8, обеспечивая прохождение через них сигналов по другим входам. В это
время на всех блоках напряжение пи- такия уже достигло номинального значения, что искл)очает возникновение помех. Элемент задержки позволяет задержать поступление разрешающего
сигнала до момешта достижения номинального напряжения. Дополнительную задержку обеспечивают- формирователи 9 и 10 в совокупности с элементом 12. Если управляющий вход блока 13
сравнения подключен к выходу элемента 11, то это повыщает помехоустойчивость.
Отключение питания от шины 20.
При снижении напряжения до порога срабатывания элемента 5 последний срабатывает, запрещая прохождение сигналов через элементы 7 и 8. При этом, если было обращение к блоку
1 памяти, то сигнал Обращение заканчивается. Поскольку .последний формируется стандартным, это защищает информацию от разрушения. При дальнейшем снижении-напряжения срабатывает пороговый элемент 6 и отключает ключ 3, что приводит к переходу на резервное питание. Дальнейшее обращение по управляющим входам блокируется.
На шине 20 присутствует напряжение. В этом режиме питание подается на все блоки устройства. По входу 18 поступает сигнал управления режимом (Запись или Считывание). На
вход 17 поступает сигнал Обращение. На входы 15 и 16 поступает адрес ячейки.. При этом коммутатор 14 определяет код данного запоминающего устройства. Коммутатор представляет
собой коммутационное поле, часть разрядов при этом подключены к 1, а- часть - к О. Происходит обмен информацией по входам (выходам) 19. Предлагаемое устройство обладает
повьшзенной помехозащищенностью, что повышает его надежность.
Формула изобретения
I.Полупостоянное запоминающее
устройство, содержащее первый и второй ключи, блок памяти, адресные входы которого являются адресными входами первой группы устройства.
информационные входы (выходы) блока памяти являются информационными входами (выходами) устройства, выходы первого и второго ключей соединены с выводом питания блока памяти, вхо- ды первого и второго ключей соединены с соответствующими шинами питания, вход второго ключа соединен с входом первого порогового элемента, отличающеес я тем, что, с целью повьшения надежности уст- ройства, оно содержит второй пороговый элемент, элемент задержки, элементы И-НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, формирователи импульсов, блок срав- нения, входы которого являются адресными входами второй группы устройства, выход блока сравнения соединен с первыми входами первого и второго формирователей импульсов , второй вхо первого формирователя импульсов соединен с вторым входом второго формирователя импульсов и является первым управляющим входом устройства, выхоРедактор И.Касарда
Составитель Л.Амусьева Техред В.Кадар
Заказ 2215/52 Тираж 590
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная, 4
ды первого и второго формирователей импульсов соединены- с первым и вторым входами эле1чента ИСКЛЮЧАКЩЕЕ ИЛИ со- ответств нно, выход которого соединен с первым входом первого элемента И-НЕ, второй вход которого соединен с первым входом второго элемента И-НЕ и выходом элемента задержки, вход которого соединен с выходом первого порогового элемента, второй вход второго элемента И-НЕ является вторым управляющим входом устройства, вьпсо- ды первого и второго элементов И-НЕ соединены с первым и вторым управляющим входами блока памяти соответственно, вход второго порогового элемента соединен с входом второго ключа, а выход - с управляющим входом второго ключа.
2. Устройство по п.1,о т л и - чающееся тем, что управляющий вход блока сравнения соединен с выходом элемента задержки.
Корректор С1Лыжова Подписное
название | год | авторы | номер документа |
---|---|---|---|
Запоминающее устройство с сохранением информации при отключении питания | 1986 |
|
SU1365133A1 |
Запоминающее устройство с блокировкой неисправных ячеек | 1981 |
|
SU972599A1 |
Запоминающее устройство с сохранением информации при отключении питания | 1985 |
|
SU1259342A1 |
Устройство для сохранения информации в полупроводниковой памяти при аварийном отключении питания | 1988 |
|
SU1599901A1 |
Устройство контролируемого пункта | 1983 |
|
SU1211784A1 |
Запоминающее устройство с сохранением информации при отключении питания | 1983 |
|
SU1116461A1 |
Устройство для программного управления шаговым двигателем | 1981 |
|
SU1015339A1 |
Запоминающее устройство с самоконтролем | 1988 |
|
SU1569905A1 |
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИСПРАВНОСТИ И ПЕРЕКЛЮЧЕНИЯ НИТЕЙ НАКАЛА ДВУХНИТЕВОЙ ЛАМПЫ СВЕТОФОРА | 1993 |
|
RU2064875C1 |
Запоминающее устройство | 1979 |
|
SU949718A1 |
Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах, требующих сохранения информации при отключении сетевого питания. Целью изобретения является повышение надежности за счет обеспечения большей помехоустойчивости при переключениях питания. Поставленная цель- достигается за счет введения второго порогового элемента 6, элементов И-НЕ 7 и 8-, эле мента ИСКЛЮЧАЮЩЕЕ lUDI 12,формиро- вателей 9 и 10 импульсов, блока 13 сравнения. Введенные элементы исключают возникновение помех, что повышает надежность устройства. 1 з.п. ф-лы, 1 ил. ff (Л с со i 00 00
Комплексная автоматизированная линия для изготовления стержней | 1980 |
|
SU897388A1 |
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Нивелир для отсчетов без перемещения наблюдателя при нивелировании из средины | 1921 |
|
SU34A1 |
Запоминающее устройство с сохранениемиНфОРМАции пРи ОТКлючЕНии пиТАНия | 1979 |
|
SU842975A1 |
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Авторы
Даты
1987-05-30—Публикация
1985-02-28—Подача