Резервированное запоминающее устройство Советский патент 2006 года по МПК G11C29/04 

Похожие патенты SU1358637A1

название год авторы номер документа
Резервированное запоминающее устройство 1982
  • Шастин Вадим Александрович
  • Петровский Валерий Петрович
  • Обухов Юрий Петрович
SU1080217A1
РЕЗЕРВИРОВАННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО 1986
  • Шастин В.А.
  • Клепиков И.И.
  • Петровский В.П.
SU1415957A1
РЕЗЕРВИРОВАННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С КОРРЕКЦИЕЙ ОШИБОК В ДУБЛИРУЕМЫХ КАНАЛАХ 2022
  • Павлов Александр Алексеевич
  • Корнеев Игорь Игоревич
  • Долговязов Александр Вениаминович
  • Макеев Максим Игоревич
  • Павлов Федор Алексеевич
RU2826990C2
Резервированное запоминающее устройство 1983
  • Андреева Ирина Николаевна
  • Бородин Геннадий Александрович
SU1164789A1
Резервированное запоминающее устройство 1981
  • Шастин Вадим Александрович
  • Петровский Валерий Петрович
  • Полукеев Владимир Георгиевич
SU982086A1
Резервированное запоминающее устройство 1983
  • Андреева Ирина Николаевна
  • Бородин Геннадий Александрович
SU1149319A1
Резервированное запоминающее устройство 1987
  • Шастин Вадим Александрович
  • Клепиков Игорь Иванович
  • Петровский Валерий Петрович
SU1510012A1
Постоянное запоминающее устройство с резервированием 1986
  • Сорока Александр Степанович
  • Слудников Леонид Леонидович
  • Антипова Ирина Георгиевна
SU1372363A1
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С ДИНАМИЧЕСКИМ РЕЗЕРВИРОВАНИЕМ 1990
  • Самсонов Е.В.
  • Щербаков Ю.Н.
RU2028677C1
Запоминающее устройство с коррекцией однократных ошибок 1982
  • Самойлов Алексей Лаврентьевич
  • Щербаков Николай Сергеевич
  • Фокин Юрий Иванович
SU1073799A1

Реферат патента 2006 года Резервированное запоминающее устройство

Резервированное запоминающее устройство, содержащее основные блоки памяти данных, резервный блок памяти данных, блок памяти контрольной информации, группы элементов И, первую группу сумматоров по модулю два, дешифратор и коммутаторы, выходы которых являются информационными выходами устройства, причем выходы основных блоков памяти данных подключены к одним из информационных входов коммутаторов и первым входам соответствующих элементов И групп, выходы которых соединены с первыми входами сумматоров по модулю два первой группы, вторые входы которых соединены с выходами резервного блока памяти данных, выходы сумматоров по модулю два первой группы соединены с другими информационными входами коммутаторов, управляющие входы которых и вторые входы элементов И группы подключены к соответствующим выходам дешифратора, отличающееся тем, что, с целью повышения быстродействия, в него введены вторая и третья группы сумматоров по модулю два, причем входы сумматоров по модулю два третьей группы подключены к соответствующим выходам основных и резервного блоков памяти данных, выходы сумматоров по модулю два третьей группы соединены с одними из входов дешифратора, другие входы которого подключены к выходам сумматоров по модулю два второй группы, входы которых соединены с соответствующими выходами основных блоков памяти данных и блока памяти контрольной информации.

SU 1 358 637 A1

Авторы

Шастин В.А.

Клепиков И.И.

Петровский В.П.

Даты

2006-04-27Публикация

1986-03-19Подача