Изобретение относится к импульсной технике и может быть использовано при построении устройств анализа входных сигналов.
Целью изобретения является расширение функциональных возможностей за счет обеспечения реализации до- полнительньк логических функций.
На чертеже представлена принципиальная схема устройства сравнения на МДП-транзисторах.
Устройство сравнения на МДП-транзисторах содержит транзисторы 1,2,3 , последовательно включенные, с транзисторами 4 и 5 п-типа, транзисторы 6 и 7 р-типа включены последовательно с транзисторами 8 и 9 п-типа, истоки транзисторов 5,9 и 10 п-типа подключены к первой шине 1) питания, исток- транзистора 1 подключен к второй шине 12 питания, а истоки транзисторов 3,4, 7,8 и 10 подключены к выходной шине 13, истоки восьмого и шестого транзисторов 2 и 6 соединены, затворы транзисторов 7 и 8 подключены к истокам транзисторов 2 и 5, затворы транзисторов 2 и 5 подключены к первой входной шине 14, затворы транзисторов 3 и 9 подключены к второй входной шине 15, затворы транзисторов 1 и 10 подключены к третьей входной шине 16, причем затворы транзисторов 4 и 6 подключены к четвертой В55одной шине 17.
Устройство работает следующим образом.
На шину 12 подается питание, а шина 11 подключается к общей шина источника питания.
Если на шине 16 присутствует логическая 1, то открыт транзистор 10 и закрыт транзистор 1. Состояние остальных транзисторов безразлично. На выходной шине присутствует сигнал логического 0. Если на шине 16 логический О, то при наличии на входных шинах 14, 15 и 17 соответственно сигналов логических О и 1 открыты транзисторы 1,2,3,7 - на шине 13 логическая 1. Если на шинах 14,17 и 15 соответственно логические О и 1, то открыты транзисторы 1, 2,6,8и9на ршне 13 логический 0. Если на шинах 14,17 и 15 соответственно логические 1 и О, то открыты транзисто- ры 1,3,4,5,7 - на шине 13 логический 0. Если на шинах 14,15 и 17 соответственно логические 1 и О, то открыты транзисторы 1,4,6,7,9 - на шине 13 логическая 1.
Устройство работает в соответствии с формулой
IF
20
У X,- (Х, © X,),
где X, - сигнал нашине16;
Х - сигнал нашине14;
Xj - сигнал нашине15 (на шине 17 - Хз).
Формула изобретения
Устройство сравнения на МДП-транзисторах, содержащее транзисторы, входные, выходную шины и шину питания, отличающееся тем,
25 что, с целью расширения функциональных возможностей за счет обеспечения реализации дополнительных логических функций, первый, второй, третий транзисторы первого типа, четвертый, пя30 тый транзисторы второго типа включены последовательно, шестой, седьмой транзисторы первого типа, восьмой, девятый транзисторы второго типа включены последовательно, истоки пя- того, девятого, десятого транзисторов второго типа подключены к первой шине питания, исток первого транзистора подключен к второй шине питания, истоки третьего, четвертого,
Q седьмого, восьмого, десятого транзисторов подключены к выходной шине, истоки второго, шестого транзисторов соединены, затворы седьмого, восьмого транзисторов подключены к истокам
g второго, пятого транзисторов, затворы второго, пятого транзисторов подключены к первой входной шине, затворы третьего, девятого транзисторов подключены к второй входной шине, затворы первого, десятого транзисторов подключены к третьей входной шине, затворы четвертого, шестого
транзисторов подключены к четвертой входной шине.
35
50
название | год | авторы | номер документа |
---|---|---|---|
Одноразрядный компаратор на МДП транзисторах | 1985 |
|
SU1287267A1 |
Управляемый мажоритарный элемент | 1982 |
|
SU1069167A1 |
Одноразрядный двоичный сумматор | 1983 |
|
SU1149249A1 |
Усилитель считывания (его варианты) | 1983 |
|
SU1137923A1 |
Логический элемент на КМДП-транзисторах | 1985 |
|
SU1262721A1 |
Формирователь импульсов | 1981 |
|
SU991507A1 |
Буферный усилитель (его варианты) | 1983 |
|
SU1112409A1 |
Управляемый махоритарный элемент на комплементарных МДП-транзисторах | 1982 |
|
SU1034191A1 |
Формирователь адресных сигналов | 1982 |
|
SU1049967A1 |
ФУНКЦИОНАЛЬНО-ПОЛНЫЙ ТОЛЕРАНТНЫЙ ЭЛЕМЕНТ | 2013 |
|
RU2541854C1 |
Изобретение может быть использовано при построении устройств анализа входных сигналов. Цель изобретения - расширение функциональных возможностей устройства. Существо изобретения сводится к образованию новых функциональных связей между транзисторами 1...3,6 и 7 р-типа, транзисторами 4,5,8...10 п-типа и шинами 11... 16 питания, входными и выходными. Устройство работает в соответствии с формулой ,. (Xj + + Хз), где X,, Xj и Хэ - сигналы на входных пшнах 16, 14 и 15 соответственно. 1 ил.
Веникодробильный станок | 1921 |
|
SU53A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1988-01-07—Публикация
1985-04-01—Подача