Устройство для контроля последовательности чередования импульсных сигналов Советский патент 1989 года по МПК H03K5/19 

Описание патента на изобретение SU1495985A2

Г71 5 -11)-U

8

5

4

СО

сд

CD 00 01

Похожие патенты SU1495985A2

название год авторы номер документа
Устройство для контроля серий импульсов 1988
  • Камышенцев Михаил Васильевич
  • Ефремов Сергей Алексеевич
SU1649643A1
Устройство для отображения информации 1984
  • Пайгин Владимир Петрович
  • Карганов Евгений Леонович
  • Доля Александр Давидович
SU1226521A1
Устройство для мажоритарного выбора сигналов 1989
  • Ткаченко Владимир Антонович
  • Ткаченко Сергей Николаевич
  • Тимонькин Григорий Николаевич
  • Харченко Вячеслав Сергеевич
  • Соколов Сергей Алексеевич
  • Мощицкий Сергей Семенович
SU1656539A1
Счетный элемент с контролем 1986
  • Карганов Евгений Леонович
  • Пайгин Владимир Петрович
SU1387192A1
Динамическое запоминающее устройство с коррекцией ошибок 1983
  • Сазонов Николай Филиппович
  • Титов Вячеслав Иванович
  • Воронин Евгений Алексеевич
  • Юматов Николай Александрович
SU1133625A1
Устройство для контроля многофазных цепей 1986
  • Дудкин Вячеслав Дмитриевич
  • Камышенцев Михаил Васильевич
SU1354141A1
Устройство для контроля последовательности прохождения сигналов 1991
  • Друзь Леонид Вольфович
SU1784981A1
Устройство для контроля последовательности чередования импульсных сигналов 1987
  • Ремезов Валерий Павлович
  • Лесневский Эдуард Рафалович
SU1413711A2
Устройство для мажоритарного выбора сигналов 1988
  • Мощицкий Сергей Семенович
  • Тимонькин Григорий Николаевич
  • Соколов Сергей Алексеевич
  • Ткаченко Сергей Николаевич
  • Ткаченко Владимир Антонович
  • Харченко Вячеслав Сергеевич
SU1711167A1
Устройство тестового контроля 1989
  • Гузик Вячеслав Филиппович
  • Криворучко Иван Михайлович
  • Секачев Борис Сергеевич
  • Итенберг Елена Вениаминовна
SU1691842A1

Реферат патента 1989 года Устройство для контроля последовательности чередования импульсных сигналов

Изобретение относится к импульсной технике и может быть использовано в автоматике и вычислительной технике для контроля импульсных последовательностей. Устройство для контроля последовательности чередования импульсных сигналов содержит входные шины 1, коммутатор 2, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 3, элемент ИЛИ 4, счетчик 5 импульсов, выходную шину 6, элементы И 7 и 9, элемент НЕ 8. Обнаружение одновременного поступления импульсов на входные шины повышает достоверность контроля. 1 ил.

Формула изобретения SU 1 495 985 A2

N)

Изобретение относится к импульсной технике, может быть использовано в автоматике и вычислительной технике для контроля импульсных последовательностей, и является усовершенствованием изобретения по авт.св. № 1256184.

Цель изобретения - повышение достоверности контроля за счет обнару- |жения одновременного поступления им- |пульсов на входные шины. I На чертеже показана структурная |электрическая схема устройства. I Устройство содержит входные шины 1, 5 :которые поразрядно соединены с информационными входами коммутатора 2 и, {входами элементов ИСКЛОЧАЮЩЕЕ ИЛИ 3 |И Щ1И 4. Выход коммутатора 2 соеди- |нен с счетным входом счетчика 5 им- Iпульсов. Выходная шина 6 соединена 1C выходом первого элемента И 7; пер- |Вый вход которого соединен с выходом ; элемента ИЛИ 4, а второй вход - с вы14959854

ЮЩЕЕ ИЛИ 3 реализуется анализ одновременного поступления нескольких сигналов на входные шины 1 устройства. Если сигнал присутствует только лишь на одном из входов элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3 то на его выходе присутствует сигнал единичного уровня, если же сигналы присутствуют бо20

5Q лее, чем на одном входе, то на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3 сигнал нулевого уровня.

На элементе ИЛИ 4 реализуется анализ наличия импульсов на входных ши- н ах 1 устройства, т.е. при наличии сигнала хотя бы на одном из входов элемента ИЛИ 4, на его выходе присутствует сигнал единичного уровня. Таким образом, при правильном чередовании сигналов на входных ши- Нах 1 устройства на выходах коммутатора 2, элементов 3 и 4 присутствуют сигналы единичного уровня.

При наличии на выходах коммутатоIходом элемента НЕ 8. вход которого I соединен с выходом второго элемента |И 9, первый и второй входы которого соединены с выходами соответственно I коммутатора 2 и элемента ИСКЛЮ- ЧАЮЩЕЕ ИДИ 3. Выходы счетчика 5 поразрядно соединены с адресными входами коммутатора 2.

Устройство работает следующим образом.

Перед началом работы счетчик 5 УС- Устройства протекает следующим образом. Например,после прихода сигнала на первую из выходных шин 1 поступает сигнал на третью из входных шин 1. На выходе коммутатора 2 в этом случае присутствует нулевой уровень, так как код на адресных входах коммутатора 2 подключает к его выходу вторую из входных шин 1 На выходах элементов ППИ 4 и ИСКЛЮЧАЮЩЕЕ ИЛИ 3 присутствуют сигналы единичного уровня. Таким образом, на первый вход элемента И 9 поступает сигнал нулевого уровня, а на второй вход элемента И 9 и первый вход элемента И 7 - сигналы единичного уровня. На шине 6 сигнал единичного уровня, говорящий о сбойной ситуации.

анавливается в нулевое состояние любым известным способом (цепи сброса не показаны). Выходы счетчика 5, соединенные с адресны- ми входами коммутатора 2, задают номер опрашиваемой входной шины 1. ри установке счетчика 5 в нулевое состояние к выходу коммутатора 2 подключается первая из входных шин 1 устройства. .Сигнал, поступивший на первый вход коммутатора 2, проходит на его выход и счетный вход счетчика 5.

По окончании входного сигнала счет- чик 5 изменяет свое состояние на последующее, тем самым к выходу коммутатора 2 подключается следующая, т.е. вторая из входных шин 1. При правильном чередовании входных сигналов процесс повторяется. Каждый из поступающих на выходные шины 1 устройства сигналов также поступает на соответствующий вход элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 3 и ИЛИ 4. На элементе ИСКЛЮЧА

лее, чем на одном входе, то на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3 сигнал нулевого уровня.

На элементе ИЛИ 4 реализуется анализ наличия импульсов на входных ши- н ах 1 устройства, т.е. при наличии сигнала хотя бы на одном из входов элемента ИЛИ 4, на его выходе присутствует сигнал единичного уровня. Таким образом, при правильном чередовании сигналов на входных ши- Нах 1 устройства на выходах коммутатора 2, элементов 3 и 4 присутствуют сигналы единичного уровня.

При наличии на выходах коммутатора 2, элементов 3 и 4 сигналов разного уровня на шине 6 присутствует единичный сигнал, говорящий о сбойной ситуации, а при наличии всех трех сигналов одинакового уровня

(безразлично единичного или нулевого) на шине 6 сигнал нулевого уровня.

При нарушении порядка чередования сигналов на входных шинах 1 работа

Устройства протекает следующим обра

зом. Например,после прихода сигнала на первую из выходных шин 1 поступает сигнал на третью из входных шин 1. На выходе коммутатора 2 в этом случае присутствует нулевой уровень, так как код на адресных входах коммутатора 2 подключает к его выходу вторую из входных шин 1. На выходах элементов ППИ 4 и ИСКЛЮЧАЮЩЕЕ ИЛИ 3 присутствуют сигналы единичного уровня. Таким образом, на первый вход элемента И 9 поступает сигнал нулевого уровня, а на второй вход элемента И 9 и первый вход элемента И 7 - сигналы единичного уровня. На шине 6 сигнал единичного уровня, говорящий о сбойной ситуации.

В случае одновременного поступления двух или более сигналов на входные шины 1 устройства, причем один из которых поступает с шины, определенной счетчиком 5, на выходе коммутатора 2 присутствует сигнал единичного уровня.

5

На выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3 сигнал нулевого уровня, так как на входах элемента 3 одновременно присутствуют несколько сигналов, . На выходе элемента ИЛИ 4 присутствует сигнал единичного уровня. Таким образом, на первый вход элемента И 9 поступает сигнал единичного уровня на второй вход элемента И 9 - сигнал нулевого уровня, а на первый вход эл мента И 7 - сигнал единичного уровня. На шине 6 формируется сигнал единичного уровня, сигнализирующий о сбойной ситуации.

В случае одновременного поступле-- ния двух или более сигналов на входные шины 1 устройства, причем ни один из которых не поступает на шину, определенную счетчиком 5, на вы- ходе коммут-атора 2 присутствует сигнал нулевого уровня, на выходе элемента ИСКЛЮЧАМЩЕ ИЛИ 3 - сигнал нулевого уровня, а на выходе элемента ИЛИ 4 - сигнал единичного уровня.На шин 6 присутствует сигнал единичного уровня, являющийся признаком сбойной ситуации.

В моменты времени, когда на шинах 1 устройства отсутствуют сигналы, на выходе коммутатора 2 присутствует

сигнал нулевого уровня, на выходе элемента ИСКЛЮЧАЩЕЕ ИЛИ 3 - сигнал нулевого уровня, на выходе элемента ИЛИ 4 - сигнал нулевого уровня. Следовательно на шине 6 присутствует сигнал нулевого уровня.

Таким образом, предлагаемое устройство осуществляет контроль чередования асинхронных сигналов и формирует сигнал сбоя как в случае нарушения порядка поступления сигналов на входные шины, так и при поступлении нескольких сигналов вместо одног

Формула изобретения

Устройство для контроля последовательности чередования импульСньк сигналов по авт. св. № 1256184, отличающееся тем, что, с целью повышения достоверности контроля за счет обнаружения одновременного поступления импульсов на входные шины, в него введены второй элемент И, включенный между выходом коммутатора и входом элемента НЕ, а также элемент ИСКПЮЧАКЯДЕЕ ИЛИ, входы которого поразрядно соединены с входными шинами, а выход - с вторым входом вто- рог.о элемента И.

Документы, цитированные в отчете о поиске Патент 1989 года SU1495985A2

Устройство для контроля последовательности чередования импульсных сигналов 1985
  • Ойкин Владимир Анатольевич
  • Евсеев Евгений Александрович
  • Еременко Сергей Михайлович
SU1256184A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1

SU 1 495 985 A2

Авторы

Ефремов Сергей Алексеевич

Камышенцев Михаил Васильевич

Даты

1989-07-23Публикация

1987-11-20Подача