Цифровая линия задержки Советский патент 1989 года по МПК H03K5/13 

Описание патента на изобретение SU1499451A1

со со 4;; ел

Изобретение относится к радиотехнике и может быть использовано в качестве линии задержки с оперативным контролем работоспособности в системах, где время обнаружения неисправности не имеет большого значения, но предъявляются жесткие требования к объему оборудования.

Цель изобретения - повышение достоверности работы путем обеспечения оперативного контроля работоспособности.

Поставленная цель достигается за счет введения в состав устройства четьфех D-триггеров, сумматора по модулю два, шины цикловых синхронизи руюпщх импульсов, шины индикации неисправности и новых связей.

На чертеже представлена блок-схема цифровой линии задержки.

Цифровая линия задержки содержит последовательно соединенные оперативдимая задержка ровно на один цикл, т.е. на время, равное периоду цикловых синхроимпульсов, поступающих на шину 11. Одновременно с помощью 1Д1К- лового синхронизирующего импульса в триггер 5 записывается символ входной информации. Затем в D-триггере 6 этот символ вновь задерживается на цикл и сравнивается на сз маторе 7 с этим же символом, задержанным в ОЗУ 1 и триггере 3. В случае исправной работы конкретной ячейки ОЗУ 1, в которой хранится данный конкретный . - элемент входной информации неисправность не фиксируется, а в случае не- сс впадения сигналов на входах сумматора 7 выдается сигнал неисправности, .поступающий на шину 12 индикации неисправности. Так как период работы счетчика 2 адресов отличен от периода цикловых синхронизирующих импульсов, поступающих по шине 11 на период следования тактовых импульсов, постукое запоминающее устройств о (ОЗУ) 1, пающих по шине 10, по следующий за30

D-триггеры 3 и 4 и сумматор по модулю два 7, счетчик 2 адресов, последовательно соединенные D-триггер 5 и D-триггер 6, выход которого подключен к второму входу сумматора 7 по модулю два, при этом входы D-тригге- ра 5 и ОЗУ 1 объединены и подключены к входной шине 8, а также выходную шину 9. Вход синхронизации D-Тригге- ра 3 соединен с входом управления Запись-считывание ОЗУ 1, шиной 10 тактовых импульсов и входом счетчика 2 адресов, выходы разрядов которого соединены с адресными входами ОЗУ 1. Входы синхронизации D-триггеров 4-6 подключены к шине 11 цикловых синхро низирующих импульсов. Выход D-тригге- ра 3 подключен к выходной шине 9, выход сумматора 7 по модулю два подключен к шине 12 индикации неисправности.

Цифровая линия задержки работает следующим образом.

Входная информация записывается последовательно в ячейки ОЗУ 1. Разница во времени между записью и считыванием из конкретной ячейки определяется периодом работы счетчика 2 адресов. Период работы счетчика 2 вы- бираётся на один интервал меньше требуемой задержки, поэтому информация 55 с выхода ОЗУ 1 дополнительно задерживается на D-триггере на один тактовый интервал. Таким образом в ОЗУ 1 и D-триггере 3 осуществляется необхописываемый в D-триггер 5 символ одновременно записывается в следующую ячейку ОЗУ 1.

Таким образом, производится контроль исправности всех ячеек ОЗУ 1 последовательно от цикла к циклу, а время, необходимое для контроля всего объема ОЗУ 1, составляет величину, равную произведению длительности цикла на количество используемых 35 ячеек ОЗУ 1. D-триггер 4 служит для фиксации задержанного на .цикл элемента входной информации на входе сумматора 7. .

Возможность индикации возникающих - неисправностей в процессе непрерьшной работы устройства позволяет оперативно делать выводы о достоверной работе устройства.

45 Формула изобр. етения

Цифровая линия задержки, содержащая счетчик адресов, оперативное запоминающее устройство, информационный вход которого соединен с входной шиной линии, а вход управления режимом записи-считывания - с шиной тактовых импульсов и входом счетчика адресов, выходы разрядов которого соединены . с адресными входами оперативного за - поминающего устройства, отличающаяся тем, что, с целью повышения достоверности работы путем обеспечения оперативного контроля

50

димая задержка ровно на один цикл, т.е. на время, равное периоду цикловых синхроимпульсов, поступающих на шину 11. Одновременно с помощью 1Д1К- лового синхронизирующего импульса в триггер 5 записывается символ входной информации. Затем в D-триггере 6 этот символ вновь задерживается на цикл и сравнивается на сз маторе 7 с этим же символом, задержанным в ОЗУ 1 и триггере 3. В случае исправной работы конкретной ячейки ОЗУ 1, в которой хранится данный конкретный - элемент входной информации неисправность не фиксируется, а в случае не- сс впадения сигналов на входах сумматора 7 выдается сигнал неисправности, .поступающий на шину 12 индикации неисправности. Так как период работы счетчика 2 адресов отличен от периода цикловых синхронизирующих импульсов, поступающих по шине 11 на период следования тактовых импульсов, посту0

пающих по шине 10, по следующий за5

Цифровая линия задержки, содержащая счетчик адресов, оперативное запоминающее устройство, информационный вход которого соединен с входной шиной линии, а вход управления режимом записи-считывания - с шиной тактовых импульсов и входом счетчика адресов, выходы разрядов которого соединены . с адресными входами оперативного за - поминающего устройства, отличающаяся тем, что, с целью повышения достоверности работы путем обеспечения оперативного контроля

0

514994516

работоспособности, в нее введены че-входами синхронизации третьего и четтьфе D-триггера, сумматор по модулювертого D-триггеров и шиной цикловых

два, шина цикловых синхронизирующихсинхронизирующих импульсов, выход

импульсов и шина индикации неисправ-второго D-триггера соединен с первым

ности, причем информационный входвходом сумматора по модулю два, выпервого D-триггера соединен с выходомход которого соединен с шиной индикаоперативного запоминающего устройст-ции неисправности, а второй вход ва, вход синхронизации - с шинойс выходом третьего D-триггера, инфор- тактовых импульсов, а его выход - Q мационный вход которого соединен с

с выходной пшной линии и информацион-выходом-четвертого D-триггера, инфорным входом второго D-триггера, входмационный вход которого соединен с

синхронизации которого соединен свходной шиной линии.

Похожие патенты SU1499451A1

название год авторы номер документа
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ М-ПОСЛЕДОВАТЕЛЬНОСТЕЙ 1994
  • Журавлев В.И.
  • Царев А.Б.
RU2112313C1
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЭВМ С КАНАЛОМ СВЯЗИ 1992
  • Аронштам М.Н.
  • Ицкович Ю.С.
RU2043652C1
УСТРОЙСТВО АДАПТИВНОЙ КОДОВОЙ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ 2004
  • Зимихин Д.А.
  • Квашенников В.В.
RU2259638C1
Устройство для мажоритарного декодирования 1987
  • Новиков Николай Стагорович
  • Семашко Алексей Владимирович
  • Туркин Андрей Иванович
  • Овечкина Ольга Владимировна
  • Темнов Алексей Сергеевич
SU1517137A1
Устройство для контроля многоразрядных блоков оперативной памяти 1987
  • Петров Владимир Борисович
SU1495854A1
Устройство для мажоритарного декодирования в целом 1989
  • Семашко Алексей Владимирович
  • Новиков Николай Стагорович
  • Сурина Ольга Владимировна
  • Иванкович Борис Сергеевич
  • Темнов Алексей Сергеевич
  • Туркин Андрей Иванович
SU1688415A1
УСТРОЙСТВО КОДОВОЙ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ 2001
  • Квашенников В.В.
  • Слепухин Ф.В.
  • Трушин С.А.
RU2197788C2
Логический анализатор 1986
  • Цуркан Николай Андреевич
  • Клименко Сергей Иванович
  • Высоцкий Владимир Васильевич
  • Довгань Виктор Евгеньевич
  • Беликов Борис Петрович
SU1432527A1
Программируемая линия задержки 1990
  • Егоров Николай Николаевич
  • Житний Сергей Григорьевич
  • Ицкович Юрий Соломонович
SU1723656A1
УСТРОЙСТВО ЗАДЕРЖКИ ИМПУЛЬСОВ 2004
  • Горшков Сергей Николаевич
RU2269866C2

Реферат патента 1989 года Цифровая линия задержки

Изобретение может быть использовано для создания линии задержки с оперативным контролем работоспособности для систем, где время обнаружения неисправности не имеет особого значения, но предъявляются жесткие требования к габаритам и весу оборудования. Цель изобретения - повышение достоверности работы - достигается путем обеспечения оперативного контроля работоспособности. Для этого в состав устройства дополнительно введены четыре D - триггера, сумматор по модулю два, шины цикловых синхронизирующих импульсов, шины индикации неисправности и новые соответствующие связи. На чертеже показаны ОЗУ 1, D - триггеры 3 - 6, сумматор 7 по модулю два, входная шина 8, выходная шина 9, шина 10 тактовых импульсов, шина 11 цикловых синхронизирующих импульсов, шина 12 индикации неисправности. Возможность индикации неисправностей в процессе непрерывной работы позволяет оперативно делать выводы о достоверной работе устройства. 1 ил.

Формула изобретения SU 1 499 451 A1

Документы, цитированные в отчете о поиске Патент 1989 года SU1499451A1

Устройство для задержки информации 1985
  • Дрозд Александр Валентинович
  • Полин Евгений Леонидович
  • Минченко Валентина Анатольевна
  • Малярчук Алла Евгеньевна
  • Лацин Владимир Николаевич
SU1287137A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1
Магнетрон с железным сердечником, усиливающим напряжение магнитного направляющего поля 1921
  • Романов В.И.
SU1332A1

SU 1 499 451 A1

Авторы

Тюкаева Галина Анатольевна

Даты

1989-08-07Публикация

1987-10-19Подача