Аналого-цифровой интегратор Советский патент 1990 года по МПК G06G7/18 

Описание патента на изобретение SU1534473A2

ками, напряжения п которых практичес- 25 ходе преобразователя 6, а приведенки равны (равны нулю).

В режиме интегрирования устройство работает после окончания переходных процессов в цепях питания и прихода, реле 14 времени во включенное состояьне, характеризующееся тем, что что его выходкой сигнал имеет единичное значение, по которому переключатель 2м удерживаетсч в нижнем положении. При этом выходные напряжения.1 источника 15 аитания им лот номинальные значения, сигнализатор 16 напряжений miiuiiHi. и пиковый детектор 17 удерживают МОП-транзистор 25 в открытом сое:эякии . Исходное состояние контура восстановления информации, зключа о цего з себл блок 7 слежения- хранения, углпигель 11 и нуль-орган 12, cooi етстьует равенству нулю напряжения на входе блока 7, в ре- зультатр чего выходной сигнал нуль- органа 12 имеет нулевое значение, переключатель 2 соединяет вход пре- образог.ателя 3 напряжение-частота с источником 1 входного сигнала (UgxX ключ 23 налт-д. tf замкнутом состоянии и Зг IY 7 схенпч-храненил работает и па/лчме слежения за напряжением с зыхода ш.фронН Ъюгового преобразователя 6,

При :i:ji- -:Hk -. одного сигнала U5X 0 1г)ОБ- ГР.ь 3 напряАикие-час- тота гене -у. руст И пульсы с частотой fк , проп г ;нопал1,; М6Х , которые в

o

ная к входу усилителя 11 зона нечувствительности нуль-органа 12 не ме- нее одного кванта сигнала с выхода преобразователя 6 и контур восстанов- Q ления информации находится в исходном состоянии, рассмотренном выше.

Если в процессе интегрирования (или хранения интеграла при UDX 0) произойдет сбой счегчика 5. то.из-за 5 ограниченной скорости слежения

блока 7 слежения-хранения сигнал на входе блока 7, а следовательно, и на входе усилителя I1 будет отличаться от нуля на величину превышающую 0 зону нечувствительности нуль-органа- 12. При этом нуль-орган 12 формирует независимо от знака рассогласования единичное значение логического сигнала, по которому элемент И-НЕ 13 5 переводит ключ 23 в разомкнутое состояние и блок 7 слежения-хранения пег рсходит в режим поддержания напряжения, предшествующего сбою, счетчика 5 (режим хранения).

Одновременно по сигналу с нуль- opiана 12 переключатель 2 соединяет через сумматор 10 вход преобразователя 3 напряжение-частота с выходом усилителя 11, а преобразователь 3 g настраивается на повышенную частоту следования импульсов. Под действием сигнала с выхода сумматора 10 преобразователь 3 восстанавливает информацию в счетчике 5, так как подача импульсов на один из входов счетчика 5 осуществляется до тех пор, пока нап- ряжоние на входе блока 7 не снизится до величины, при которой произойдет отключение нуль-органа 12. После этого его выходной сил нал принимает нулевое значение, а спедовательно, переключатель 2 подключает вход преобразователя 3 к источнику 1 вход- ного сигнала, ключ 23 переходит в замкнутое состояние, блок 7 слежения- хранения - в режим слежения з- сигналом Uu.n, преобразователь 3 настраивается на нормальную частоту следова ния импульсов и схема возвращается в прежнее состояние, обеспечивающее , дальнейшее формирование интеграла от входного сигнала.

Интегратор в режиме восстановления информации при кратковременных перерывах питания работает следующим образом.

При исчезновении напряжения Uc в питающей сети выходные напряжения

источника 15 питания уменьшаются до нулевых уровней с различными постоянными времени. Пока они близки к номинальным значением, сигнализатор 6 напряжений питания поддерживает МОП- транзистор 25 в открытом состоянии. Но как только -сстя tn одно из пыл. rt ных напряжении псточниъа 15 m -га выйдет из допустимей зс , РЬЬ t л сигнал сигнализатора i6 р пейчо и няет свою полярность, что , i закрыванию МОЧ-тран 2, ре - эультате этого зап минающий конденсатор 22 оказывается отключенным от операционни о усилителя 21 и напря- жение на нем тэ время перерьгоа питания изменяется относительно первоначального уровня (U0) на незначительную величину.

Поскольку CHIнализатор 16 напряже- ний питания обеспечивает отключение запоминачпцего конденсатора 22 при условии выхода из допустимой зоны хотя бы одного напряжения питания, нарушения нормальных состояний узлов интегратора, возникающие после этого, не приводит к изменению зарггда на запоминающем конденсаторе 22. Необходимые значения напряжений на подложке МОП-транзистора 25 и на выходе

сигнализатора 16 сохраняются в течение перерыва питания за счет м чово- го детектора 17. Кратковременное перерывы питания не приводят к запуску реле 14 времени.

Появление напряжения Uc в питающей сети после кратковременного его исчезновения вызывает увеличение выходных напряжений блока 15 питания. При этом состояние сигнализатора 16, соответствующее закрытому МОП-транзистору 25, сохраняется до тех пор, пока хотя бы одно из этих напряжений находится вне допустимой зоны,, Как только последнее из них примет допустимое значение, при котором к а все узлы интегратора поступают напряжени питания, близкие к номинлль JIM, сигнализатор 16 релеино мменя т голяо- ность своего Bt,ixe,j.toro сигнала, МОП-транзистор 25 скрывается и па выходе блока 7 глежения-хранечия уст

навливаетст напряж«.чме U,

оирецеля

с о

Q

5

емое потенциалом па конденсаторе 22 и блилкор по значению напряжению и() , которое было па до перерыва в подаче пит.ыия. Если напряжение на входе блока 10 не равно нулю, то срабаптвает nvrt-ч-рган 12 и п инте pa- юр е происходи установление инфор- f ации подобно том1 , как это имеет «сто npv cf лч сче чика.

В интеграторе погреш- . ь во-. CTanobJieHUH информации, как и j известном интеграторе, определяется суммой абсолютных значений порогов срабатывания и отпускания нуль- органа.

Формупа изобретения

Аналого-цифровой интегратор по авт.ев, № 1444832, отличающийся тем, что, с целью повышения точности восстановления информации, в него введены сумматор и компаратор, вход которого подключен к . выходу усилителя, соединенному с первым входом сумматора, второй вход которого подключен к выходу компаратора, а выход соединен с третьим информационным входом трехпозиционного переключателя, второй управпяющий вход которого соединен с выходом нуль-оо- гана, а вход усилителя соединен с входом блока слежения-хранения.

Похожие патенты SU1534473A2

название год авторы номер документа
Аналого-цифровой интегратор 1987
  • Колмыков Евгений Викторович
  • Никулин Эдуард Сергеевич
  • Тихомирова Лариса Виталиевна
  • Шмаков Михаил Владимирович
SU1444832A1
Аналого-цифровой интегратор 1977
  • Никулин Эдуард Сергеевич
SU732905A1
Аналого-цифровой интегратор 1973
  • Глазов Михаил Носонович
  • Никулин Эдуард Сергеевич
SU507872A1
Аналого-цифровой интегратор 1980
  • Глазов Михаил Носонович
  • Никулин Эдуард Сергеевич
SU866563A1
Аналого-цифровой интегратор 1982
  • Глазов Михаил Носонович
  • Колмыков Евгений Викторович
  • Никулин Эдуард Сергеевич
SU1037280A1
Аналого-цифровой интегратор 1979
  • Глазов Михаил Носонович
  • Никулин Эдуард Сергеевич
SU813456A2
Аналого-цифровой интегратор 1977
  • Глазов Михаил Носонович
  • Никулин Эдуард Сергеевич
SU682908A2
Интегратор 1978
  • Глазов Михаил Носонович
  • Никулин Эдуард Сергеевич
SU748438A1
Аналого-цифровой интегратор 1989
  • Никулин Эдуард Сергеевич
  • Шмаков Михаил Владимирович
SU1672477A1
Устройство для интегрирования 1976
  • Глазов Михаил Носонович
  • Никулин Эдуард Сергеевич
SU596966A1

Реферат патента 1990 года Аналого-цифровой интегратор

Аналого-цифровой интегратор относится к области автоматики и может найти применение при автоматизации различных технологических процессов. Целью изобретения является повышение точности восстановления информации. Сущность изобретения состоит в том, что в аналого-цифровой интегратор, построенный на основе последовательно соединенных преобразователя 3 напряжение - частота, реверсивного счетчика 5 импульсов и цифроаналогового преобразователя 6 и снабженный контуром восстановления информации и записи начальных условий с блоком 7 слежение - хранение, блоком 8 сравнения, усилителем 11, нуль-органом 12, реле 14 времени, сигнализатором 16 напряжений питания и пиковым детектором 17, введены сумматор 10 и компаратор 18, соединенные с другими элементами интегратора так, что обеспечивается возможность существенного уменьшения порогов срабатывания и отпускания нуль-органа 12, в результате чего достигается повышение точности восстановления информации в интеграторе. 1 ил.

Формула изобретения SU 1 534 473 A2

Документы, цитированные в отчете о поиске Патент 1990 года SU1534473A2

Аналого-цифровой интегратор 1987
  • Колмыков Евгений Викторович
  • Никулин Эдуард Сергеевич
  • Тихомирова Лариса Виталиевна
  • Шмаков Михаил Владимирович
SU1444832A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1

SU 1 534 473 A2

Авторы

Никулин Эдуард Сергеевич

Шмаков Михаил Владимирович

Даты

1990-01-07Публикация

1988-03-22Подача