Устройство для контроля КМОП-логических схем Советский патент 1991 года по МПК G01R31/28 

Описание патента на изобретение SU1624368A1

о

го N

СА О 00

Изобретение относится к контрольно-измерительной технике поможет быть использовано для контроля КМОП-логических схем.

Целью изобретения является расширение области применения за счет расшире- ния номенклатуры контролируемых изделий.

На чертеже представлена функциональная схема предлагаемого устройства.

Устройство содержит генератор 1, счетчик 2, запоминающее устройство (ЗУ) 3, блок 4 резисторов, клеммы 5 для подключения объекта контроля, блок 6 сравнения, элемент ИС- КЛЮЧАЮЩЕЕ ИЛИ 7, блок 8 индикации с соответствующими связями.

Устройство работает следующим образом.

Генератор 1 по импульсу внешнего запуска формирует тактовую последовательность, поступающую на вход счетчика 2. Одновременно этим же импульсом обнуляются счетчик 2 и блок 8 индикации. После окончания импульса внешнего запуска на выходах счетчика 2 формируется адрес N+2 ячеек запоминающего устройства 3 (ЗУ), с которых считывается тестовая последовательность и управляющие сигналы, тестовая последовательность с N выходов (ЗУ) 3 поступает на вход блока резисторов 4 и на входы А блока 6 сравнения. На входы В блока сравнения поступает информация через контактное устройство с клемм для под- ключения объекта контроля. На бпбк сравнения подается тестовая последовательность через ограничительные резисторы блока 4. Если оба слова равны, то на выходе блока 6 сравнения присутствует сигнал 1, который поступает на вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7. На второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 поступает информация об использовании тестового слова для контроля контактирования с N+2-м разрядом ЗУ. Если в N+2-м разряде присутствует О, то контроль контактирования не происходит и 1 с выхода блока сравнения через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 проходит на первый вход блока 8 индикации. В N+1-ой ячейке ЗУ находится информация о конце теста. Если тест не окончен, то на выходе блока 8 индикации отсутствует сигнал запрещения работы генератора 1 и тест продолжается. Если в N+1-й ячейке ЗУ содержится информация о конце теста, то блок индикации выдает сигнал запрещения работы генератора и индицирует сигнал Годен. Если в N+2-й ячейке ЗУ присутствует 1, то это означает наличие контроля контактирования с испытуемой схемой. В этом случае в ячейку ЗУ, соответствующую одному из выходов испытуемой

схемы, заносят инверсную, по отношению к истинной, информацию. В этом случае, при контактировании испытуемой схемы с устройством, на выходе блока 6 сравнения появляется О, который инвертируется в элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 7 и поступает на вход блока 8 индикации. Если контактирования с испытуемой схемой нет, то на выходе блока 6 сравнения 1 (тестовое

0 слово и отклик ИС одинаковы), а тот сигнал инвертируется в элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 7 и поступает на вход блока индикации. При наличии О на первом входе и 1 на четвертом входе, блок 8 индикации

5 индицирует сигнал Обрыв и выдает сигнал запрета работы генератора 1. Если N+1-й и N+2-й разряды ЗУ содержат О, а тестовые слова и отклик не равны, то блок. 6 сравнения выдает сигнал О, который поступает

0 на блок 8 индикации. В результате он индицирует сигнал Врак и запрещает работу генератора 1. Анализ состояния первого входа блока 8 индикации происходит в середине периода тактового импульса, когда все

5 переходные процессы в устройстве и испытуемой схеме закончены. Для этой цели на второй вход блока индикации поступает синхронизирующий сигнал с генератора 1.

0 Формула изобретения

Устройство для контроля КМОП-логических схем, содержащее генератор, счетчик, блок разделительных схем, блок сравнения, блок индикации, причем выход генератора

5 соединен со счетным входом счетчика и вторым входом блока индикации, выход которого соединен с входом запрещения работы

генератора, отличающееся тем, что, с целью расширения области применения, в

0 него введены элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и запоминающее устройство, адресные входы которого соединены с информационными выходами счетчика, а N информационных выходов соединены с вхо5 дами блока разделительных схем и входами А блока сравнения, входы В которого присоединены к выходам блока разделительных схем и выводам испытуемой схемы через контактное устройство, первый вход

0 элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с выходом блока сравнения, а второй вход соединен с N+2-м выходом запомийающего устройства и четвертым входом блока индикации, третий вход которого соединен с

5 N+1-м выходом запоминающего устройства, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первым входом блока индикации а шина сброса устройства соединена с входом запуска генератора и входами сброса счетчика и блока индикации.

Похожие патенты SU1624368A1

название год авторы номер документа
Устройство для контроля КМОП-логических схем 1987
  • Афонин Геннадий Сергеевич
  • Ашмаров Юрий Владимирович
  • Коробков Владимир Сергеевич
SU1552137A1
Устройство для контроля оперативной памяти 1981
  • Закиров Айрат Вагизович
  • Латыпов Урал Гаязович
  • Чирухин Евгений Валентинович
  • Матвеев Вадим Павлович
  • Низипов Мэлс Талгатович
SU1010660A1
Устройство для контроля логических блоков 1985
  • Улитенко Валентин Павлович
  • Жихарев Владимир Яковлевич
  • Харченко Вячеслав Сергеевич
  • Тимонькин Григорий Николаевич
  • Ткаченко Сергей Николаевич
  • Могутин Роман Иванович
SU1269141A1
Устройство для задания тестов 1983
  • Самойлов Алексей Лаврентьевич
SU1168951A1
Устройство для контроля дискретной аппаратуры с блочной структурой 1987
  • Пархоменко Анатолий Никифорович
  • Голубцов Виктор Васильевич
  • Антонов Сергей Григорьевич
  • Харламов Виктор Сергеевич
SU1539783A1
Устройство для контроля цифровых блоков 1985
  • Мамонов Владимир Викторович
  • Цуканов Владимир Анатольевич
SU1267422A1
Устройство для контроля однотипных логических узлов 1984
  • Гальцов Игорь Николаевич
  • Гринкевич Андрей Михайлович
  • Рогальский Евгений Сергеевич
  • Суходольский Александр Маркович
SU1223233A1
Устройство для контроля цифровых узлов 1985
  • Инсода Линас Витаутович
  • Пятронис Ромульдас Викторас Брониславович
  • Урбонас Владисловас Пятрович
  • Кузьменко Виктор Михайлович
SU1238085A2
Устройство для контроля знанийОбучАЕМыХ 1979
  • Хватиков Александр Николаевич
  • Сулименко Ольга Борисовна
  • Мартынов Александр Николаевич
SU842923A1
Устройство для контроля радиоэлектронной аппаратуры 1984
  • Пономарев Владимир Алексеевич
  • Горбунов Юрий Николаевич
SU1182541A1

Реферат патента 1991 года Устройство для контроля КМОП-логических схем

Изобретение относится к контрольно- измерительной технике и может быть использовано для контроля КМОП-логических схем. Цель изобретения - расширение области применения за счет расширения номенклатуры контролируемых изделий - достигается введением элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 и запоминающего устройства 3. Устройство также содержит генератор 1, счетчик 2, блок 4 резисторов, клеммы 5, блок 6 сравнения, блок 8 индикации. 1 ил,

Формула изобретения SU 1 624 368 A1

Документы, цитированные в отчете о поиске Патент 1991 года SU1624368A1

Устройство контроля интегральных схем 1987
  • Гаврилов Сергей Александрович
  • Хлебников Владимир Иванович
SU1430914A1
кл
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Авторское свидетельство СССР № 1150590,кл
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1

SU 1 624 368 A1

Авторы

Ашмаров Юрий Владимирович

Афонин Геннадий Сергеевич

Коробков Владимир Сергеевич

Даты

1991-01-30Публикация

1987-12-15Подача