1
(21)4422215/24
(22) 07.05.88
(46) 15.03.91. Бюл. № 10
(72) Е,А.Брик и А.В.Дерновой
(53)681.327.66(088.8)
(56)Каган Б.М., Мкртумян И.Б. Основы эксплуатации ЭВМ. М,: Энергоатомиздат, 1983, с. 118.
Савченко Ю.Г. Цифровые устройства, нечувствительные к неисправностям элементов. М.: Сов. радио, 1977, с. 36, рис. 2. 10. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
(57)Изобретение относится к вычислительной технике и может быть использовано для
построения дублированных запоминающих устройств. Целью изобретения является упрощение устройства. Для достижения этой цели в устройство, содержащее основной 1 и резервный 2 блоки памяти, сумматор по модулю два 4 и элементы И-ИЛИ 3, введен элемент НЕ 5. При обнаружении в основном блоке памяти 1 ошибки нечетной кратности считывание производится из резервного блока памяти. Устройство эффективно использовать в случае, когда основным источником ошибок являются накопители или разрядные цепи блоков памяти. 1 ил.
название | год | авторы | номер документа |
---|---|---|---|
Запоминающее устройство с автономным контролем | 1990 |
|
SU1785040A1 |
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С ДИНАМИЧЕСКИМ РЕЗЕРВИРОВАНИЕМ | 1990 |
|
RU2028677C1 |
Запоминающее устройство с самоконтролем | 1986 |
|
SU1411834A1 |
Запоминающее устройство с автономным контролем | 1982 |
|
SU1096697A1 |
Запоминающее устройство с контролем и коррекцией ошибок | 1983 |
|
SU1117715A1 |
Запоминающее устройство с исправлениемОшибОК | 1979 |
|
SU842979A1 |
Запоминающее устройство с самоконтролем (его варианты) | 1982 |
|
SU1117714A1 |
Запоминающее устройство с самоконтролем | 1983 |
|
SU1100638A1 |
Запоминающее устройство с обнаружением и исправлением ошибок | 1978 |
|
SU763975A1 |
Резервированное запоминающее устройство | 1987 |
|
SU1510012A1 |
С/)
сь
CJ
ел го го
Изобретение относится к вычислительной технике и может быть использовано для построения дублированных запоминающих устройств.
Целью изобретения является упроще- ние устройства.
Схема устройства приведена на чертеже (для простоты показано постоянное запоминающее устройство).
Устройство содержит основной 1 и ре- зервный 2 блоки памяти, элементы И-ИЛИ 3, сумматор по модулю два 4, элемент НЕ 5, адресные входы 6 и информационные выходы 7 устройства.
Устройство работает следующим обра- зом.
В каждом такте считывания на выходах обоих блоков памяти 1, 2 появляются два одинаковых слова. Считанное слово из основного блока памяти 1 проверяется на не- четность (четность) сумматором по. модулю два 4. Если в слове нет ошибок нечетной кратности, то на выходы 7 проходит через элементы И-ИЛИ информация из основного блока памяти 1, в противном случае - из резервного блока памяти 2.
Для повышения надежности информационные выходы устройства 7 могут быть разделены на группы (например, байты), каждая из которых контролируется своим
сумматором по модулю два. Элементы И- ИЛИ 3 вместе с элементом НЕ 5 могут быть реализованы в виде мультиплексоров, например, КП11.
Устройство можно эффективно использовать в случае, когда основным источником ошибок являются накопители или разрядные цепи блоков памяти.
Формула изобретения Запоминающее устройство, содержащее основной и резервный блоки памяти, соответствующие адресные входы которых соединены и являются адресными входами устройства, элементы И-ИЛИ, первый вход первой группы каждого из которых соединен с соответствующим разрядом выхода основного блока памяти, первый вход второй группы - с соответствующим разрядом выхода резервного блока памяти, а выход является соответствующим информационным выходом устройства, сумматор по модулю два, входы которого соединены с выходами разрядов основного блока памяти, а выход - с вторыми входами первой группы элементов И-ИЛИ, отличающееся тем, что, с целью упрощения у ройст- ва, оно содержит элемент НЕ, вход которого соединен с выходом сумматора по модулю два, а выход - с вторыми входами второй группы элементов И-ИЛИ.
Авторы
Даты
1991-03-15—Публикация
1988-05-07—Подача