1
(21)4756486/24
(22)25.09.89
(46)30.11.91. Бюл. №44
(72) А.Г.Азаров, Ю.И.Николаев, О.П.Малофей и И.В.Чистяков
(53)621.398(088.8)
(56)Авторское свидетельство СССР № 1107146, кл G 08 С 19/28, 1984.
Авторское свидетельство СССР № 1091210, кл. G 08 С 19/28, 1984.
(54) УСТРОЙСТВО ДЛЯ ПРИЕМА ИЗБЫТОЧНЫХ СИГНАЛОВ
(57)Изобретение относится к радиосвязи, а именно к приемным устройствам коротковолновой радиосвязи, и может быть использовано в системах передачи данных,
системах связи, системах телесигнализации и телеуправления, в которых применяется помехоустойчивое кодирование. Цель изобретения - повышение помехоустойчивости устройства. Устройство содержит генератор 24 импульсов, блоки 9, 12 памяти, пороговый блок 2, хронизатор 23, счетчик 8, регистры 11, 21. приемник 1, многоканальный формирователь импульсов 10, преобразователь 13 сигнала, элемент ИЛИ 18, декодер 19, преобразователь 20 последовательного кода в параллельный, блок 22 сравнения, двухпороговый блок 3. Изобретение позволяет формировать векторы многократных ошибок и определять кратность ошибки в зависимости от состояния канала связи. 1 ил.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для приема и обработки избыточных сигналов | 1982 |
|
SU1078455A1 |
Устройство для приема избыточной информации | 1984 |
|
SU1167638A1 |
Устройство для приема и градиентного декодирования избыточных сигналов | 1983 |
|
SU1152016A1 |
Устройство для приема избыточных сигналов | 1983 |
|
SU1107145A1 |
Устройство для приема и обработки избыточных сигналов | 1984 |
|
SU1233201A1 |
Устройство для приема избыточной информации | 1981 |
|
SU978373A1 |
Устройство для приема и обработки избыточных сигналов | 1983 |
|
SU1152017A2 |
Устройство для приема избыточных сигналов | 1983 |
|
SU1091210A1 |
Устройство для приема избыточной информации | 1983 |
|
SU1107146A1 |
Устройство для приема и передачи избыточных сигналов | 1981 |
|
SU976466A1 |
Изобретение относится к радиосвязи, а именно к приемнымустройствам систем КВ- радиосвязи, и может быть использовано в системах передачи данных, системах связи, системах телеуправления и телесигнализации, системах связи с подвижными объектами, в которых для формирования составных сигналов с избыточностью применяются помехоустойчивые коды.
Цель изобретения - повышение помехоустойчивости устройства.
На чертеже представлена функциональная схема устройства.
Устройство для приема избыточных сигналов содержит приемник 1, пороговый блок 2, двухпороговый блок 3, выполненный на элементах 4 и 5 сравнения и источниках 6 и 7 порогового напряжения, счетчик 8. первый блок памяти 9. многоканальный формирователь импульсов 10, второй регистр 11, второй блок 12 памяти, преобразо(Л
С
ватель 13 сигнала, состоящий из ключей 14 и 15, триггера 16 и элемента НЕ 17, элемент ИЛИ 18, декодер 19, преобразователь последовательного кода в параллельный 20, первый регистр 21, блок сравнения 22 хронизатор 23, генератор импульсов 24.
В блок памяти 12 цифровая информация записывается последовательно. Считывание информации может осуществляться многократно, также последовательно
Пороговый блокЗ реализован аналогично пороговому блоку 2. Опорные напряжения блоков 6 и 7 равны по величине но противоположны по знаку. Величины источников опорных напряжений можно выбирать исходя из следующих соображений Чем больше амплитуды пороговых напряжений, тем больше будет число m ненадежных символов той или иной номерности (отража ет степень надежности принятого символа) Поэтому, увеличивая амплитуды опорных
о о ся
со ел со
напряжений, увеличиваю1 критерий надежности символов. Естественно, что такое увеличение приведет к уменьшению числа наиболее надежных символов и большее число символов будет отнесено к наименее надежным. Уменьшив значение Unop, можно уменьшить число т. За счет этого помехоустойчивость устройства уменьшится, а быстродействие возрастет.
Работает устройство для приема избыточных сигналов следующим образом.
Входная аналоговая комбинация двоичных символов принимается приемником 1 и поступает в блок 9. Эти же аналоговые символы поступают на входы хронизатора 23 и блоков 3 и 2. Хронизатор 23 начинает выдавать тактовые импульсы на управляющие входы пороговых блоков 2 и 3, определяя моменты сравнения аналоговых сигналов с опорными напряжениями (как правило, посередине элементарных аналоговых сигналов). Одновременно осуществляется запись дискретной информации в блок 2 памяти. Выходные импульсы хронизатора 23 поступают также на синхровход счетчика 8, который изменяет свое состояние в зависимости от выходных сигналов блока 3. Если входной аналоговый сигнал превышает один из пороговых уровней, то срабатывает соответствующий элемент сравнения (одновременно они сработать не могут) и состояние счетчика увеличивается на единицу. В исходном состоянии счетчик обнулен. Таким образом, с приходом на его вход i( импульсов, отражающих число надежности символов (так как Uc Unop), состояние счетчика будет соответствовать числу надежных символов в кодограмме.
После записи последнего п-го двоичного элемента в блок памяти 12 начинается последовательное считывание информации из него, одновременно аналоговые сигналы из блока 9 считываются в блок 22 и в формирователь 10. Двоичные сигналы с выхода блока 2 через открытый ключ 15 и элемент ИЛИ 18 (в неизменном виде) поступают на вход декодера 19, s котором отождествляются с разрешенной двоичной кодовой комбинацией
Эта комбинация,запоминается в преобразователе 20.
В блок 22 поступает точная оценка избыточного сигнала, считываемая из б/юга 9. В этом блоке определяется, какая из двух комбинаций (в данном случае - первая ряз- решенная и нулевая) больше соответствует сигналу точной оценки. Управляющий сигнал блока 22 разрешает перезапись кодограммы из преобразователя 20 в регистр 21, так как коэффициент корреляции
аналоговым сигналом и первой разрешенной кодовой комбинацией больше коэффициента корреляции между аналоговым сигналом и нулевой кодограммой, хранящейся в регистре 21
После записи кодограммы в регистр 21 хронизаюр 23 выдает сигнал на запуск генератора 24 импульсов, который выдает импульсы на входы формирователя 10,
0 хронизатора 23 и счетчика 8 В формирователе 10 запускается генератор линейно изменяющегося напряжения (ГЛИН), после чего формируется двоичная кодовая комбинация, в которой единичный символ нахо5 дится в разряде с тем же номером, что и наименьший аналоговый символ. Другие разряды - нулевые. Эта двоичная кодовая комбинация в параллельном коде поступает на вход регистра 11, ГЛИН при этом оста0 навливается.
Из регистра 11 и блока 12 информация начинает считываться одновременно по управляющим сигналам хронизатора 23. С выхода блока 12 кодовая комбинация
5 последовательно поступает ча информационные входы ключей 14 и 15. Управляются ключи двоичным символом, и поступающими последовательно с выхода формирователя 10 на вход триггера 16 Если на вход
0 триггере б поступит нулевой сигнал, то открыт к,,юч 15. Если на вход триггера подается единичный сигнал, то ключ 15 за- крываегся, а ключ 14 открырается и соответствующий информационный сигнал
5 изменяется на противоположный с помощью элемента НЕ 17. Выходные сигналы преобразователя 13 через элемент ИПИ 18 поступают на вход декодера 19, в котором отождествляются с разрешенной двоичной
0 кодовой комбинацией. Эта комбинация последовательно записывается в преобразователе 20, сбрасывая предыдущую кодограмму. Хронизатор 23 выдает управляющий сигнал, и в блоке 29 снова
5 вычисляются коэффициенты корреляции между первой и второй разрешенными кодограммами и аналоговым сигналом, а также находится их разность. Если разность больше нуля, го выдается сигнал на управ0 ляющие входы преобразователя 20 и регистра 21 и кодограмма из преобразователя 20 переписывается в регистр 21,6 случае если разность меньше нуля, то сигнал не рыдается и вторая разрешенная кодограм
5 ма, хранящаяся в преобразователе 20, заме няется на следующую из декодера 19 на очередном гакте
В следующий момент времени генера тор 24 выдает агорой импульс Теперь н выходе формирователя 10 будет кодограм
ма с двумя единичными символами в разрядах с номерами, которые соответствуют двум наименьшим аналоговым символам, и процесс, описанный выше, повторяется. С приходом импульса на первый вход хрони- затора 23 он начинает формировать управляющие импульсы для очередного цикла (кроме первого). Отличие первого цикла управления от последующих заключается в том, что дополнительно управляющие им- пульсы подаются на входы блоков 2 и 3, на синхровход счетчика 8, на входы записи блоков 9 и 12 .
При поступлении на вход счетчика m импульсов, равных числу ненадежных сим- волов с выхода генератора 24, счетчик обнуляется, так как коэффициент счета его равен п - числу символов в кодограмме. Сигнал переноса с выхода счетчика поступает на вход хронизатора 23, который выдает сиг- нал на считывание информации из регистра 21, формирует сигнал Общий сброс, и устройство обрабатывает следующий составной сигнал с избыточностью.
Таким образом кодовая комбинация, наиболее близкая к комбинации аналоговых величин, хранящаяся в регистре 21, будет выдана получателю.
Формула изобретения
Устройство для приема избыточных сигналов, содержащее приемник, выход которого совдин# гтг1Днс|юрмэционним входом первого блока памяти и первым входом порогового блока, причем выходы первого блока памяти подключены к одноименным входам многоканального формирователя импульсов, преобразователь сигнала, первый и второй входь; которого соединены соответствепо с первым и вторым входами элемента ИЛИ, выход которого подключен к входу декодера, выход которого соединен с информационным входом преобразователя последовательного кода в параллельный, выход которого подключен к первому входу блока сравнения, выход
которого подключен к входу преобрэзовате ля последовательного кода в параллель ный, отличающееся тем, что, с целью повышения помехоустойчивости, в него введены счетчик, хронизатор, генератор импульсов, двухпороговый блок, выполненный на первых и вторых элементах сравнения и источниках порогового напряжения, регистры и второй блок памяти, выходы многоканального формирователя импульсов соединены с соответствующими информационными входами первого регистра, выход которого подключен к первому входу преобразователя сигнала, выход порогового блока соединен с входом второго блока памяти, выход которого подключен к второму входу преобразователя сигнала, выходы хронизатора соединены соответственно с управляющими входами порогового блока, элементов сравнения двухпорогового блока, счетчика первого и второго блоков памяти, преобразователя последовательного кода в параллельный, декодера, первого и второго регистров, блока сравнения и генератора импульсов, выходы первого блока памяти соединены с соответствующими первыми входами блока сравнения, первый выход первого регистра соединен с вторым входом блока сравнения, второй выход первого регистра является выходом устройства, выход приемника подключен к первому входу хронизатора и первым входам первого и второго элементов сравнения двухпорогового блока, выходы первого и второго элементов сравнения которого объединены с выходами генератора импульсов и соединены с счетным входом счетчика уп- равляющйт т одв иш1шюка2 ального формирователя импульсов и тактовыг хронизатора, выход счетчика соединен с вторым входом хронизатора, выходы первого и второго источников порогового напряжения двухпорогового блока соединены соответственно с вторыми входами первого и второго элементов сравнения двухпорогового блока.
V-
Авторы
Даты
1991-11-30—Публикация
1989-09-25—Подача