Изобретение относится ж запоминающим устройствам (ЗУ) и, в частности, может быть использовано для построения дублированных постоянных запоминающих устройств.
Целью изобретения является повышение надежности работы устройства.
На фиг. 1 показано предлагаемое устройство; на фиг.2 показана 1-я группа мультиплексоров; на фиг.З - 1-я схема сравнения; на фиг.4-одна из возможных модификаций блока контроля.
Устройство состоит из основного 1 и резервного 2 накопителей, выходные шины 3 которых разделены на п групп по пл шик в группе, nm-входовых сумматоров 4 по модулю два, nm мультиплексоров 5, разделенных на п групп 6 по m мультиплексоров 5 в группе, п дополнительных m-входовых суМ- маторов 7 по модулю два, п схем 8 сравнения, п трехвходовых блоков 9 контроля.
Каждый из nm мультиплексоров 5 работает по алгоритму 2-Й, т.е. в зависимости от
сигнала управления на своём управляющем входе пропускает на свой выход один из двух входных сигналов.
Каждая из п схем 8 сравнения при помощи m двухвходовых сумматоров 10 по модулю два и элемента ИЛИ 11 сравнивает два m-разрядных числа и при несовпадении хотя бы одного из разрядов вырабатывает на своем выходе сигнал несовпадения С.
Одна из возможных модификаций блока 9 контроля состоит из первого 12 и второго 13 элементов И, элемента ИЛ И 14 и первого 15 и второго 16 инверторов,
В таблице перечислены возможные состояния двух дублирующих друг друга групп выходных сигналов 3 основного и резервного накопителей. Сами группы в таблице условно обозначены прямоугольниками, а одиночные ошибки в группах - значком X.
Буквами а, Ј, с, d, e, f в таблице и на рисунках обозначены соответственно выходные сигналы сумматора 4 по модулю два, дополнительного сумматора 7 по модулю два, схесо
С
о ел
3
мы 8 сравнения, первого элемента И 12, второго элемента И 13, блока 9 контроля.
Устройство работает следующим образом.
При исправности всех 2 m сигналов 3 1-й группы (состояние 1 в таблице) все сигналы а - f равны нулю. На выход устройства через группу б мультиплексоров 5 данной 1-й группы проходят выходные сигналы 3 основного накопителя 1.
При состоянии 2 (одиночная ошибка в основной группе) сигналом переключаются мультиплексоры 5 1-й группы 6 и на выход устройства проходят исправные выходные сигналы 3 1-й группы резервного накопителя 2.
При состоянии 3 (одиночная ошибка в резервной группе) сигнал и поэтому на выход устройства проходят исправные выходные сигналы основного накопителя 1.
При состояниях 1 - 3 сигнал f равен нулю, что указывает на исправность устройства в целом (несмотря на наличие одиночных ошибок при состояниях 2 и 3). При состояниях 4 - 7 сигнал f равен единице, что указывает на неисправность устройства. В этих случаях по сигналам f производится останов и последующий ремонт устройства. Поэтому более сложные ошибки (тройные и т.д.) в первых семи состояниях в таблице не указаны и могут не рассматриваться. Предполагается, что сложные ошибки (в т.ч. и двойные) возникают в результате постепенного накопления одиночных ошибок запо - минающих элементов накопителей, т.е. что состояниям 4 или 5 предшествовало состояние 2 или 3, состоянию 6 - состояние 2, состоянию 7 - состояние 3. При состоянии
7на выход устройства проходят сигналы 3 исправной группы основного накопителя 1, тем не менее при этом состоянии устройство следует считать неисправным, так как в противном случае состояние 7 может перейти-в более сложное состояние 8 с одной ошибкой в основной группе и с двумя прежними ошибками в резервной группе, которое не будет обнаружено (так как состояние
8неотличимо от состояния 2).
Таким образом, устройство обеспечивает правильную работу при состояниях 1-3, а также обнаруживает все состояния 4 - 7 и не допускает перехода в более сложные состояния. При состояниях 4-6 известное устройство будет вырабатывать неверные выходные сигналы.
Ф о р м у л а и з о б р ет е н и я 1. Запоминающее устройство, содержащее сумматоры по модулю два, мультиплексоры, основной и резервный накопители, выходные шины каждого из накопителей состоят из п групп, где л 1 , по m шин в каждой группе, m выходных шин i-й (,п)
группы основного накопителя соединены с m информационными входами 1-го сумматора по модулю два и с первыми информационными входами мультиплексоров 1-й группы мультиплексоров, m выходных шин
1-й группы (,п) резервного накопителя соединены с вторыми информационными входами m мультиплексоров 1-й группы мультиплексоров, выход 1-го сумматора по модулю два соединен с управляющими входами m мультиплексоров 1-й группы, выходы rum мультиплексоров являются информационными выходами устройства, отличающееся тем, что, с целью повышения надежности работы устройства, оно содержит
п дополнительных сумматоров по модулю два, п схем сравнения и п блоков контроля, m выходных шин 1-й группы основного накопителя соединены с входами первой группы 1-й схемы сравнения, m-выходных шин 1-й
группы резервного накопителя соединены с входами второй группы .i-й схемы сравнения ист информационными входами 1-го дополнительного сумматора по модулю два, выход 1-го сумматора по модулю два соединен с первым информационным входом 1-го блока контроля, вход 1-го дополнительного сумматора по модулю два соединен с вторым информационным входом 1-го блока контроля, выход 1-й схемы сравнения соединен с третьим управляющим информационным входом 1-го блока контроля.
2. Устройство поп.1,отличающее- с я тем, что каждый из блоков контроля
содержит два элемента И, один элемент ИЛИ и два инвертора, причем первый вход первого элемента И соединен с входом первого инвертора и является первым информационным входом блока контроля, выход
первого инвертора соединен с первым входом второго элемента И, второй информационный вход блока контроля соединен с вторым входом первого элемента И и с входом второго инвертора, выход которого соединен с вторым входом второго элемента И, третий информационный вход блока контроля соединен с третьим входом второго элемента И, выходы первого и второго элементов И соединены соответственно с первым и вторым входами элемента ИЛИ, выход которого является выходом блока контроля.
название | год | авторы | номер документа |
---|---|---|---|
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С ДИНАМИЧЕСКИМ РЕЗЕРВИРОВАНИЕМ | 1990 |
|
RU2028677C1 |
Запоминающее устройство | 1990 |
|
SU1801227A3 |
Запоминающее устройство | 1990 |
|
SU1794261A3 |
Запоминающее устройство с самоконтролем | 1987 |
|
SU1501171A1 |
Запоминающее устройство с самоконтролем | 1986 |
|
SU1368923A1 |
Запоминающее устройство с контролем | 1988 |
|
SU1508287A1 |
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С КОРРЕКЦИЕЙ ОШИБОК В ВЫХОДНОЙ ИНФОРМАЦИИ | 1991 |
|
RU2006971C1 |
Запоминающее устройство | 1988 |
|
SU1635224A1 |
Постоянное запоминающее устройство | 1983 |
|
SU1151573A1 |
Буферное запоминающее устройство | 1984 |
|
SU1236550A1 |
Изобретение относится к запоминающим устройствам и может быть использовано для построения дублированных постоянных запоминающих устройств. Целью изобретения является повышение надежности работы устройства. Цель достигается тем, что устройство содержит п дополнительных сумматоров по модулю два, п схем сравнения ил блоков контроля с соответствующими связями, а также каждый из блоков контроля содержит два элемента И, один элемент ИЛИ и два инвертора. 1 з.п.ф-лы. 4 ил., 1 табл.
1 2..,m - 0.2
fe4
СоставительЛ.Амусьева Редактор Т.Лошкарева Техред М.МоргенталКорректор О.Кравцова
Заказ 616ТиражПодписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж-35, Раушская наб„ 4/5
J
Брик Е.А | |||
Техника ПЗУ, М,: Советское радио, 1969, с.204 | |||
Запоминающее устройство | 1988 |
|
SU1635224A1 |
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Авторы
Даты
1992-02-28—Публикация
1989-02-13—Подача