$
со
с
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ | 2002 |
|
RU2220440C1 |
Программируемая линия задержки | 1990 |
|
SU1723656A1 |
УСТРОЙСТВО ВВОДА ИНФОРМАЦИИ | 2002 |
|
RU2217791C1 |
Устройство для сопряжения ЦВМ с группой абонентов | 1988 |
|
SU1559349A1 |
Устройство для сжатия и передачи телеметрической информации | 1987 |
|
SU1640729A1 |
Дельта-кодек | 1989 |
|
SU1725398A1 |
Формирователь кодов для рельсовой цепи | 1990 |
|
SU1753598A1 |
Устройство для сопряжения ЦВМ с магнитофоном | 1986 |
|
SU1416992A1 |
Стартстопное приемное устройство | 1985 |
|
SU1259506A1 |
УНИВЕРСАЛЬНОЕ УСТРОЙСТВО КОДИРОВАНИЯ СИГНАЛОВ | 1993 |
|
RU2037270C1 |
Изобретение относится к вычислитель- ной технике и может быть использовано для ввода дискретной информации в ЦВМ. Целью изобретения является расширение области применения устройства за счет обеспечения его программного управления со стороны ЦВМ. Устройство содержит мультиплексор 1, первый преобразователь 2 уровней, программируемый делитель 3 частоты, второй 4 и третий 5 регистры сдвига, декодер 6 данных, п ервый регистр 7 сдвига, генератор 8 импульсов, второй преобразователь 9 уровней, с первого по пятый регистры 10-14, счетчик 15, триггер 16, элемент И-НЕ 17. Устройство обеспечивает возможность приема информации с различных интерфейсов в условиях действия помехи, по уровню сравнимой с полезным сигналом. 3 ил.
оо
Os
ю
Изобретение относится к вычислительой технике и может быть использовано для вода дискретной информации в ЦВМ.
Целью изобретения является расширеие области применения устройства путем беспечения его программного управления; о стороны ЦВМ.
.1 представлена структурная схеа устройства; на фиг.2 представлен при- ёр реализации первого преобразователя ровней; на фиг.З. - вариант реализации программируемого делителя частоты.
Устройство содержит мультиплексор 1, первый преобразователь 2 уровней, программируемый делитель 3 частоты, второй4 третий 5 регистры сдвига, декодер б данных, первый регистр 7 сдвига, генератор 8 импульсов, второй преобразователь 9 уровней, с первого по пятый регистры 10-14, счетчик 15, триггер 16, элемент. И-НЕ 17.
Устройство работает следующим образом; - , .. /... ; , ....-..„ . : . ; К мультиплексору 1 подключается множество каналов с различными стыковочными параметрами. Информация может; поступать как в однополярном; так и в двух- полярном коде. Из множества каналов мультиплексор в зависимости от своих адресных ёходов подключает на выход один канал к входу преобразователя 2. Компараторы преобразователя 2 (фиг.2) работают как пороговое устройство и выдают логическую 1 на выходе при-превышении входым сигналом заранее заданного порога. Напряжения опорного сигнала (по рога) коммутируются на вход компараторов мультиплексорами в зависимости от. состояния управляющих входов. С выхода преобразователя 2 информационные сигналы ТТЛ уровня поступают на вход регистров 4 и 5 сдвига. Прием в регистры 4 и 5 стробируется с программируемого делителя чабтоты частотой во много раз большей, чём частота передачи битов информации....-..
Частота стробирования ограничивается разрядностью регистров 4 и 5 сдвига. ,
Программируемый делитель 3 частоты имеет возможность в широком диапазоне изменять частоту стробирования регистра 4,5. Допустим, что в исходном состоянии бит стробируется с частотой, в шесть раз превышающей частоту передачи битов информации, тогда декодер 6 анализирует наличие информации с шести разрядов регистров 4, 5 и при наличии единичного бита выдаёт на вход регистра 7 сдвига единицу. Если возникает неопределенность при анализе шестиразрядного кода, то выдается информациия об ошибке в регистр 12. Процессор, анализируя содержимое ре-
гистра 12, принимает решение о смене частоты стробирования и через регистр 14 изменяет частоту стробирования (например, в семь раз превышающую частоту передачи
информации в канале), одновременно происходит запись соответствующей информации в регистр 11 для управления декодером 6. Декодер 6 уже анализирует семь разрядов сдвиговых регистров 4, 5. При смене
канала возможен прием .информации, закодированной другим кодом. При этом процессор должен соответствующим занесением информации в регистр 11 настроить устройство..
Декодированная блоком 6 информация
передается в сдвиговый регистр 7 и одновременно счетчиком 15 происходит счет принятых, битов. Если регистр 7 сдвига полон, то счетчик 15 выдает сигнал на триггер
16, формируя сигнал, готовности устройства, а также переписывает содержимое сдвигового, регистра 7 в регистр 10. Процессор производит считывание принятой информации из регистра 10,
. Таким образом,- устройство для ввода
..информации обеспечивает возможность
приема информации с различных интерфейсов в условиях действия помехи, по уровню
сравнимой с полезным сигналом. :
Ф о р м у л а - и з о б р е т е н и я.
Устройство для ввода информации, содержащее декодер данных, первый сдвиговый регистр, с первого по Третий регистры, счетчик, триггер, генератор импульсов, причем выходы первого регистра являются ин- формационными выходами устройства, о т- л и ч а ю щ е е с я . тем, что, с целью расширения области применения устройства путем обеспечения возможности приема
информации, с различных интерфейсов, в него введены мультиплексор, первый и второй преобразователи уровней, программируемый делитель частоты, второй и третий сдвиговые регистры, четвертый и пятый регистры, при этом информационные входы
устройства соединены с информационными
входами мультиплексора, адресные входы
которого соединены с управляющими вхрдамй первого и выходами второго преобразователей уровней, входы которого соединены с выходами четвертого регистра, входы которого соединены с входами управляющей информации устройства и входами
второго и пятого регистров, входы записи
четвертого, пятого и второго регистров являются соответственно первым, вторым и третьим тактовыми входами устройства, выходы мультиплексора соединены с входами Первого преобразователя уровней, выходы которого соединены соответственно с информационными входами второго и третьего сдвиговых регистров, тактовые входы которых соединены с первым выходом программируемого делителя частоты и пер/- вым входом элемента И-НЕ, а выходы - со1 ответственно с первой и второй группами информационных входов декодера данных, группа управляющих входов которого сое: динена с выходами второго регистра, а группа выходов соединена с входами третьего регистра, выходы которого являются выходами кода ошибки устройства, выход генератора импульсов соединен с тактовым входом программируемого делителя частоты, управляющие входы которого соединены с выходами пятого регистра, а второй
выход соединен с входом записи третьего регистра и тактовыми входами счетчика и первого сдвигового регистра, информационный вход которого соединен с выходом
декодера данных, выходы перового сдвигового регистра соединены с входами первого регистра, вход записи которого соединен с входом установки триггера и выходом переполнения счетчика, вход сброса которого
0 соединен с входом сброса первого сдвигового регистра и выходом элемента И-НЕ, второй вход которого соединен с выходом готовности устройства и выходом триггера, вход сброса которого соединен с входом
5 сброса первого регистра и является входом сброса устройства.
фиг. 2,
Фиг. 3
Устройство для ввода-вывода информации | 1984 |
|
SU1246103A2 |
Патент США №4358846, кл.371/6, 1982 |
Авторы
Даты
1993-01-07—Публикация
1990-01-05—Подача