Изобретение относится к области радиотехнических устройств, а именно к системам с имиульсно-кодовой модуляцией.
Известны способы синхронизации систем с имнульсно-кодовой модуляцией.
Однако практическое применение таких способов требует сложных систем с возможностью опробования только двух нар импульсных позиций группового сигнала, что увеличнвает время вхождения в синхронизм систем с им 1ульсно-кодовой модуляцией.
По предлагаемому способу для сокращения времени, затрачиваемого на синхронизацию системы, и уменьшения числа разнотипных узлов, входящих в состав системы синхронизации, в режиме установления синхронизма системы производят опробование трех или более пар разделенных временем цикла импульсных позиций группового сигнала. При этом фазу сигнала приемных распределителей задерживают на число имиульсных временных интервалов, равное числу пар первых временных позиций, на которых обнаружены одинаковые символы, не соответствующие символом маркерного сигнала.
На чертеже представлена блок-схема устройства, реализующего иредлагаемый способ.
мы 4, 5 и 6 онробования; их входы 7 и S элементы «ИЛИ 9, 0 н П схемы унравления; элементы 12 и 13 задержки схемы унравления; элементы «И 14, 15 и 16; элементы 17 и 18 задержки; схему 19 запрета; двоичную ячейку 20: элемент «ИЛИ 21; раащиритель-иодавитель 22 сложных импульсов; наконитель 23 с пороговым устройством, входы 24 и 25 элементов «И схемы управления; элементы «И
26, 27 и 28 схемы управления; расширители 29, 30 схемы управлення.
В установившемся режиме (синхронизм по циклам обеспечен) делитель-распределитель 2 разрядов осуществляет деление частоты следования тактовых импульсов, поступающих на его вход с. выхода формирователя 1 тактовых импульсов. Частота следования импульсов с выхода делителя-распределителя 2, в свою очередь, делится делителем-распределителем 3
каналов до частоты следования циклов.
На входы 7 схем 4, 5 и 6 опробования подается групповой сигнал. На входы 8 этих схем в установивщемся режиме при отсутствии сбоев символов маркерного сигнала поступают последовательности импульсов с частотой следования циклов. Па вход 8 схемы 4 последовательность импульсов с частотой следования циклов поступает через элемент «ИЛИ 9 с выхода делителя-раснределителя 3. Такие
но и два импульсных положения элементами 12 и 13 задержки, поступают после соответствующих элементов «ИЛИ 10 и 11 на входы 8 схем 5 и б.
Таким образом, если схема 4 опробует какую-либо позицию группового сигнала, то схемы 5 и 5 опробуют следующие за ней импульсные позиции.
Схема опробования любой пары импульсных позиций содержит следующие функциональные элементы:
элемент «И 14 и схему 19 запрета, которые определяют, который из символов группового сигнала («1 или «О) находится на опробуемой позиции. В случае опробования символа «1 поступает импульс с выхода элемента «И 14, а в случае опробования символа «О - с выхода схемы 19;
двоичную ячейку 20, в качестве которой может быть использован, например, триггер. Двоичная ячейка «запоминает символ, имевший место на опробовлиной позиции группового сигнала;
элементы 17 и 18 задерл ки во входных цепях двоичной ячейки 20, обеспечивающие установку ее в одно из состояний спустя некоторое время после опробования импульсной позиции. КСтабильности длительности задержки Тз не предъявляется сколько-нибудь жестких требований. Тз может лежать в пределах (а-т-1)Г, где Т - период тактовой частоты.
Элементы «И 15 и 16 опрашивают состояния двоичной ячейки 20 и обеспечивают поступление импульсов на вход элемента «ИЛИ 21 только при опробовании на двух разделенных временем цикла позициях группового сигнала одинаковых (т. е. «00 либо «11) символов. При опробовании чередующихся символов («10 либо «01) на разделенных временем цикла позициях импульсы с выхода элемента «И 14 или схемы 19, соответствующие первому опробуемому символу, устанавливают двоичную ячейку 20 в такое состояние, при котором импульс, соответствующий второму опробуемому символу, не проходит к элементу «ИЛИ 21.
Длительность импульса с выхода расширителя-подавителя 22 должна быть больше трех периодов опорной частоты и меньше длительности канального интервала.
В установившемся режиме, т. е. при синфазности импульсов с выхода делителя-распределителя 3 каналов с маркерными символами группового сигнала, схема 4 опробует чередующиеся («0101010 и т. д.) символы маркерного сигнала, вследствие чего сигнал ошибки на ее выходе отсутствует. Для того чтобы при случайных сбоях символов маркерного сигнала синхронизм по циклам не нарушался, на выходе схемы 4 включен накопитель с пороговым устройством. Ошибки с выхода схемы 4 не влияют на распределители приема до тех пор, пока напряжение на накопнтеле ниже порогового, так как для «торможения распределителей хотя бы на одно положение необходимо наличие сигналов на обоих входах 24 и 25 элемента «И 26. При отсутствии синхронизма по циклам с выхода схемы 4 поступают импульсы сигнала ошибки, частота следования которых сравнима с частотой следовапия циклов. Папряжепие на накопителе достигает порогового. С выхода порогового устройства поступает сигиал на вход 24 элемента «И 26. Поступающие на вход 25 того же элемента импульсы сигнала ошибки с выхода схемы 4 осуществляют «торможение приемных распределителей путем изменения коэффициента деления делителя-распределителя 2 разрядов.
«Торможение приемных распределителей производится на различное число импульсных положений в зависимости от того, какие символы опробуются схемами 5 и 6. Когда, например, схема 4 опробует отличные от маркерных символы («00 или «11) и выдает импульс сигнала ошибки на вход 24 элемента «И 26, а схема 5 опробует чередующиеся символы («01 либо «10), то ие зависимо от характера символов, опробуемых схемой 6, приемные распределители «тормозятся на одно импульсное положегше. Это торможение обеспечивается за счет поступления ИлМпульса с выхода делителя-распределителя 2 через элемент «И 26 на запрет тактового импульса на входе распределителя.
Если схемы 4 и 5 опробуют отличные от маркерных символы, то на входы 25 элементов «И 26 и 27 поступают импульсы сигналов ошибки. На вход 24 элемента «И 27 поступает расширенный в расширителе 29 импульс с выхода элемента «И 26. В результате импульсы с выходов распределителя разрядов после элементов «PI 26 и 27 поступают на запрет тактовых импульсов, обеспечивая «торможение приемных распределителей на два импульсных положения. Наконец, если все три схемы оиробования опробуют символы, отличные от маркерных, то импульсы сигналов ошибки поступают на входы 25 всех трех элементов «И 26, 27 и 28. Импульсы с выхода элемента «И 26 после соответствующего расширителя 29 поступают на вход 24 элемента «И 27, а имнульс с выхода элемента «И 27 после расширителя 30 на вход 24 элемента «И 28. В результате обеспечивается поступление импульсов с выходов делителя-распределителя 2 разрядов через элементы «И 26, 27 и 28 на запрет тактовых импульсов на входе делителя-распределителя 3, что влечет за собой «торможение распределителей приема на три импульсных положения.
Наряду с «торможением приемных распределителей схема управления обеспечивает поступление к схемам опробования импульсов, осушествляющих опробование импульсных позиций группового сигнала, соседних с последней позицией, на которой обнарул ено отсутствие синхронизма. Для этого импульсы с выходов элементов 26, 27 и 28 поступают после элементов «ИЛИ 9, 10 п 11 к соответствующих элементов 12 и 13 на входы 8 схем онробования. Если отсутствие синхронизма обнаружено схемой 4 и не обнаружено схемой 5, то на вход 8 схемы 4 поступает пмпульс с выхода элемента «И 26, который задержан на одно импульсное положение относительно позиции, на которой обиаружеио отсутствие синхронизма. В результате схема 4 опробует и «запоминает символ на позиции, соседней с позицией, на которой обнаружено отсутствие синхронизма. Расширитель-подавитель 22 обеспечивает отсутствие импульса ошибки с выхода схемы опробования при опробовании первой позиции из пары позиций, опробуемых на новом импульсном положении. Аналогично осуществляется опробование и «заиоминанне первых символов опробуемых пар позиций схемами 5 и 6, на входы 8 которых импульс с выхода элемента «И 26 иоступает после соответствующих задержек элементов 12 и 13. Если отсутствие синхронизма обнаружено схемами 4 и 5 и не обнаружено схемой 6, на вход 8 схемы 4 поступает, кроме имиульса с выхода элемента «И 26, также импульс с выхода элемента «И 27, задержанный на одно импульсное положение относительно последней позиции, иа которой обнарул :ено отсутствие синхронизма. Этот имиульс задержан на два ноложения отиосительно позиции, опробованной схемой 4. В результате схема 4 опробует и «запомнет символ на позиции, соседней с последней позицией, на которой обнаружено отсутствне синхронизма, так как в конечном счете двоичная ячейка 20 «запоминает символ на позиции, опробуемой с приходом импульса с выхода элемента «И 27. Аналогично осуществляется опробование ц «запоминание первых символов опробуемых пар позиций схемами 5 и с той лишь разницей, что на входы 8 этих схем импульсы с выхода элемента «И 27 поступают иосле соответствующих элементов 12 ц 13 задержек. Когда отсутствие синхронизма обнаружено всеми тремя схемами опробования, на входы 8 схем опробовання, кроме импульсов с выходов элементов «И 26 и 27, поступают после соответствующих задержек нмпульсы с выхода элемеита «И 28, обеспечивающие опробование и «запоминание схемами опробования первых символов на позициях, соседних с последней позицией, на которой обнаружено отсутствие синхронизма. С опробованием вторых символов, которое ,.есгвляется за счет поступления имиульсов на входы 8 схем опробовання с выхода распределителя каналов, схемы опробования заверщают опробование нар позиций и в случае, когда на-нарах нозиций опробуются символы, отличные от маркерных, выдают импульсы сигнала ощибки, обеснечивающие «торможение приемных распределителей опробования пар импульсных позиций и «торможение расиределителей осуществляется до тех пор, пока не будет достигнут синхронизм по циклам. С наступлением синхронизма по циклам схема 4 опробует чередующиеся символы 101010... маркерного сигнала. Сигнал ошибки на ее выходе отсутствует, в результате чего напрял ение на накопителе становится ниже иорогового, т. е. имеет место установнвщийся режим. Предмет изобретения Способ синхронизации но циклам системы с имнульсно-кодовой модуляцией путем синфазирования распределителей приема с символами маркерного сигнала, состоящего из чередующихся нулей и здиниц на первом имиульсном ноложенни каждого цикла передачи, отличающийся тем, что, с целью сокращення времени, затрачиваемого на синхронизащно системы, и уменьщения числа разнотипных узлов, входящих в состав системы синхронизации, в режиме установления синхронизма системы ироизводят оиробование трех или более нар разделенных временем цикла имиульсных нозиций грунпового снгнала, а фазу сигнала приемных распределителей задерживают на число импульсных временных интервалов, равное чнслу пар первых временных позиций, на которых обнаружены одинаковые символы, не соответствующне символам маркерного сигнала.
название | год | авторы | номер документа |
---|---|---|---|
Устройство синхронизации по циклам | 1974 |
|
SU565402A1 |
СПОСОБ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ СИСТЕМ ПЕРЕДАЧИ ДИСКРЕТНОЙ ИНФОРМАЦИИ | 1971 |
|
SU300955A1 |
УСТРОЙСТВО для СИНХРОНИЗАЦИИ | 1971 |
|
SU305578A1 |
Устройство синхронизации по циклам | 1976 |
|
SU618858A1 |
Устройство синхронизации по циклам | 1980 |
|
SU944134A2 |
Устройство синхронизации по циклам | 1982 |
|
SU1075434A2 |
Устройство синхронизации по циклам | 1977 |
|
SU725257A2 |
СПОСОБ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ МНОГОКАНАЛЬНЫХ ЛИНИЙ СВЯЗИ с ИМПУЛЬСНО-КОДОВОЙ МОДУЛЯЦИЕЙ | 1968 |
|
SU206648A1 |
Резервированное устройство цикловой синхронизации | 1972 |
|
SU443491A1 |
УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ | 1999 |
|
RU2173027C2 |
Даты
1970-01-01—Публикация