1
Известно устройство для контроля постоянного запоминающего блока (ПЗБ), содержащее регистр числа, выходы которого подключены к первым входам схемы сравнения. Вторые входы последней подсоединены к выходам ПЗБ, а выход - к блоку управления, подсоединенному к счетчику адресов, подключенному ко входу ПЗБ.
Однако известное устройство требует большого времени на определение ошибки, на установку контрольных сумм, а также требует фиксированного порядка выборки адресов ПЗБ при контроле.
Предложенное устройство отличается от известного тем, что оно содержит блок вентилей, информационные входы которого подключены ко вторым входам схемы сравнения, управляющие входы объединены и подключены к блоку управления, а выходы - ко входам регистра числа.
Это позволяет повысить быстродействие устройства.
На чертеже изображена блок-схема устройства для контроля ПЗБ.
Устройство содержит счетчик адресов 1 для образования кодов адресов, выбираемых из ПЗБ 2 чисел, регистр числа 3 для хранения кодов чисел ПЗБ, вводимых с номощью блока вентилей 4 и принимаемых условно за эталонные; схему сравнения 5 для поразрядного сравнения кодов чисел ПЗБ с эталонными кодами чисел регистра 3. Синхронизация работы перечисленных узлов осуществляется блоком управления 6. Регистр числа 3 подключен к первым входам 7 схемы сравнения 5, вторые входы 5 и 9 которой подсоединены к выходам ПЗБ 2, а выход 10 - к блоку унравления 6, подсоединенному к счетчику адресов
1- Счетчик адресов / подключен ко входу ПЗБ 2. Информационные входы 11 и 12 блока вентилей 4 подключены ко входам 8 и 9 схемы сравнения, управляющие входы 13 и 14 объединены и подключены к блоку управления 6, а выходы /5 и 16 - ко входам регистра числа 3.
Устройство работает следующим образом. Блок управления 6 формирует серию к обращепий по каждому адресу. Информация
ПЗБ 2, считываемая при первом обращении к проверяемому адресу, передается в регистр числа 3 с помощью блока вентилей 4 сигналом от блока управления 6. При последующих (к-1) обращениях производится поразрядное сравнение считываемых из ПЗБ 2 кодов чисел с кодом числа регистра 3. В случае их совпадения формируют код следующего контролируемого адреса счетчиками адресов /, и описанный процесс
повторяется. в случае несовпадения, при неустойчивом считывании информации ПЗБ 2 блоком управления 6 прерываются обращения к ПЗБ 2, производится останов схемы, а разряд и адрес сбоя определяются состоянием регистра числа 3 и счетчика адресов /, а также выходного регистра числа ПЗБ 2. Предмет изобретения Устройство для контроля постоянного запоминающего блока, содержащее регистр числа, выходы которого подключены к одним входам схемы сравнения, вторые входы которой подсоединены к выходам постоянного запоминающего блока, а выход - к блоку управления, подсоединенному к счетчику адресов, подключенному ко входу постоянного запоминающего блока, отличающееся тем, что, с целью повышения быстродействия устройства, оно содержит блок вентилей, информационные входы которого подключены ко вторым входам схемы сравнения, управляющие входы объединены и подключены к блоку управления, а выходы подключены ко входам регистра числа.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для контроля блокапОСТОяННОй пАМяТи | 1979 |
|
SU799019A1 |
Устройство для исправления ошибок | 1985 |
|
SU1327297A1 |
Устройство для измерения мощности | 1990 |
|
SU1751685A1 |
Устройство для контроля оперативной памяти | 1981 |
|
SU1003150A1 |
ЦИФРОВАЯ МАШИНА ДЛЯ ПОИСКА ИНФОРМАЦИИ | 1966 |
|
SU214201A1 |
ЦИФРОВАЯ ВЫЧИСЛИТЕЛЬНАЯ МАШИНА С АВТОМАТИЧЕСКИМ ПРОГРАММИРОВАНИЕМ И МИКРОПРОГРАММНЫМ УСТРОЙСТВОМ УПРАВЛЕНИЯ | 1964 |
|
SU224161A1 |
Цифровой измеритель задержки | 1981 |
|
SU951228A1 |
ОТКАЗОУСТОЙЧИВЫЙ ПРОЦЕССОР С КОРРЕКЦИЕЙ ОШИБОК В ДВУХ БАЙТАХ ИНФОРМАЦИИ | 2021 |
|
RU2758410C1 |
Устройство для контроля запоминающего блока | 1977 |
|
SU642774A2 |
Устройство для контроля цифровыхОб'ЕКТОВ | 1978 |
|
SU798844A1 |
Авторы
Даты
1973-01-01—Публикация