матора, а также с выхода схемы «И-НЕ 7 второго вентиля на вход первой схемы -«И- НЕ 3 полусумматора обеспечивает запоминание результата полусумматора на время действия импульса счета, что исключает повторное срабатывание триггера в течение одного и того же импульса счета. Предлагаемый быстродействующий счетчик импульсов на элементах «И-НЕ работает следующим образом. Первый разряд счетчика работает как обычный триггер со счетным входом. В режиме работы «Сложение на входы схем «И-НЕ 9 управления сложением каждого разряда счетчика подается управляющий сигнал, равный единице, а на входы схем «И-НЕ 8 управления вычитанием каждого разряда счетчика - сигнал, равный нулю. В этом случае на выходах схем И-НЕ 8 управления вычитанием каждого разряда счетчика сигнал равен единице, и срабатывание второго разряда счетчика осуществляется лищь при наличии сигнала нереноса со схемы «И-НЕ 9 управления сложением первого разряда, что указывает на наличие в не.м единицы. Аиалогичио, срабатывание третьего разряда происходит лишь при наличии сигнала переноса со схемы «И-НЕ 9 управления сложением второго разряда, что указывает на запись во втором разряде единицы и иа иаличие сигнала переноса со схемы «И-НЕ 9 управления сложением первого разряда, т. е. и в первом разряде записана единица. Каждый полусумматор производит суммирование единицы переноса на разряд с состоянием триггера разряда в промежутках между импульсами счета. Таким образом, срабатывапие «-ГО разряда осуществляется лишь при наличии сигнала переноса с выхода схемы «И-НЕ 9 управления сложением (п-1)-го разряда быстродействующего реверсивного счетчика. В режиме «Вычитание на входы схем «И-НЕ 9 управления сложением каждого разряда счетчика подается управляющий сигнал, равный нулю, а на входы схем «И-НЕ 8 управления сложением - сигнал, равный единице. В этом случае иа выходах схем «И- НЕ 9 каждого разряда счетчика сигнал равен единице, и срабатывание /-го разряда (где i 2,3, ..., п) осуществляется лишь при наличии сигнала переноса со схемы «И- НЕ 8 управления вычитанием (i-1)-го разряда, что указывает на наличие нулей в I-.M, 2-м,..., (/-1)-м разрядах счетчика, т. е. в этом случае каждый полусумматор производит суммирование единицы переноса в данный разряд с инверсией состояния триггера разряда. Таким образом, весь процесс суммирования или вычитания, сквозного переноса и подготовки вентилей к переключению происходит в промежутке времени между подачей импульсов счета. Каждое новое состояние счета после прихода импульса счета может быть передано потребителю, спустя время переброса триггера, т. е. считывание может производиться на ходу. Предмет изобретения Быстродействующий реверсивный счетчик на эле.ментах «И-НЕ, каждый разряд которого содержит триггер на двух элементах «И-НЕ, полусумматор, вентили и схемы «Н-НЕ управления счетом, причем единичный выход триггера соединен с входом первой схемы «И-НЕ полусумматора, выход которой соединен с входом второй схемы «Н-НЕ полусумматора, а выход второй схемы «PI-НЕ полусумматора соединен с входом схемы «Н-НЕ первого вентиля, выход которого соединен с входом второй схемы «И-НЕ полусумматора и с нулевым входом триггера, а выход схемы «И-НЕ второго вентиля соединен с входом первой схемы «И-НЕ полусумматора и с едипичным вхоДОМ триггера, отличающийся тем, что, с целью повышения быстродействия и упрощения, выход второй схемы «И-НЕ полусумматора соединен с входом третьей схемы «И-НЕ полусумматора и с входом дополнительной схемы «И-НЕ управления вычитание.м, а выход третьей схемы «И-НЕ полусумматора соединен со схемой «Н-НЕ второго вентиля и с входом дополнительной схемы «И-НЕ управления сложение.м, причем выход дополнительной схемы «Н-НЕ управления сложением данного разряда соединен с входо.м первой схемы «И-НЕ полусумматора и с входом схемы «И-НЕ второго вентиля следующего старшего разряда, а выход дополнительной схемы «И-iHE управления вычитанием соединен с входом второй схемы «Н-НЕ полусумматора и с входом схемы «Н-НЕ первого вентиля следующего старшего разряда.
Ж
3
г.
:2л
Ф 4f
.чьс
cvefna
ijW
Cli.VC,}
название | год | авторы | номер документа |
---|---|---|---|
СУММАТОР В КОДЕ ГРЕЯ | 1965 |
|
SU172131A1 |
Устройство управления процессора | 1988 |
|
SU1670686A1 |
СЧЕТЧЙК ИМПУЛЬСОВ | 1971 |
|
SU294256A1 |
СЧЕТЧИК ИМПУЛЬСОВ | 1971 |
|
SU293256A1 |
Устройство для вычисления квадрата числа | 1983 |
|
SU1115051A1 |
Реверсивный счетчик | 1973 |
|
SU476687A1 |
Устройство для умножения и деленияпОСлЕдОВАТЕльНО-пАРАллЕльНОгОдЕйСТВия | 1979 |
|
SU817703A1 |
ДВОИЧНОЕ АРИФМЕТИЧЕСКОЕ УСТРОЙСТВО | 1968 |
|
SU210491A1 |
Преобразователь двоичного кода в код с весовыми коэффициентами 1 и -1 и обратно | 1981 |
|
SU1007097A1 |
Устройство для умножения | 1983 |
|
SU1130859A1 |
Авторы
Даты
1975-05-30—Публикация
1971-03-22—Подача