(54; ВРЕМЯ-ИМПУЛЬСНОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО
название | год | авторы | номер документа |
---|---|---|---|
Устройство для определения среднего | 1980 |
|
SU877563A1 |
Генератор систем базисных функций Аристова | 1988 |
|
SU1599850A1 |
Устройство для формирования синхроимпульсов | 1979 |
|
SU777652A1 |
Генератор циклов | 1981 |
|
SU964616A1 |
Дельта-модулятор | 1986 |
|
SU1345349A2 |
Генератор функций Уолша | 1982 |
|
SU1043614A1 |
Вычислительный узел цифровой сетки | 1987 |
|
SU1501053A1 |
Устройство для умножения элементов конечного поля GF(2 @ ) при м @ 3 | 1990 |
|
SU1728858A1 |
Адаптируемый четверичный сумматор | 1986 |
|
SU1417011A1 |
МНОГОРАЗРЯДНЫЙ УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ | 1996 |
|
RU2119248C1 |
1
Изобретение относится к области вычислительной техники и может быть использовано при создании вычислительных устройс для выполнения арифметических операций над временными интервалами.
Известны время - импульсные вычислительные устройства, содержащие генератор импульсов, двоичный счетчик, логические элементы И, сумматор, триггеры, коммутатор и другие элементы.
Однако в таких устройствах два операнда, над которыми выполняется математическая операция, представляются соответственно один в виде временного интервала, а другой в виде напряжения. Это обстоятельство ставит известные время - импульсные устройства по точности вычислений близко к аналоговым,
В предлагаемом время - импульсном вычислительном устройстве этот недостаток устранен за счет того, что в нем выход генератора соединен со счетным входом младшего разряда счетчика; входы первого и второго двухвходовых элементов И через коммутатор соединены с нулевыми и
единичными выходами двух младших разрядов счетчика. Нулевые выходы всех тригтеров счетчика соединены соответственно с п входами тг -входового элемента И ВЫХОД которого соединен со входами устанки в 1 двух триггеров управления; входы каждой из двух (77-2) - входовых элементов и через коммутатор соединен,: с выходами (п-2} старших разрядов счетчика, выходы (п - 2) - входовых элементов соединены со входами установки в О соответствующих им двух триггеров управления Е5ыход первого двухвходового элемента И и единичный выход первого триггера управденая соединены соответственно с первым и вторым входом сумматора, а выходы второго двухвходового элемента И и второго триггера управления - с третьим и четвертым входами сумь атора. ЕЗыход сумматора соединен с выходом устройства. Кроме того, сумматор содержит два двухвходовых элемента И, причем входы первого нз них соединены с первым и вторым входами сумматора, а входы второго - с третьим и четвертым входами сумматора. Выходы элементов М через элемент ИЛИ подключены к выходу сумматора. Схема устройства представлена па чертеже, где обозначено: 1 -reireparop импульсов, 2 - - разрядный двоичный счетчик, 3 К младших разрядов счетчика, 4 (Лк) старших разрядов счетчика, 5 - распределитель импульсов, 6, 7 - триггеры управ ления, 8 - сумматор временных интерБа;юв 9, 10 - элементы И, 11 - коммутатор, 12, -13 - (п.-2} - входовые элементы И 14 п. - входовые элементы И, 15, 16 - элементы И, 17 - элементы ИЛИ Устройство работает следующим образом. Импульсы с генератора 1 постоянно поступают на вход счетчика 2. Длительность импульсов на выходах распределителя импульсов 5 равна периоду следования импульсов на выходе генератора 1, импульсы на выходах распределителя 5 сдвинуты один относительно другого во времени, но имеют одинаковую частоту следования, которая Б 2 раз меньше частоты генератора. На выходе элемента И 14 сигнал стандартной длительности, т„ е. равной периоду следования импульсов на выходе генератора, появляется с частотой в 2 мень шей, чем на выходе генератора. За время между двумя такими импульсами происходит сложение двух чисел, величина которых задается с помощью коммутатора 11, в ка честве которого могут быть использованы обв1чнь1е переключатели. Величина первого и второго операндов задается с помощью коммутатора путем соответствующего подключения входов первого и второго триггеров управления 6 и 7 к выходам старших (п-2) разрядов счет чика. На чертеже, для примера, показано, что набраны числа 27 и 24. При установлении всех п разрядов счет чика в О сигнал с выхода элемента И 14 устанавливает в состояние триггеры в обоих преобразователях. На входы элементов И 15 и 16 сумматора в соот ветствии с этим поступают разрешающие потенциалы. На другие входы этих элементов поступают импульсы с выходов элемен тов И 9 и 1О. Поскольку частота этих импульсов и импульсов на входе группы из (П-К) старших разрядов одинакова, то на каждую пару сдвинутых импульсов с выход элементов И 9 и 10 одновременно посы лается один импульс на вход младшего из указанных (п -К) разрядов счетчика. В ре ультате через Ц 15 проходит 27 импульсов, а через элемент И 1G 4 импульса. После 24-го нмпульса сбраывается в О триггер управления 7, а осле 27-го триггер управления 6. На выход лемента ЯЛИ 17 при этом проходит {27+24} импульсов, длительность каждого з которых равна периоду импульсов на ыходе генератора. В этом смысле суммарная длительность олученных на выходе сигналов пропорциоальна сумме чисел, коды которых были абраны с помощью коммутатора Ц. формула изобретения 1,.Брем 5ф кмпульсное вычислительное устройство, содержащее генератор импульсов, п разрядный двоичный счетчик, логические элементы И, сумматор, триггеры управления, коммутатор, отличающееся тем, что, с целью повышения точности работы при одновременном сокращении количества оборудования, в нем выход генератора соединен со счетным входом младшего разряда счетчика; входы первого и второго двухвходовых элементов И через коммутатор соединены с нулевьгми и единичными выходами двух младших разрядов счетчика; нулевые выходы всех триггеров счетчика соединены соответственно с п входами п входового элемента И, выход которого соединен со входами установки в 1 двух триггеров управлення; входы каждого из двух (п-2) - входовых элементов И через коммутатор соединены с выходамк (л -2) старших разрядов счетчика, выходы (гг-2) входовых элементов соединены со входами установки в О соответствующих им двух триггеров управления; выход первого даухвходового элемента И и единичный выход первого триггера управления соединены соответственно с первым и вторым входам сумматора, а выходы второго двухвходового элемента И к второго триггера управления - с третьим и четверьтым входами сумматора; выход сумматора соединен с выходом устройства. 2.Устройство по п. 1, отличающееся тем, что сумматор содержит два двухвходовых элемента И, причем входы первого из них соединены с первым и вторым входами сумматора, а второго - с третьим и четвертым входами сумматора; выходы элементов И через элемент ИЛИ подключены к выходу сумматора. X/S / ХХх./ РРО и
Авторы
Даты
1976-05-05—Публикация
1972-04-27—Подача