Преобразователь прямого последовательного кода в дополнительный Советский патент 1978 года по МПК G06F5/02 

Описание патента на изобретение SU611205A1

ii чогг-p-i .i-f; --;.-ieAUHTOB li cooTBeTCTHciiiid. :i4-И.И плоды Ko-r)jM)ix H вторые входы iiepiiorrj n i-i-fTber(- :),ic:vieiiT()B И соединены с т1рувляк)ijKii питой отрицательного потенциала, третьи первого и третьего элементов И соединены с третьим входом второго преобразователя нрямого кода в обратный, четвертый вход которого еоединен е выходом второго элемента ИЛИ, нятый - с выходом э;1емента НЕ, а второй и третий выходы еоединены с третьим и четвертым входами первого элемента ИЛИ.

Иа чертеже представлена блок-схема предлагаемого устройства.

Устройство содержит два преобразователя

Iи 2 прямого кода в обратный, элементы И 3-6, элементы ИЛИ 7-10, шину 11 входного кода, шины 12 и 13 четных и нечетных тактовых импульсов, выходную шину 14, управляющие И1ИНЫ 15 и 16 положительного и отрицательного потенциалов и шину 17 начальной установки преобразователей прямого кода в обратный.

Преобразователи прямого кода в обратный содержат триггеры 18-19 и элементы И 20- 23. Единичные входы триггеров 18-19 подключены к ншне 17 начальной установки, нулевые входы - к выходам элементов ИЛИ 9- 10. Шина 11 входного кода подключена к элементам И 21-23, а через элемент НЕ 24 - к элементам 20-22.

Рассмотрим работу устройства на примере преобразования кодов Л i 0,...0111, ,... ..0101, ,... 1010.

Пример }. Преобразование прямого положительного числа Л) 0,... 0111 в дополнительный.

Перед началом преобразования осуш,ествля ется нредварительная установка в «1 триггеров 18-19 путем подачи на шину 17 импульса в такте to. Кроме того, на элементы И 21, 23. связанные с единичными выходами триггеров, подается по шине 15 управляющий потенциал, соответствующий si gn/4 0.

Такт 1 t;. В первом такте серии ti(lt|) на шину 11 поступает младщи|1 разряд числа, при этом срабатывает элемену И 23. Элементы И 3-6, 20-22 остаются .йкрытыми, ц этот разряд проходит через элемент ИЛИ 7 на выход устройства.

Такт 112.. В первом такте серии to(lt;)) на шину 11 поступает второй разряд числа. Элемент И 21 открывается, (элементы И 3-6, 20, 22, 23 закрыты), и второй разряд поступает на выходную шину 14

Такт 2t|. Во втором такте ti(2t|) на шину

IIпоступает тpetий разряд числа, при этом снова срабатывает элемент И 23 (элементы И 3-6, 20-22 закрыты), и третий разряд поступает па выход устройства и т. д. В дальнейшем процесс преобразования числа Л i происходит аналогичным описанному образом.

Пример 2. Преобразование прямого кода отрицательного числа ,...0101 в дополнительпый.

Перед началом преобразования оба триггемп устанавливаются в «1. На элементы И 3,

4, 19, 2). 22 ii L3 ляющий потеициа.к сот вс1Чт кмций sign.ii --;. Такт Itj. В такте t| на niiiH 11 постхнает 11г)вый разряд чмсла, при этом элемент И 23 (элемслггы И 4, 6. 20-22 остаются закрытыми), этот разряд элемента ИЛИ 7 проходит на выход устройства. В такге Iti открывается элемент И 3. и триггер 18 переходит в состояние «О.

Такт t2. В такте t;, на шину 11 поступает второй разряд числа («О), при этом инверсное значение разряда («I) через элемент И 20 и элемент ИЛИ 7 проходит на шину 14. В такте И2, откр15пзается элемент И 6, и триггер

18устанавливатеся в «О, элементы 4. 5, 21 - 23 остаются в течение действия 1акта Игзакрытыми.

Такт 2 ti. В такте 21, на шину И поступает третий разряд числа («1). Ilieepcnoe значение разряда («О) поступает на шину 14, элемент И 22 остается закрытым. В такте 21.;

открывается элемент И 5 и потен11иал с «нулевого выхода триггера 12 поступает через элемент ИЛИ 9 на «нулевой вход триггера 18, подтверждая его состояние. Кроме того, нулевое состояние триггера 18 подтвреЖдается сигналом, ноступаюшим с выхода элемента И 3.

Элементы И 4, 6, 20, 21 и 23 остаются в такте 21; закрытыми. Процесс преобразования числа Ai в да.чьнейшем продолжается аналогичным образом.

Пример 3. Преобразование прямого кода

отрицательного числа ,... 1010.

Перед началом преобразования оба триггера устанавливаются в состояние «1. На элементы 3,4, 20-23 подается по шине 16 управляющий потенциал, соответствующий sigпЛз l. Такт lt|. В такте 1 t| на шину 11 поступает

первый разряд числа («О). Элемент И 23 остается закрытым. Инверсное значение разряда («1) не проходит через элемент И 22, так как на «нулевом выходе триггера 19 - «нулевой уровень потенциала. В результате на шину 14 в такте Иг импульс не иоступает. В такте lt|

элементы И 3-6, 20;И 21 остаются закрытыми. Такт Itj. В такте И... на шину И поступает второй разряд числа («1), при этом открывается элемент И 21 (элементы И 3, 5, 6, 22, 23 остаются закрытыми), этот разряд через элемент ИЛИ 7 нроходит на выход устройства. В такте 11 открывается элемент И 4, и триггер

19нереключается в «О.

Дальнейшее преобразоваппе осуществляется так же, как и в примере 2.

Таким образом, преобразование п-разрядно го прямого кода в последовательный осуществляется предлагаемым устройством, з;; n управляющих тактовых сигналов, т. е. быстродсйствие устройства повышается в два раза выше по сравнению с известными преобразовате.пямп.

Формула изобретения

Преобразователь прямого последовательно60 Io кода в дополнительный, содержащий первый

иреобразонатель прямого кода в обратный, элемент НЕ, управляющие шины положительного и отрипсггельного потенциала, первый элемент ИЛИ, входы которого соединены с первым и вторым выходами первого преобразователя прямого кода в обратный, первый вход которого соединен с входной шиной и со входом элемента НЕ, выход которого соединен со вторым входом первого преобразователя прямого кода в обратный, второй элемент ИЛИ, входы которого соединены соответственно с управляющими щинами положительного и отрицательного потенциала, а выход - с третьим входом первого преобразователя прямого кода в обратный, четвертый вход которого соединен с управляющей щиной отрицательного потенциала, отличающийся тем, что, с целью повышения быстродействия преобразователя, он содержит второй преобразователь прямого кода в обратный, четыре элемента И, третий и четвертый элементы , ИЛИ и шины четных и нечетных тактовых импульсов, соединенные соответственно с пятым и первым входами первого и второго преобразователя прямого кода в обратный, шина четных тактовых импульсов соединена с первыми входами первого и второго элементов И, выходы которых через третий элемент ИЛИ соединены с вторым входом второго преобразователя прямого кода в обратный, шина нечетных тактовых импульсов соединена с первыми входами третьего и четвертого элементов И, 5 выходы которых через четвертый элемент ИЛИ соединены с шестым входом первого преобразователя прямого кода в обратный, третий выход первого и первый выход второго преобразователей прямого кода в обратный соединены

со вторыми входами второго и четвертого элементов И соответственно, третьи входы которых и вторые входы первого и третьего элементов И соединены с управляющей шиной отрицательного потенциала, третьи входы первого и третьего элементов И соединены с третьим

5 входом второго преобразователя прямого кода в обратный, четвертый вход которого соединен с выходом второго элемента ИЛИ, пятый вход с выходом элемента НЕ, а второй и третий выходы соединены с третьим и четвертым в;чвдами первого элемента ИЛИ.

Источники информации, принятые во внимание при экспертизе:

1.Авторское свидетельство СССР № 259472,ч кл. G 06 F5/02, 1966.

2.Патент ФРГ № 1287629, кл. 21 а, 36/20, 5 1969.

Похожие патенты SU611205A1

название год авторы номер документа
Устройство для сложения и вычитания чисел в фазо-импульсной форме 1976
  • Великолуг Александр Кузьмич
SU595732A1
Аналого-цифровой преобразователь с самокоррекцией 1986
  • Збродов Николай Андреевич
  • Еременко Валерий Иванович
  • Воронов Виктор Георгиевич
  • Браткевич Вячеслав Вячеславович
  • Тихвинский Дмитрий Юрьевич
SU1341716A1
Реверсивный преобразователь двоичного кода в двоично-десятичный 1983
  • Чулошников Валентин Григорьевич
  • Иванов Юрий Алексеевич
SU1149243A1
УСТРОЙСТВО ДЛЯ ТЕКУЩЕГО КОНТРОЛЯ И СТАТИСТИЧЕСКОГО АНАЛИЗА ОТКЛОНЕНИЙ НАПРЯЖЕНИЯ 1997
  • Ермаков В.Ф.
  • Кушнарев Ф.А.
  • Решетников Ю.М.
RU2130199C1
Интегрирующий преобразователь постоянного напряжения в код 1988
  • Мацкул Федор Матвеевич
  • Янкович Владимир Андреевич
SU1672565A1
Параллельно-последовательный аналого-цифровой преобразователь 1988
  • Клименко Валентин Валентинович
  • Строцкий Борис Михайлович
SU1569983A1
ПРОГРАММИРУЕМЫЙ ЦИФРОВОЙ ФИЛЬТР 1991
  • Басюк М.Н.
  • Попов А.А.
RU2006936C1
УСТРОЙСТВО ВВОДА-ВЫВОДА ИНФОРМАЦИИ ДЛЯ СИСТЕМЫ ЦИФРОВОГО УПРАВЛЕНИЯ 1993
  • Мясников В.В.
RU2042183C1
Аналого-цифровой преобразователь 1985
  • Зелинский Дмитрий Иосифович
  • Стокай Владимир Павлович
  • Коваль Владимир Федорович
  • Заболотный Виктор Иванович
SU1297225A1
Преобразователь двоичного кода вдВОичНО-дЕСяТичНый и дВОичНО-дЕСяТичНОгОВ дВОичНый 1979
  • Дудков Владимир Алексеевич
  • Корнейчук Виктор Иванович
  • Пономаренко Владимир Александрович
  • Рахлин Яков Абрамович
  • Савченко Леонид Аврамович
  • Тарасенко Владимир Петрович
  • Торошанко Ярослав Иванович
SU849197A1

Реферат патента 1978 года Преобразователь прямого последовательного кода в дополнительный

Формула изобретения SU 611 205 A1

SU 611 205 A1

Авторы

Подколзин Александр Захарович

Даты

1978-06-15Публикация

1975-01-22Подача