Устройство для контроля постоянных запоминающих устройств Советский патент 1978 года по МПК G11C29/00 

Описание патента на изобретение SU622175A2

1

Изобретение относится к области контроля запоминающих устройств и может быть использовано для контроля постоянных запоминающих устройств (ПЗУ) и кодовых жгутов в процессе их производства н эксплуатацни.

Известно устройство для контроля постоянных запоминающих устройств по основному авт. св. № 563697 1, содержащее последовательно соединенные дешифратор адреса и коммутатор, подключенный к блоку анализа ошибок, основному адресному счетчику, генератору синхроимнульсов но входу и выходу устройства, блок считывания, соединенный с адресным счетчиком и блоком управления, выходы которого подключены к генератору синхроимнульсов и блоку анализа ошибок, дополнительный адресный счетчик, соединенный с основным адресным счетчиком, блоком управления и блоком выборки адресов приоритета, вход которого подсоединен к блоку управления, выходы блока управления подключены к входам дешифратора опроса приоритета, распределителя н блоку ключей, выход которого соединен с регистром определения приоритета, соединенным с блоком считывания и блоком анализа ошибок, выход раснределителя нодключен к входу блока ключей.

Недостатком устройства является то, что информация на контрольной перфокарте должна размещаться строго в определенном порядке, т. е. каждая строка перфокарты соответствовать определенной ячейке памяти.

Цель изобретения - расширение области применения устройства путем использования перфокарты с переменной разрядностью слова, с расположением на нескольких строках перфокарты.

Поставленная цель достигается тем, что в устройство введен регистр сдвига, входыкоторого соединены соответственно с блоком считывания информации и блоком задания режимов проверки, а выход регистра сдвига подключен к второму входу адресного блока.

Введение регистра сдвига и указанных связей дало возможность зпростить методику контроля, сократить разрядность регистров в схеме сравнения чисел и, следовательно, уменьшить затраты при нзготовлении оборудования для контроля постоянных запоминающих устройств и кодовых жгутов с большой разрядностью числа.

На чертеже представлена функциональная схема предлагаемого устройства.

Оно состонт из блока 1 считывания информации, регистра 2 сдвига, блока 3 очередкости ввода, адресного блока 4, коммутатора 5, блока 6 анализа ошибок, счетчика 7, блока 8 управления очередностью ввода, блока 9 задания режимов проверки, блока 10 синхронизации.

Блок 1 считывания информации соединен с регистром 2 сдвига, блоком 3 очередности ввода и блоком 9 задания режимов проверки, регистр 2 сдвига - с адресным блоком 4 и блоком 9 задания режимов проверки.

Блок 3 очередности ввода подключен к блоку 6 анализа ошибок и блоку 8 управления очередностью ввода, адресный блок 4 - к коммутатору 5, блоку 8 управления очередностью ввода и блоку 9 задания режимов проверки. Коммутатор 5 соединен с блоком 6 анализа ошибок, счетчиком 7, блоком 9 задания режимов проверки, блоком 10 синхронизации и выходом устройства, блок 6 анализа ошибок - с блоком 9 задания режимов проверки. Счетчик 7 подсоединен к блокам 8 управлеиня очередностью ввода и блоку 9 задания режимов проверки, блок 8 управления очередностью ввода - к блоку 9 задания режимов проверки, который соединен с блоком 10 синхронизации.

Устройство работает следуюшим образом.

При нажатии кноики «Пуск вырабатывается сигнал в блоке 9 задания режимов проверки и включается блок 1 считывания информацни. Считанная с перфокарт информация в виде электрических сигналов поступает в блок 9 задания режимов проверки, в блок 3 очередности ввода и через регистр 2 сдвига в адресный блок 4, который состоит из подключенного к нему дешифратора адреса.

Установленный в счетчике адреса код является адресом в ПЗУ или кодовом жгуте, по которому требуется прочитать число контролируемого блока. Одновременно с адресом через блок 3 очередности ввода в блок 6 анализа ошибок поступает числовая информация, а в блок 9 задания режимов подаются управляюшие сигналы, которые вырабатывают команду в блок 10 синхронизации иа формирование временной диаграммы для работы контролируемого блока, которая строится на основе программы, заданной коммутатором 5. Считанная с контролируемого блока информация через коммутатор ностунает в блок 6 анализа ошибок, и в случае исиравности выдается сигнал в блок 9 задания режимов на продолжение проверки.

Коитроль по одной перфокарте проводится в естественном порядке выбора адресов прибавлением единицы в счетчике адреса адресного блока 4. При обнаружении ошибки адрес в счетчике адреса остается неизменным, прекраш,ается опрос объекта контроля, а информация с перфокарты вводится

в блок 3 очередности ввода, последовательность записи в котором управляется счетчиком 7 и блоком 8 управлепия очередностью ввода. Последняя строка перфокарты дает останов на блок 1 считывания информации, после чего начинается вывод числа из блока 3 и сравнение его с числами, вводимыми с объекта проверки. Последовательность работы осушествляется прибавлением единицы к младшему разряду счетчика адреса.

После вывода последнего числа из блока 3 и сравнения его с числом контролируемого объекта в блоке 8 управления очередпостью ввода вырабатывается сигнал, отключаюш;ий запись информации в блок 3, а из блока 9 задания режимов нроверки поступает сигпал в блок 1 считывания информации на продолжение работы, которая происходит в изложенной последовательности.

Обычно для изготовления ПЗУ информация числа и адреса размешается в одну строку перфокарты. Такое размешение информации позволяет просто организовать автоматический контроль ПЗУ с выборкой адресов в естественном порядке.

При значительном увеличении разрядности число может занимать на перфокарте несколько строк, что усложняет выборку адреса ячейки ПЗУ и требует значительного увеличения разрядности аппарата контроля. Для того чтобы исключить звеличение разрядности аппарата контроля, считанную информацию необходимо контролировать частями, построчно.

Введение регистра сдвига позволяет сдвигать адрес ячейки ПЗУ, а прирашение младших разрядов счетчика адреса использовать для управления вводом информации частями в блок 6 анализа ошибок. Остальные блоки устройства при этом работают в том же режиме, что и описано.

Введение в устройство регистра сдвига, включенного между блоком считывания и адресным блоком, расширяет область применения устройства, так как при этом в качестве контрольного документа могут иснользоваться перфокарты с различным форматом слова. Кроме того, управление групповым методом контроля информации дает значительное сокрашение количества элементов, используемых при построении схемы сравиения и входных регистров устройства, что, в свою очередь, понижает стоимость устройства примерно на 20%.

Формула изобретения

Устройство для контроля постоянных запоминающих устройств по авт. св. №563697, отличающееся тем, что, с целью расширения области применения устройства, оно содержит регистр сдвига, входы котоpojO соединены соответственно с блоком

считывания информации и блоком задания режимов ироверки, а выход регистра сдвига подключен к второму входу адресного блока.

Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство CCCI№ 563697, кл. G ПС 29/00, 1976.

Похожие патенты SU622175A2

название год авторы номер документа
Устройство для контроля постоянных запоминающих устройств 1976
  • Митрофанов Владимир Васильевич
  • Баканин Анатолий Дмитриевич
  • Штыканов Николай Александрович
  • Бабаев Андрэюс Ишович
SU563697A1
Устройство для контроля блоков постоянной памяти 1983
  • Бакакин Анатолий Дмитриевич
  • Бабаев Андрэюс Ишович
  • Исаев Юрий Семенович
  • Попов Константин Александрович
SU1125657A1
Устройство для контроля блоков постоянной памяти 1980
  • Борзенков Сергей Иванович
  • Орлов Юрий Михайлович
  • Токарев Вячеслав Николаевич
SU936036A1
Устройство для контроля постоянной памяти 1987
  • Бакакин Анатолий Дмитриевич
  • Бабаев Андрэюс Ишович
  • Толчинский Валерий Аронович
SU1411838A2
Устройство для контроля постоянныхзАпОМиНАющиХ уСТРОйСТВ 1979
  • Бабаев Андрэюс Ишович
  • Бакакин Анатолий Дмитриевич
  • Толчинский Валерий Аронович
  • Исаев Юрий Семенович
SU830586A2
Устройство для отладки и контроля микропроцессорных систем 1988
  • Астратов Олег Семенович
  • Лытов Николай Павлович
  • Молодцов Валерий Николаевич
  • Новиков Вячеслав Михайлович
  • Филатов Владимир Николаевич
SU1647568A1
Устройство для обработки изображений 1991
  • Горелов Андрей Вячеславович
  • Руцков Михаил Вадимович
SU1836693A3
Устройство для контроля блоков постоянной памяти 1980
  • Бабаев Андрэюс Ишович
  • Бакакин Анатолий Дмитриевич
  • Ермаков Юрий Васильевич
  • Исаев Юрий Семенович
SU886059A1
Устройство для сопряжения ЦВМ с аналоговыми объектами 1986
  • Омельченко Виктор Иванович
  • Строцкий Борис Михайлович
SU1425698A2
Устройство для ввода информации 1988
  • Амбразас Альгимантас Юозович
  • Шалашявичюс Аудрюс Сигитович
  • Пунис Ионас Костович
SU1536368A1

Реферат патента 1978 года Устройство для контроля постоянных запоминающих устройств

Формула изобретения SU 622 175 A2

SU 622 175 A2

Авторы

Бабаев Андрэюс Ишович

Бакакин Анатолий Дмитриевич

Толчинский Валерий Аронович

Фомин Вячеслав Васильевич

Даты

1978-08-30Публикация

1976-12-30Подача