(54) УСТРОЙСТВО для ПРЕОБРАЗОВАНИЯ КОДОВ С ОДНОГО ЯЗЫКА НА ДРУГОЙ
название | год | авторы | номер документа |
---|---|---|---|
Устройство для преобразования кодов с одного языка на другой | 1981 |
|
SU985793A1 |
Устройство для преобразования кодов с одного языка на другой | 1978 |
|
SU780011A1 |
Логическое запоминающее устройство | 1979 |
|
SU858103A2 |
Устройство для аппаратурной трансляции | 1983 |
|
SU1144108A1 |
Ассоциативный параллельный процессор | 1981 |
|
SU1166128A1 |
Устройство для преобразования кодов с одного языка на другой | 1983 |
|
SU1136183A1 |
Устройство для аппаратурной трансляции | 1981 |
|
SU993272A1 |
Устройство для сопряжения процессора с каналами связи | 1978 |
|
SU763882A1 |
Устройство для обработки данных | 1984 |
|
SU1352498A1 |
Устройство для сопряжения ЭВМ с каналами связи | 1987 |
|
SU1532937A1 |
Изобретение относится к области вычислительной техники и может быть использовано при создании быстродействующих операционных систем для обработки информации.
Известно устройство , вкотором производится сравнение входного слова со словами, записанными в первом запоминающем устройстве (ЗУ), и воспроизводится эквивалентноеему слово из второго ЗУ.
Значительная конструктивная сложность этого устройства обусловлена большим объемом памяти.
Наиболее близким по технической сущности к изобретению является -устройство 2, содержащее регистры, элементы И, ИЛИ, дешифратор, соединенный с выходами элементов ИЛИ, и блока памяти.
Такое устройство не позволяет выбирать Эквивалентные последовательности, расположенные в разных местах блока памяти, что значительно усложняет устройства.
Цель изобретения - упрощение устройства.
Поставленная цель достигается тем, что устройство, содержащее регистр приема, входы которого подключены к выходам соответствующих элементов ИЛИ, первые входы которых соединены с выходами элементов И первой группы, выходы регистра приема соединены через первый дешифратор со входами блока памяти, первая группа выходов которого соединена через регистр выдачи с выходами устройст0ва, пер-зые входы элементов И первой группы соединены со входаьми устройства, содержит регистр управления, второй дешифратор, вторую группу элементов И, элемент., причем вторая группа выходов блока памяти соединена со входами регистра управления, выходы которого подключены соответственно ко входам второго дешифратора и к первым входам элемен0тов И второй группы, выход второго дешифратора соединен со вторыми входами элементов И. второй группы и со входом элемента НЕ, выход которого подключен ко вторым входам элементов
5 И первой группы, выходы элементов И второй группы соединены со вторыми входами соответствующих элементов ИЛИ,
Структурная схема устройства приведена на чертеже.
Устройство содержит регистр 1 приема, элементы ИЛИ 2, группы элементов И 3, 4, дешифраторы 5, 6, блок 7 памяти, регистр 8 управления, регистр 9 вьщачи и элемент НЕ 10.
Устройство работает следующим образом.
В исходном состоянии в регистре 1 находится адрес последнего слова предыд тдей эквивалентной последовательности, в регистре 9 - последнее слово предыдущей эквивалентной последовательности, в регистре 8 - признак конца предыдущей последовательности. Вследствие этого на выходе дешифратора б формируется нулевой сигнал, который поступает на элементы И 4 и закрывает их . Одновременно сигнал с выхода дешифратора 6 через элемент НЕ 10 поступает на управляющие входы элементов И 3 и открытвает их.
Входное слово через элементы и 3 и элементы ИХГи 2 поступает на регистр 1 и посредством дешифратора 5 определяет адрес первого слова эквивалентной последовательности в блоке 7. По избранному адресу из блока
7на регистр 9 поступает первое слово эквивалентной последовательности Одновременно из блока 7 на регистр
8поступает управляющее слово, представляющее собой либо адрес очередного слова эквивалентной последовательности, либо признак конца последовательности (в частном случае признаком конца последовательности может быть нулевое состояние-регистра 8) .
Если управляющее слово в регистре 8 не является признаком конца последовательности, то на выходе деширатора б формируется единичный сигнал, который поступает на управляющие входы элементов И 4 и разрешает поступление адреса очередного слова эквивалентной последовательности с регистра 8 через элементы И 4 и элементы ИЛИ 2 на регистр 1. Одновременно единичный сигнал с выхода дешифратора б поступаешь через элемент НЕ 10.на управляющие входы элементов И 3 и закрывает их.
Далее цикл работы устройства повторяется .
При поступлении из блока 7 на регистр 8 признака конца последо.вательНости устройство возвращается в исходное состояние и готово к приему очередного входного слова.
Таким образом изобретение обеспечивает возможность выбора слов эквивалентной последовательности, расположенных не только в ячейках памяти с последовательными адресами, но и в ячейках с любой последовательностью адресов, что позволяет уменьишть потребное количество ячеек блока 7 {упростить устройство), а также расширить его функциональные возможности.
Формула изобретения
Устройство для преобразования ко:дов с одного языка на другой, содержащее регистр приема, входы которого подключены к выходам соответствующих элементов ИЛИ, первые входы которых соединены с выходами элементов И первой группы, выходы регистра приема соединены через первый дешифратор со входами блока памяти, первая группа выходов которого соединена через регистр выдачи с выходами устройства, первые входы элементов И первой группы соединены со входами устройства, о т л и ч а ющ е е с я тем, что, с целью упрощения устройства, оно содержит регистр управления, второй дешифратор, вторую группу элементов И и элемент НЕ, причем вторая группа ВЕЛХОДОВ блока памяти соединена со входами регистра управления, выходы которого подключены соответственно ко входам второго дешифратора и первым входам элементов И второй группы, выход второго дешифратора соединен со вторыми входами элементов И второй группы и со входом элемента,Не, выход которого подключен ко вторым входам элементов И первой группы, выходы элементов И второй группы соединены со вторыми входами соответствующих элементов ИЛИ.
Источники ифнормации, принятые во внимание при экспертизе
tt 1448211, кл. G 06 F 15/38, Изобретения за рубежом , вып. 46, № 19, 1976.
Авторы
Даты
1979-06-05—Публикация
1978-01-03—Подача