Изобретение относится к электросвязи. Известна система передачи дискретной информации, содержащая на передаю аей стороне источник дне кретной информации, формирователь импульсного сигнала и блок синхронизации, а на приемной стороне - по ледовательно соединенные линейный усилитель, блок оптимальной обработки сигнала, выпрямитель и решающий блок, причем выход выпрямителя через блок формирования напряжения порога и блок восстановления границ линейных посылок подключен к другим входам решающего блока, дополнительные выходы блока формирования напряжения порога подключены к управляющему входу линейного уси лителя и к другому входу блока вос становления грлниц линейных посылок а также - последовательно соединенные формирователь двоичного сигнала и потребитель дискретной информации 1 . Однако известная система имеет сравнительно низкую пропускную способность. Целью изобретения является повы шение пропускной способности. Для этого в систему передачи дискретной информации, содержащую на передающей стороне источник дискретной информации, формирователь импульсного сигнала и блок синхронизации, а на приемной стороне - последовательно соединенные линейный усилитель, блок оптимальной обработки сигнала, выпрямитель и решаюший блок, причем выход выпрямителя через блок формирования напряжения порога и блок восстановления границ линейных посылок подключен к другим рходам решающего блока, дополнительные выходы блока формирования напряжения порога подключены к управляющему входу линейного усилителя и к другому входу блока восстановления границ линейных посылок, а также - последовательно соединенные формирователь двоичного сигнала и потребитель дискретной информации, на передающей стороне введен кодер, а на приемной стороне - декодер и регистратор ошибок, при этом источник дискретной информации через кодер подключен к входу формирователя импульсного сигнала, выход блока синхронизации соединен с другим йходом
|кодера, выходы решающего блока подключены к входам регистратора ошибок и через декодер - к входам формирователя двоичных посылокр выходы выпрямителя и блока восстановления границ линейных посылок подключены к другим входам декодера, другой выход которого подключен к другому входу регистратора ошибок, а решающий блок выполнен в виде блока принятия троичных решений. При.этом кодер выполнен в виде преобразовател основания сигнала, синхронизирующие входы которого соединены с выходами формирователя синхросигнала кодовых групп и формирователя синхро.сигнала линейных посылок, вход которого соединен с другим выходом формирователя синхросигнала кодовых групп, вход которого соединен с выходом блока синхронизации формироватешь импульсного сигнала выполнен в виде формирователя трехпоэиционного амплитудноразностного моноимпульсного сигнала и содержит выходной сумматор, входы которого соединены с выходами преобразователя основания сигнала кодера декодер выполнен в виде обратного преобразователя основания сигнала, синхронизирующие входы которого соединены с выходами блока восстановления границ кодовых групп и блока восстановления границ информационных посылок, вход которого соединен с выходом блока восстановления границ кодовых групп, входы которого соединены с выходом выпрямителя и выходом блока восстановления границ линейных посылок регистратор ошибок выполнен в виде последовательно соединенных элемента ИЛИ, первого счетчи-ка и блока индикации, другой вход которого соединен с вторым входом первого счетчика через второй счетчик, причем входы элемента ИЛИ и второй вход первого счетчика соединены с выходами блока принятия троичных решений, а другой вход второго счетчика соединен с.выходом блока восстановления границ кодовых групп.
На фиг.1 приведена структурная электрическая схема предложенной системы; на фиг. 2 - временные диаграммы,, поясняющие процесс формирования трехпозиционного амплитудноразностного моноимпульсного сигнала, на фиг. 3 - временные диаграммы, поясняющие процесс приема и восстановления скорости передачи.
Сис-тема передачи дискретной информации содержит на передающей стороне источник 1 дискретной информации, блок синхронизации 2, кодер 3 и формирователь ,4 импульсногосигнала, причем кодер 3 состоит из преобразов теля 5 основания сигнала, формирователя б синхросигнала кодовых групп и формирователя 7 синхросигнала ли.кейных посылок; формирователь 4 вы
полнен в виде формирователя трехпозиционного амплитудно-разностного моноимпульсного сигнала и состоит из выходного сумматора 8 и двух счетных триггеров 9, 10.
На приемной стороне система содержит линейный усилитель 11, блок 12 оптимальной обработки сигнала, выпрямитель 13, решающий блок 14, выполненный в виде блока принятия троичных решений, блок 15 формирования напряжения порога, блок 16 восстановления границ линейных посылок, декодер 17, регистратор ошибок 18, формирователь 19 двоичного сигнала и потребитель 20 дискретной информации, причем декодер 17 состоит из обратного преобразователя 21 основания сигнала, блока 22 восста новления границ кодовых групп и блока 23 восстановления границ информационных посылок регистратор ошибок 18 состоит из элемента ИЛИ 24 двух счетчиков 25, 26 и блока индикации 27,
Система работает следующим образом.
Дйоичный цифровой сигнал (фиг.2а) источника 1 поступает в преобразователь 5 кодера 3. Из периодической последовательности импульсов (фиг,26 блока синхронизации 2 в формирователях б и 7 формируются две периодические последовательности импульсов, следующих с частотой кодовых групп (фиг.2в) и с частотой линейных (вторичных рабочих) посылок (фиг.2г).
В соответствии со следуюшей таб;лицей преобразования двоичной -систеЬлы счисления - в троичную (кодовой таблицей)
двоичная троичная группагруппа .
01 02 10 11 12 20 21 22
и с помошью периодических последоват€шьнос.тей импульсов (фиг.2в,г), на выходе преобразователя 5 формируются две импульсные последовательности, характеризующие появления второго (фиг.2д)-и третьего (фиг.2е) троичного символа.
При формировании в кодере 3 сигнала о втором троичном символе изменяется состояние первого счетного триггера 9, а сигнал о третьем троичном символе управляет состоянием второгосчетного триггера 10.
Формирование линейного сигнала с разньзми изменениями напряжений пр переключениях первого и второго счетных триггеров 9, 10 (фиг.2ж,э) достигается суммированием выходных напряжений триггеров 9, 10 в сумматоре 8 с соответствующими весовыми коэффициентами (фиг.2и).
. На приемной стороне принятый сигнал (фиг,За) усиливается линейным усилителем 11 и обрабатывается в блоке 12 на интервале двух соседних рабочих посылок.
После оптимальной обработки в блke 12 и нелинейного преобразования в выпрямителе 13 принятый сигнал поступает в решающий блок 14, а также в блок 15 формирования напряжения порога и в блок 16 восстановления границ линейных посылок.
Одно из напряжений, созданное в блоке 15, управляет коэффициентом передачи линейного усилителя li.
Формирование решений о приеме тричных символов происходит в решающем блоке 14 по величине обработанного сигнала (Фиг.Зб) относительно пороговых напряжений блока 1Ь (пунктирные линии на фиг.Зб) в моменты появления коротких импульсов на границах вторичных рабочих (линейных) посылок, созданных блоком 15 (фиг.Зв).
Решения о приеме первого (фиг.Зг второго (фиг.Зд) и третьего (фиг.Зе троичных символов, принятые в решаю1ием блоке 14, поступают в обратный преобразователь 21 основания сигнал декодера 17. Его нормальная работа обеспечивается периодической последовательностью импульсов, следующих на границах кодовых групп (фиг.Зж) и на границах информационных посылок (фиг.Зз).
Первая из последовательностей создается в блоке 22 восстановления границ кодовых групп, а вторая в блоке 23 восстановления границ информационных посылок.
В блоке 23 указанные границы формируются умножением на три частоты Ьовторения импульсов на границах Кодовых групп.
На выходе декодера 17 формируютс два цифровых потока, полученных в результате обратного преобразования троичныя решений в двоичные в соответствии с приведенной выше кодовой таблицей. При этом один из потоков характеризует поием первого, двоичного символа (фиг.Зи), а другой второго двоичного символа (фиг.Зк). С помощью этих потоков формирователь 19 двоичного сигнала создает потребителю 20 дискретной информации сигнал (фиг.3л), совпадающий по форме с исходным (фиг.2а).
Контроль за качеством прохождения информации на участке регенерации осуществляется в регистраторе Ошибок 18 обнаружением трех ;; более решений о приеме первого троичного с символа при отсутствии решений о приеме второго и третьего символов. Поэтому решения, принятые в решающем блоке 14 по второму и третьему символам через элемент ИЛИ 24 сбраf. сывают счетчик 25, а его счетный
вход управляется импульсами решений . по первому троичному символу. Блок индикации 27 усредняет показания счетчика 25 и регистрирует вероятность появления ошибок,
S При приеме сигналов на оконечной станции ошибки, накопленные в линии связи, обнаруживаются счетчиком 26 по появлении запрещенной кодовой группы, состоящей из двух первых
0 троичных символов-ОС, поступающих с решающего блока 14, сброс счетчика 2б осуществляется импульсами с блока 22. Предложенная система позволяет повысить пропускную способность,
5 так как при снижении в полтора раза линейной скорости не требует введения в сигнал дополнительной информации для формирования синхросигнала частоты линейных посылок и обнаружения ошибок.
0
Формула изобретения
; 1, Система передачи дискретной
информации, содержащая на передающей icTOpoHe источник дискретной информации, формирователь импульсного сигнала и блок синхронизации, а на приемной стороне - последовательно соединенные линейный усилитель, блок оптимальной обработки сигнала, выг прямитель и решеиощий блок, причем выход выпрямителя через блок формирования напряжения порога и блок
восстановления границ линейных посылок подключён к другим входам решающего блока, дополнительные выходы блока формирования напряжения порога подключены к управляющему входу линейного усилителя и к другому входу блока восстановления границ линейных посылок, а также - последовательно соединенные формирователь двоичного
сигнала и потребитель дискретной
55
информации, отличающаяся тем. Что, с целью повышения пропускной способности, на передающей стороне введен кодер, а на приемной стороне - декодер и регистратор ошибок, при этом источник дискретной информации через- кодер подключен к входу формирователя импульсного сигнала, выход блока синхронизации соединен с другим входом кодера, выходы решаюшего блока подключены к входам регистратора ошибок и через декодер - к входам формиоователя двоичных посылок, выходы выпрямител и блока восстановления границ линей ных посылок подключены к другим вхо дам декодера, другой выход которого подключен к другому входу регистратора ошибок, а решающий блок выполнен в виде блока принятия троичных решений. 2, Система поп.1, отличающаяся тем, что кодер выполнен в виде преобразователя основания сигнала, синхронизирующие входы которого соединены с выходами формирователя синхросигнала кодовых групп и Формирователя синхросигнала линейлых посылок, вход которого соединен с другим выходом формирователя синхросигнала кодовых групп, вход которого соединен с выходом блока синхро низации. 3. Система по пп. 1 и 2, отли чающая ся тем, что формирова тель импульсного сигнала выполнен в виде формирователя трехпозиционного амплитудно-разностного моноимпульсного сигнала и содержит выходной сумматор, входы которого сое нены с выходами преобразователя основания сигнала кодера. 4.Система по пп. -З, о т л ичающаяся тем, что декодер выполнен в виде обратного преобразователя основания сигнала, синхронизкруюшие входы которого соединены с выходами блока восстановления границ кодовых групп и блока восстановления границ информационных посылок, вход которого соединен с выходом блока восстановления границ кодовых групп, входы которого соединены с выходом выпрямителя и выходом блока восстановления границ линейных посылок, 5,Система по пп. 1-.4, отличающаяся тем, что регистратор ошибок выполнен в виде последовательно соединенных элемента ИЛИ, первого счетчика и блока индикации, другой вход которого соединен с вторым входом первого счетчика через второй счетчик, причем входы элемента ИЛИ и второй вход первого счетчика соединены с выходами блока принятия троичных решений, а другой вход второго счетчика соединен с выходом блока восстановления границ кодовых групп. Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство СССР 524469, кл. Н 04 L 27/22, 1973 (прототип).
о Е Ь
.ж
название | год | авторы | номер документа |
---|---|---|---|
Система передачи дискретной инфор-МАции | 1976 |
|
SU818026A1 |
Система передачи дискретной информации | 1985 |
|
SU1262741A1 |
Система передачи дискретной информации | 1987 |
|
SU1506566A2 |
Устройство для приема фазоманипулированных сигналов | 1979 |
|
SU882019A1 |
Помехоустойчивый кодек для передачи дискретных сообщений | 1990 |
|
SU1727201A2 |
Помехоустойчивый кодек для передачи дискретных сообщений | 1989 |
|
SU1651385A1 |
Декодер балансного кода | 1990 |
|
SU1795556A1 |
Преобразователь последовательного кода в параллельный | 1989 |
|
SU1795557A1 |
Кодер балансного кода 3B2Q | 1987 |
|
SU1531223A1 |
Кодер кода 3В2 @ | 1984 |
|
SU1244803A1 |
Авторы
Даты
1980-03-05—Публикация
1976-05-20—Подача