Изобретение относится к области постоянных запоминающих устройств (ПЗУ). Известны ПЗУ, содержащие адресные формирователи и дешифраторы, накопитель с адресными и разрядными шинами, разрядные формирователи l. Наиболее близким техническим решетхяем к предлагаемому является ПЗУ, в котором с целью повышения надежности содержатся дополнительные запоминающие элементы и дополнительные шины управления (ЬХ Недостатком известных устройств является отсутствие возможности функционального контроля электроники обрамле-. кия накопителя без кодирования ниформашга в основном поле накопителя. Деинное условие является обязательным при контроле однократно электрически программируемых ПЗУ, так как явления, происхо дящие в его элементах памяти при записи, необратимы. Целью изобретения является повышение надежности устройства. Это достигается тем, что в программируемое постоянное запоминающее устройство, содержащее адресные формирователи и формирователи разрешения выборки, соответственно подключенные через дешифратор и разрядные формирователи к накопителю, разрядные и адресные шины, введены дополнительные адресный и разрядный формирователи, дополнительные элементы памяти, дополнительные разрядная и адр.есная шины, одни из дополнительных элементов памяти подключены к соответствующим разрядным шинам накопителя и дополнительной адресной шин© соединенной с одним из выходов дополнительного адресного формирователя, ДрУ гой выход которого соединен с блокируй шим входом дешифратора, другие дополнительные элементы памяти подключены к соответствутацим адресным шинам и дополнительной разрядной шине, подключенной через дополнительный разрядный формирователь к форм1фователю разрешения выборки. На. чертеже представлена структурная схема устройства. ПЗУ содержит адресные формирователи 1, дополнительный адресный формирователь 2, дешифратор 3, формирователь 4 разрешения выборки, адресные шины 5, дополнительную адресную шину 6, накопитель 7 с основными запоминающими элементами 8, дополнительные элементы naMSTTH 9 и 10, дополнительную разрядну шину 11, разрядные шины 12, разрядные формирователи 13, дополнительный разрядный формирователь 14. Для контроля электроники обрамления накопитель ПЗУ необходимо и достаточно убедиться в отсутствии замыканий и обрывов адресных и разрядных шин 5 и 12, так как отказ любого компонента электроники обрамления можно интерпретировать как обрыв или замыкание соответствующей шины. Для контроля целостности и незамкнутости шин используются дополнительные запоминающие элемен ты 9 и 1О контрольной адресной шины 6 и контрольной разрядной шины 11. Дл контроля разрядных шин 12 необходимо производить последовательную запись в каждый разряд накопителя (включая конт рольный) по контрольному адресу в элементы 9 (включена контрольная адресна шина 6, все адресные шины 5 отключены вне зависимости от входного адресного кода), причем после каждой записи необ ходимо производить считывание и контроль по контрольному адресу с целью Проверки правильности записи по остальным разрядам. Для контроля адресных шин 5 необходимо последовательно произ водить запись в контрольный разряд в элементы 10 по каждому адресу ПЗУ (за исключением контрольного адреса), причем после каждой записи необходимо производить считывание и контроль по всем адресам для проверки правильности записи по данному и отсутствия записи о остальным адресам. Для контроля цеостности запоминающих элементов 8 небходимо произвести считьтание и контроль содержимого основного накопителя 7. Формула изобретения Программируемое постоянное запоминающее устройство, содержащее адресные формирователи и формирователи разрешения выборки, соответственно подключенные через дешифратор и разрядные формирователи к накопителю, разрядные и адресные шины, отличающееся тем, что, с целью повышения надежности устройства, оно содержит дополнительные адресный и разрядный формирователи, дополнительные элементы памяти, дополнительные разрядную и адресную шины, одни из дополнительных элементов памяти подключены к соответствующим разрядным шинам накопителя и дополнительной адресной шине, соединенной с одним из выходов дополнительного адресного формирователя, другой выход которого соединен с блокирующим входом дешифратора, другие дополнительные элементы памяти подключены к соответствующим адресным шинам и дополнительной разрядной шине. Подключенной через дополнительный разрядный формирователь к формирователю разрешения выборки. Источники шгформащш, принятые во внимание при экспертизе  1.Авторское свидетельство СССР Kt 568081, кл. G 11 С 17/00, G 11 С 29/00, 03.02.75. 2.Авторское свидетельство СССР Ха 595793, кл. G 11 С 17/ОО, 29.11.76 (прототип).

| название | год | авторы | номер документа | 
|---|---|---|---|
| Репрограммируемое постоянное запоминающее устройство | 1980 | 
 | SU903984A1 | 
| Запоминающее устройство с автономным контролем | 1982 | 
 | SU1096697A1 | 
| Запоминающее устройство | 1983 | 
 | SU1112412A1 | 
| Запоминающее устройство | 1983 | 
 | SU1107176A1 | 
| Устройство для контроля блоков памяти | 1979 | 
 | SU790019A1 | 
| Запоминающее устройство с произвольной выборкой | 1977 | 
 | SU769626A1 | 
| Буферное запоминающее устройство | 1986 | 
 | SU1361632A1 | 
| Буферное запоминающее устройство | 1978 | 
 | SU750567A1 | 
| Устройство для записи информации в запоминающее устройство | 1980 | 
 | SU951399A1 | 
| Программируемое постоянное запоминающее устройство | 1988 | 
 | SU1635218A1 | 
 
		
         
         
             
            
               
            
Авторы
Даты
1980-01-25—Публикация
1978-10-03—Подача