Репрограммируемое постоянное запоминающее устройство Советский патент 1982 года по МПК G11C17/00 

Описание патента на изобретение SU903984A1

Изобретение относится к постоянным запоминающим устройствам СПЗУ). Известн(1 ПЗУ, содержащие адресные формирователи и дешифраторы, накопитель с адресными и разрядными шинами разрядные формирователи, дополнитель ные элементы памяти СЭП) и шины управления l3 и C2l. Известно ПЗУ, в котором с целью проведения функциональной проверки кодированием информации в дополнителы ных (тестовых) ЭП, последние введены в каждую разр :|дную шину, причём все ЭП объединены дополнительной адресной шиной ЗЗ Недостатком известного устройства является отсутствие возможности функциональной проверки электронного обрамления накопителя без наличия ЭП в основном (или дополнительном) поле накопителя. Данное условие обязательно при контроле электронного обрамления в микросхемах репрограммируемых постоянных запоминающих устройств (РПЗУ). в микросхемах РПЗУ некоторые виды элементов памяти могут быть из готовлены лишь на последней стадии производства, после установки кристаллое с исправным электронным обрамлением в корпус (например, при использовании ЭП на основе стеклообразных полупроводников). Цепь изобретения - повышение надежности устройства путем обеспечения возможности функциональной проверки электронного обрамления. Указанная цель достигается тем, . что в устройство введены дополнительные контрольные адресные и разрядные формирователи, группы дополнительных контрольных элементов памяти, причем входы дополнительных контрольных адресных формирователей подключены к выходам cootвeтcтвyющиx адресных ииг верторов одной из групп, а выходы к одним из входов дополнительных контрольных элементов памяти одной из групп, другие входы которых подклю39чены к разрядным шинам накопителя, одни из входов дополнительных контрольных разрядных формирователей соединены с выходами соответствующих усилителей считывания, другие - с выходами контрольного формирователя разрешения выборки, выходы дополнительных контрольных разрядных формирователей подключены к одним из входов дополнительных контрольных элементов памяти другой группы, дру гие входы которых подключены к адресным шинам накопителя. На чертеже изображена схема устройства. РПЗУ содержит адресные инверторы I,адресный дешифратор 2, дополнительные контрольные адресные формирователи 3, адресные формирователи Ц, адресные шины 5 дополнительные адресные шины 6, дополнительные контрольные элементы 7 и 8 памяти, дополнительные разрядные шины Э, разрядные шины 10, дополнительные контрольные разрядные формирователи II,разрядные формирователи 12, раз рядный дешифратор 13, контрольный формирователь I разрешения выборки усилители 15 считывания, накопитель 16. Для контроля электронного обрам ления накопителя РПЗУ необходимо и достаточно убедиться в отсутствии замыканий и обрывов адресных и разрядных шин 5 и 10, так как отказ лю бого компонента электроники обрамления разрядной и адресной части мо но интерпретировать как обрыв или замыкание соответствующих шин. Для контроля целостности и незамкнутости шин используются дополнительные контрольные ЭП 7 и 8 контрольных ад ресных шин 6 и контрольных разрядных шин Э Дополнительные контрольные ЭП, например, могут быть выполнены в виде диодов, соединенных пос ледовательно с резисторами, сопроти ление которых cooTBeTCTjgyeT сопроти лениям состояния О и 1 основных ЭП. В процессе изготовления микросхе-50 ны РПЗУ в ЭП 7 и 8 путем изготовления резисторов с соответствующим сопротивлением кодируется информация, причем в группах ЭП 7, расположенных на разрядных шинах 10, фик- 55 сируются все возможные, комбинации кода, разрядность которого соответствует числу элементов в группе (числу дополнительных адресных шин 6), в группах ЭП 8, расположенных на адресных шинах 5, закодированы все возможные комбинации с разрядностью. соответствующей числу элементов в группе (числу дополнительных разрядных шин 9). При подобном кодировании дополнительных ЭП и при информационном объеме накопителя )(n количество 1 дополнительных адресных шин 6 составит 1 log,m, а количество k дополнительных разрядных шин 9 равно ,n, где пит соответственно информаци-, онная емкость и разрядность накопителя (число адресных и разрядных шин) . При контроле целостности и незамкнутости разрядных шин 10 производится поочередный выбор дополнительных адресных шин 6 путем включения контрольных формирователей 3 от соответствующих адресных инверторов 1 (адресные шины 5, формирователи k и дешифратор 2 отключены вне зависимости от входного кода адреса). При поочередном выборе каждой Шины 6 выбираются соответствующие разрядные шины 10 путем подключения их через разрядные формирователи 12 и дешифратор 13 к усилителям 15 чтения. Код, снимаемый с усилителей 15, сравнивается с эталонным. Совокупность всех считываемых кодов такова, что создаются условия одновременного чтения разнородной информации (О и 1) во всех разрядных шинах 10, что гарантирует обнаружение обрыва любой из них и любого их взаимного замыкания. При контроле целостности и незамк-. нутости адресных шин 5 производится их поочередный выбор посредством формирователей Ц, дешифратора 2 и соответствующих инверторов 1. В разрядной части дополнительные шины 9 подключены к усилителям 15 через контрольные формирователи 11, управляемые от контрольного формирователя I разрешения выборки (разрядные шины 10, .формирователи 12 и дешифратор 13 отключены вне зависимости от входного кода адреса) . Код,снимаемый с усилителей 15, сравнивается с эталонным, причем для каждой из шин 5 считывается характерный коД, что гарантирует обнаружение любых обрывов и замыканий адресных шин 5. Применение предлагаемого устройства позволяет осуществлять контроль исправности электроники обрамления микросхемы перед нанесением элементо памяти, что позволяет осуществлять контроль выхода годных на более ранних стадиях производства микросхем РПЗУ, уменьшая затраты на проведение контроля выхода годных. формула изобретения Репрограммируемое постоянное за-, поминающее устройство, содержащее группы адресных инверторов, причем входы адресных инверторов групп: являются входами устройства, выходы адресных инверторов одной из групп подключены к входам адресного дешифратора, выходы последнего адресного инвертора данной группы пoдкJвйчeны к входам контрольного адресного формирователя, выходы адресных инверторов другой группы подключена к одним из входов разрядного дешифратора другие входы которого соединены с выходами усилителей считывания, выходы последнего адресного инвертора данной группы подключены к входам контрольного формирователя разрешения выборки выход которого соединен с одним из входов контрольного разрядного формирователя, другой вход которого подключен к выходу соответствующего усилителя считывания, выходы адресного и разрядного дешифраторов подключены соответственно через адресные и раз-, рядные формирователи к адресным и разрядным шинам накопителя, контрольные элементы памяти, подключенные к адресным и разрядным шинам накопителя и к контрольным адресным и разрядным шинам, которые соединены соответственно с выходами контрольного адресного и разрядного формирователей, отличающееся тем, что, с целью повышения надежности устройства, в него введены дополнительные контрольные адресные и разрядные формирователи, группы дополнительных контрольных элементов памяти, причем входы дополнительных контрольных адресных формирователей подключены к выходам соответствующих адресных инверторов одной из групп, а выходы - к одним из входов дополнительных контрольных элементов памяти одной из групп, другие входы которых подключены к разрядным шинам накопителя, одни из входов дрполнительных контрольных разрядных формирователей соединены с выходами соответствующих усилителей считывания, другие - с выходами контрольного формирователя разрешения выборки, выходы дополнительных контрольных разрядных формирователей подключены к одним из входов дополнительных контрольных элементов памяти другой группы, другие входы которых подключены к адресным шинам накопителя. Источники информации. принятые во внимание при экспертизе 1. Авторское свидетельство СССР , кл. G 11 С 17/00, 1975. 2.Авторское свидетельство СССР 595792, кл. G 11 С Л/3, 1976. 3.Авторское свидетельство СССР № 71163, кл. G 11 С 17/00, 1978 (прототип).

I

Похожие патенты SU903984A1

название год авторы номер документа
Программируемое постоянное запоминающее устройство 1978
  • Щетинин Юрий Иванович
  • Иванов Александр Николаевич
  • Андреев Виктор Павлович
SU711634A1
Запоминающее устройство 1983
  • Верниковский Евгений Александрович
  • Урбанович Павел Павлович
  • Конопелько Валерий Константинович
SU1107176A1
Запоминающее устройство 1983
  • Верниковский Евгений Александрович
  • Калошкин Эдуард Петрович
  • Конопелько Валерий Константинович
  • Лосев Владислав Валентинович
  • Панфиленко Анатолий Кузьмич
  • Сухопаров Анатолий Иванович
  • Урбанович Павел Павлович
  • Фомин Владимир Юрьевич
SU1112412A1
Запоминающее устройство с произвольной выборкой 1977
  • Фурсин Григорий Иванович
SU769626A1
Репрограммируемое постоянное запоминающее устройство 1989
  • Корнейчук Виктор Иванович
  • Коляда Константин Вячеславович
  • Легейда Александр Владимирович
  • Сидоренко Владимир Павлович
  • Юхименко Юрий Анатольевич
SU1695384A1
Запоминающее устройство с автономным контролем 1982
  • Лосев Владислав Валентинович
  • Урбанович Павел Павлович
SU1043743A1
Запоминающее устройство 1985
  • Урбанович Павел Павлович
SU1252816A1
Полупроводниковое оперативное запоминающее устройство 1985
  • Брагин Николай Николаевич
  • Тенк Эдмунд Эдмундович
  • Ткаченко Евгений Анатольевич
SU1295446A1
Запоминающее устройство с автономным контролем 1990
  • Урбанович Павел Павлович
  • Лойка Сергей Леонидович
SU1725261A1
Запоминающее устройство 1984
  • Березин Андрей Сергеевич
  • Лапшинский Валерий Алексеевич
  • Онищенко Евгений Михайлович
SU1277208A1

Иллюстрации к изобретению SU 903 984 A1

Реферат патента 1982 года Репрограммируемое постоянное запоминающее устройство

Формула изобретения SU 903 984 A1

SU 903 984 A1

Авторы

Мальченко Сергей Иосифович

Иванов Александр Николаевич

Андреев Виктор Павлович

Приходько Павел Сергеевич

Щетинин Юрий Иванович

Даты

1982-02-07Публикация

1980-06-13Подача