1
X . .,.
Изобретение относится к области автоматики и вычислительной .техники и может быть использовано пi5И построении устройств обработки информации, с осуществляющих преобразование кодов с масштабированием .
Известен преобразователь кодов с масштабированием 1, содержащий входной двоичный счетчик, дешифратор, ходной счетчик и блок управления.
Недостатком данного преобразователя является узкость диапазона изменений м асштабного коэффициента и сложность его изменения.
Наиболее близким по технической . сущности к изобретению является прёобразователь двоичного кода в двоичнодесятичный код 2, содержащий преобразователь двоичного кода в чисйоим- 20 пульсный код, лвоично-десятичный счетчик, делитель частоты, выход которого соединен с импульсным входом преобразо вателя двоичного кода в числоимпульсный код,а вход - с шиной синх-25 роимпульсов. Кроме того, известный преобразователь содержит дополнительный делитель частоты, выход которого подключён ко входу двоично-десятичного счетчика.30
Недостаток известного преобразователя состоит в ограниченности диапазона изменения масштабного коэффициента.
Цель изобретения - расширение диапа она изменения масштабных коэффици-i ентов.
Это достигается за счет того, что преобразователь содержит управляемый формирователь серий импульсов и управляемый делитель Частоты, импульсный вход которого соединен с выходом управляемого формирователя серий импульсов, а выход управляемого делителя частоты соединен с входом двоичнодесятичного счетчика, информационные входы управляемого делителя частоты и управляемого формирователя серий импульсов соединены соответственно с шинами делителя и шинами множителя, синхронизирующий вход управляемоШ формирователя серий импульсов соединен с шиной синхроимпульсов, импульсный вход управляемого формирователя серий импульсов соединен с выходом преобразователя двоичного кода в зиСг лоимпульсный код, информационные вхо-ды которого соединены с шинами двоичного кода преобразователя. Другое отличи предлагаемого пре б6 раз6ватёля cocferft: в Tbw; что в нем управляемый формирователь серий импульсов содержит двоичный счетчик, схему сравнения, регистр кода множителя, триггер и элемент И, первый ВХС5Д которого является синхронизирующим входом управляемого формирователя серий импульсов, второй вход соединен t ййхой бй Г йггёрау а iSaxoa ёлёмёнта И является выходом управляемого форми рователя серий импульсов и соединен входбм дйоичного счетчика 1выходы которого соединены. с первой группой входов схекйл сравнения, вторая группа входов которой соединена с йыходами регистра кода множителя, с1 выход схе№а сравнения соединен с уп райлягощИм входом двоичного счетчика и pxoflow установки в, ноль триггера, вход установки в единицу которого является импульсным входом управляемого формирователя сЪрий импульсов, йнфо 5мЖДйоййые входы peTHCTjpa кода множи еля являются информационными входаьш управляемого формирователя серий имйуйьсов. БЛОК - схема предлагаемого преобразователя Двоичного кода в дйоич но-15е ятичйай код представлена на . . .. . / . П реобразователь содержит шины двоичного кода 1, преобразователь 2 двоичного кода в числоимпульсный код, шину 3 йинхроимпульсъв, делитель, частоты 4, управляемый формирователь 5 серий импульсов, шины 6 множителя, управляемый делитель частоты 7, шины 8 делителя и двоично-десятичный счетчик 9, входные шины 10 двоично-десятичного кода, двоичный счетчик 11, , триггер 12, элемент И 13, триггер 14 элемент И 15, двоичный счетчик 16, схему сравнения 17,.регистр 18 кода множителя, двоичный счетчик 19, схему сравнения 20, регистр 21 делителя Преобразователь работает-елёдую щим об Уазбм, Двоичный преобразуемый код поступает по шинам 1 в преобразователь 2 ЗУвойчного кбда в числоимпульсный код и запоминается в обтратИЬм кЬдё в сче чике 11, при этом cинxpocигнaл поступающийоднов ёмейно с двоичным кодом по шинам 1, обнуляет счётчики 9, 16, 19й устайаёлййаёт в единичное состояние триггер 12, с вОхдда которого разрушающий потенциал поступает на первый вход элемента И 13, разрешая пр 5зсожДение по туггакяцих на его второй вход с вйхЬйа дЦгнт лй --частоты синхронизирующих сигналов. С выхо да элемента И 13 ейнхронизирующие си налы поступают на единичный вход три гера 14 управляемого формирователя 5 серий импульсов и на счетный вход двоичного счетчика 11. При заполнени двоичного счетчика 11 на его выходе формируется сигнал переноса, обнуляю щий триггер 12 и запрещающий прохождение синхронизирующих сигналов через элемент И 13. Количество импульсов .k синхронизирующего сигнала, проходящих на выход элемента И 13, соответствует входному двоичному коду, т.е. на его выходе формируется числоимпульсный код, эквивалентный двоичному входному коду. Сигналы числоимпульсного кода, поступающие в управляе ий формирователь серий 5 импульсов уста.навливают в единичное состояние триггер 14, с выхода которого разрешакядий потенциал поступает на первый вз4од элемента , на второй вход которого по шине 3 поступают синхронизирующие сигналы. С выхода элемента И 15 сигналы поступают в управляемый делитель частоты 7 и на счетный вход двоичного счетчика 16. Двоичный код, образуеfttril на выходе счетчика 16, поступает на первую группу входов схемы Сравнения 17, на вторую группу входёв которой поступает код множителя из регистра 18 кода множителя, подклю 1енного к входным шинам 6 множителя. ,- , , При совпадении кодов, поступающих из счетчика 16 и регистра 18, схема сравнения 17 вырабатывает сигнал совпадения, обнуляющий счетчик 16 и триггер , обйуливакие кЬторого запрещает прохождение синхросигналов .через элемент И 15. При этом число импульсов при поступлении одного импульса на вход триггера 14 соответствует коду, поступающему по шинам 6. Общее количество импульсов синхросигнала на выходе формироватеу1Я 5 серий импульсов равно k.-n, где п - значение числителя масштабного коэффициента. - Синхронизация работы преобразователя двоичного кода в числоимпульсный код 2 и управляемого формирователя 5 серий импульсов производится за счет деления частоты синхронизирующих ймпульйбв, поступающих в преобразователь 2, делителем частоты 4, при этом коэффициент деления частоты должен быть на единицу больше максимального значения масштабного числителя коэффициента. СигнеМы с выхода управляемого формирователя 5 серий импульсов поступают на счетный вход двоичного Счетчика . 19. Двоичный код, образуемый на выходе счетчйк а. 19, поступает на первую группу входов схекы сравнения 20, йа вторую группу входов которой поступает код делителя с регистра делителя 21, подключенного к шинам 8 де1лйтёля. При сслвпаденни кодов схема сравнения вырабатывает сигнал совпадения, обнуляюций двоичный счетчик 19 и поступающий на вход двоично-десятичного счетчика 9. Общее количество сйгналО на выходе схешы сравненкя равно , где m знаменатель масштабного коэффициента. На выходе (Двоично-десятичного счет чика 9, подключенного к выходу управляемого делителя частоты 7, образуется- двоично-десятичный код, эквивалент ный входному двоичному коду, умноженному; на масштабный коэффициент . Ошибка преобразования не Ьревьзшает одной единицы младшего разряда двоично-десятичного кода. Предлагаемый преобразователь обладает, по сравнению с 2, положительным эффектом, отличающимся в возможности умножения преобразуемого кода на .масштабный коэффициент вида -, где n,m - простые числа. Кроме того, это устройство требует для своего построения меньшего по сравнению с известными устройствами объема оборудования. Так, например, для реализации преобразователя тринадцатиразрядiioro двоичного кода в четырехтетрадный двоично-десятичный код с применением ИМС 133 серии объем оборудования предлагаемого преобразователя составляет 16 элементов, тогда как для peaлизации равноценного устройства 2 объем оборудования составляет 42 элемента. Низкое по сравнению с рассмотренными аналогами быстродействие пред лагаемого устройства, присущее всем преобразователям пересчетного типа, несущественно для очень широкого клас са технических систем, в которых преобразовательные величины выводятся об служивающему персоналу для визуального восприятия или регистрируются элек тромеханическими печатающими ус ройст вами,Например,описанный выше вариант устройства обеспечивает при вёлич чине числителя масштабного коэффициен та п 50 и частоте следования синхро |Низирующих импульсов, равной 10 МГц, максимальное время, преобразования ТпреоБ макс 50 мс, котррое обеспечивает визуальное восприятие обслуживающим персоналом преобразовайной информации и ее регистрацию в дин амическом режиме. Формула изобретения 1. Преобразователь двоичного кода в двоично-десятичный код с масштабиро ванием, содержсвдий преобразователь двоичного кода в числоимпульсн ый,- код, двоично-десятичный счетчик, делитель частоты, выход «которого соединен с импульсным входом /преобразователя двоичного кода в числоимпульсный код, а с шиной синхроимпульсов, отличающййс я тем, что, с целью расширения диапазона изменения масштабных коэффициентов, он содержит управляемый формирователь серий импульсов и управляемый делитель частоты, /импульсньой: вход которого соединен с выходом управляемого формирователя серий импульсов, а выход управляемого делителя частоты сбединен с входом двоично-десятичного счетчика, информационные входы управляемого делителя частоты ,и управляемого формирователя серий импульсов соединены соответственно с шинами делителя и шинами множителя, синхронизирующий вход управляемого формироватёля серий импульсов соединен с шиной синхроимпульсов, импульсный вход управляемого формирователя серий импульсов соединен с выходом преобразователя двоичного кода-в числоимпульсный код, информационные входы которого соединены с шинс1ми двоичногб кода преобразователя. 2. Преобразователь по п. 1, о т л ич а ю-щ и и с я тем, что 6 нем управляелвдй формирователь серий импульсов содержит двоичный счетчик, Ьхему сравнения, регистр кода множителя, триггер и элемент И, первый ;Вход которого является синхронизирующим входом управляемого формировате:ля серий импульсов, второй вход соединен с выходом триггера, а выход элемента И является выходом/управляемого формирователя серий импульсов и соединен со счетным входом двоично го счетчика, выхода которого соединены с первой группой входов схемы сравнения, вторая группа входов которой соединена с выходами регистра .кода множителя, а выход схемы сравнения соединен с управляющим входом двоичного счетчика и входом установки в ноль триггера, вход установки в единицу которого является импульсным ; Входом управляемого формирователя импульсов, информационные входы регистра кбда множителя являются ин- формационными входами управляемого формирователя серий импульсов. источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство СССР . 521563, КЛ. G 06 F 5/рО 1976.. 2.Ав.торское свидетельство СССР 451990, КЛ. G 06 F 5/02, 1974.
,746498
название | год | авторы | номер документа |
---|---|---|---|
Преобразователь двоичного кода в двоично-десятичный с масштабированием | 1978 |
|
SU771662A1 |
Преобразователь двоичного кода в двоично-десятичный | 1986 |
|
SU1368993A1 |
Преобразователь двоично-десятичного кода в двоичный | 1981 |
|
SU1013942A1 |
Преобразователь двоичных кодов угла и дальности в двоично-десятичные коды | 1987 |
|
SU1432782A1 |
Преобразователь двоичного кода в двоично-десятичный | 1978 |
|
SU771660A1 |
Преобразователь двоичных чисел в двоично-десятичные числа | 1980 |
|
SU941990A1 |
Преобразователь двоичного кода в двоично-десятичный | 1987 |
|
SU1444958A1 |
Оперативное запоминающее устройство | 1981 |
|
SU972591A1 |
Преобразователь двоичного кода в двоично-десятичный и обратно | 1977 |
|
SU732853A1 |
Преобразователь двоичного кода в число-импульсный код | 1977 |
|
SU734671A1 |
I
Авторы
Даты
1980-07-05—Публикация
1978-04-05—Подача