(54) РЕГИСТР СДВИГА
название | год | авторы | номер документа |
---|---|---|---|
Реверсивный сдвигающий регистр | 1979 |
|
SU926718A2 |
Ячейка памяти для реверсивногоРЕгиСТРА СдВигА | 1979 |
|
SU801102A1 |
Устройство для управления шаговым двигателем | 1989 |
|
SU1646036A2 |
Ячейка памяти для сдвиговогоРЕгиСТРА | 1976 |
|
SU809382A1 |
Регистр сдвига | 1982 |
|
SU1111207A1 |
Асинхронный последовательный регистр | 1987 |
|
SU1481859A1 |
Устройство для решения задач оптимального управления | 1985 |
|
SU1327135A1 |
Регистр | 1981 |
|
SU1024989A1 |
Ячейка памяти для регистра сдвига | 1979 |
|
SU858106A1 |
Регистр сдвига | 1979 |
|
SU769629A1 |
1
Изобретение относится к области ав тематики и вычислительной техники и может иайти применение в устройствах управления, кольцевых коммутаторах, в преобразователях кодов, в программно-временшлх устройствах.
Регистр сдвига по основному авт. св. № 769629,содержит ячейки памяти, каждая из которых состоит из основного и дополнительного асинхронных RS-триггеров, имеющих входы гашения информации, при этом вход гашения информации основного RS-триггера подсоединен к шине подачи прямого значения сигнала сдвига, а вход гашения информации дополнительного RSтриггера подсоединен к шине подачи ; инверсного значения сигнала .сдвига, информационные R- и S- входы дополнительного RS-триггера подключены к соответствующим выходам основного RS-триггера предыдущего разряда, а выходы дополнительного RS-триггера подсоединены к информационным входам
ОСНОВНОГО RS-триггера данного раз- ., рядаС Л.
Однако этот регистр сдвига может работать в режиме только прямого или только обратного сдвига.
Целью изобретения является расшиpeiffle области применения регистра сдвига.
Поставленная цель достигается тем. что предоюженный регистр сдвига со10держит первую и вторую шины управления реверсом, а в каждую ячейку памяти введен второй дополнительный RS-триггер , выходы которого соединены с четвертым и пятым входами ос15новного RS-триггера. Четвертый вход первого дополнительного RS-триггера сйэединен с первой шиной управления реверсом. Первый и второй входы второго дополнительного RS-триггера сое20динены соответственно со второй шиной сдвига и второй шиной управления реверсом, третий и четвертый входы каждой ячейки памяти - соответственно с выходами основного RS-триггера слет дующей ячейки памяти. На чертежеТ1редставлена функциональная схема предложенного регистра сдвига (две ячейки памяти). Он содержит ячейки памяти 1 и 2, каждая из которых состоит из основного RS-тр.иггера 3, дополнительных RS-триггеров 4 и 5jшины управления реверсом 6 и 7, шины сдвига 8 и 9. Регистр сдвига работает следующим образом. Направление сдвига информации определяется значением сигнала реверса При Rf.0, RC 1 регистр подготовлен к режиму прямого сдвига (от предыдзпце го разряда к следующему) , при Rj- 0, регистр подготовлен к обратно му сдвигу. Режим прямого сдвига. При RC 0 триггеры 4 и 5 в ячейках памяти 1 и 2 регистра находятся в состоя нии гашения, характеризуемым уровнем логического нуля на нулевом и единич ном выходах независимо от характера всех остальных сигналов. Состояние триггеров 3 и 4 зависят от характера сигнала сдвига. При , С 1 триггеры 4 также находятся в состоянии гашения,, а триггеры 3 - в состоя нии хранения информации,При поступлен импульса сдвига ( ,) происходит п репись информации из триггера 3 каждой ячейки памяти с одновременным процес сом гашения информации в триггерах 3 В течение времени действия импульса сдвига информация хранится в три герах 4, После прекращения . дей.ствия импульса сдвига (С О, ) происходит перепись информации в каждой ячейке памяти из триггера 4 в триггер 3. Таким образом, за один такт происходит перепись информации из триггера 3 каждой предыдущей ячей ки памяти в триггер 3 каждой последующей ячейки памяти, т.е. прямой сдвиг на один разряд. При RC,I , независимо от характера других сигналов погашены три геры 4. Состояния триггеров 5 и 3 за зависят от характера сигнала сдвига При С 0, С 1 триггеры 3 находятся в состоянии хранения информации, а триггеры 4 и 5 - в состоянии гашения. При постутйтении импульса сдви- 24 га(, С 0) происходит перепись информации из триггера 3 каждой ячейки памяти во второй дополнительный триггер 5 предьщущей ячейки памяти с одновременным процессом гашения информации в триггерах 3. В течение времени действия импульса сдвига информация хранится в триггер 1х 5. После прекращения действия импульса сдвига происходит перепись информации в каждой ячейке памяти из триггера 5 в триггер 3. Таким образом за один такт происходит перепись информации из триггера 3 каждой ячейки памяти в триггер 3 предыдущей ячейки памяти, т.е. обратный сдвиг на один разряд. При необходимости сдвига на N разрядов при прямом и обратном сдвиге требуется N тактов. Таким образом предложенный регистр сдвига может работать как в режиме прямого сдвига, так и обратного, что значительно расширяет его область применения. При этом его частотные свойства по сравнению с прототипом не изменились. Формула изобретения Регистр c 1fвигa по авт.св. № 769629, отличающийся тем, что, с целью расширения области применения регистра сдвига, он содержит первую и вторую шины управления реверсом, а в каждую ячейку памяти введен второй дополнительный RS-триггер, выходы которого соединены с четвертым и пятым входа1 ш основного RS-триггера, четвертый вход первого дополнительного RS триггера соединен с первой шиной управления реверсом, первый и второй входы второго дополнительного RS-триг- гера соединены соответственно со второй шиной сдвига и второй шиной управления реверсом, третий и четвертый входы второго дополнительного RS-триггера каждой ячейки памяти соединены соответственно с выходами основного RS-триггера следующей ячейки памяти. Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство СССР № 769629, кл. G 11 С 19/00, 1979 (про тотип) .
Авторы
Даты
1981-11-07—Публикация
1980-02-11—Подача