Устройство для контроля логических узлов Советский патент 1981 года по МПК G06F11/16 

Описание патента на изобретение SU888127A1

(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ Изобретение относится к области автоматики и вычислительной техники. ; Известно устройство, содержащее регист теста, формирователи входных и выходных сигналов, коммутатор и блок сравнения Cl Недостатком этого устройства является то, что оно не обеспечивает подачу на входы проверяемого логического узла управляющих сигналов, задержанных относительно момента изменения потенциальных сигналов тестовой информации. Известно также устройство 2, содержащее запоминающее устройство (ЗУ-), регистр теста, устройство записи, первым входом подключенное к выходу ЗУ, а выходом - ко входу регистра теста, последовательно соединенные первый элемент задержки, формирователь входного воздействия, второй элемент задержки и формирователь строб-импульса, а также ячейки по числу разрядов, каждая из которых состоит из устройств сравнения, переключателя, элемента И, входного формирователя, выходом подключенного к первому

УЗЛОВ входу устройства сравнения, выходного формирователя, вход которого подключен ко второму входу устройства сравнения, а выход - через переключатель ко входу входного формирователя и к соответствующему контакту проверяемого узла. Управляющие входы всех устройств сравнения объединены и подключены к входу формн рователя строб-импульса. Первые входы элементов И подключены к входу формирователя входного воздействия, а второй вход устройства записи и вход первого элемента задержки соединены с управляющим входом устройства для контроля уэг лов ЭВМ. Недостатком этого устройства является то, что в случае необходимости каналов с импульсными воздействиями на потенциальные и наоборот оно имеет низкое быстродействие, связанное с необходимостью установки переключателей. Целью изобретения является повышение быстродействия. 8 Поставленная цель достигается тем, что в устройство Ш1Я контроля логических узлов, содержащее блок памяти, блок записи, регистр теста, два элемента задержки, формирователь входного воздействия, формирователь стробирования, группу ячеек, каждая из которых содержит элемент И, переключатель, элемент сравнения, входной формирователь, выходной формирователь, причем выход блока памяти соединен с информационным входом блока записи, управляющий вход которого соединен со входом первого элемента задержки и является информационным вхо1дом устройства, выход первого элемента 1 задержки соединен со входом формирователя входного воздействия, выход которого соединен со входом второго элемента задержки и с первым управляющим входом каждого элемента И, выход второго элемента задержки соединен со входом формирователя стробирования, выход кото рого соединен с управляющим входом элемента сравнения каяшой ячейки, ВЫЙ информационный вход которого сое- дртен соответственно с выходом выходного формирователя, а второй информационный вход каждого элемента сравнения соединен с выходом входного формирователя той же ячейки, вход которого соеди нен с соответствующим контактом проверяемого узла и с выходным контактом переключателя той же ячейки, входной контакт которого соединен с выходом вы ходного формирователя то; же ячейки/, выход блока записи соединен со входом регистра теста, управляющие выходы которого соединены соответственно со вторыми управляющими входами каждого эле мента И, в каждую ячейку введен элемен сложения по модулю два, первый вход которого соединен с выходом элемента И, второй вход - с информационным -выходом регистра теста, а выход элемента с входом выходного формирователя. Функциональная схема устройства для контроля логических узлов и проверяемый узел 1 показаны на чертеже. Устройство для контроля логических узлов содержит блок памяти 2, регистр теста 3, блок записи 4, элемент задерж; ки 5, формирователь входного воздействия 6, элемент задержки 7 и формирователь стробирования 8. Устройство содержит также ячейки 9 по числу разрядов, каждая из которых состоит из элемента сравнения 10,- переключателя 11, выходного формирователя 12, входного форми7рователя 13, элемента И 14 и элемента сложения по модулю два 15. Устройство работает следующим образом. Проверяемый узел 1 имеет И контактов, каждый из которых может быть входным или выходным, что фиксируется соответствено замкнутым или разомкнутым положением переключателя 11. На каждый контакт может быть подана информация потенциальная или импульсная. По сигналу управления с входа 16 устройства тестовая информация из блока памяти 2 через блок записи 4 поступает в регистр теста 3. Каждый канал регистра теста 3 имеет два разряда, первый из которых является информационным, второй - управляющим. Управляющий разряд определяет, какой сигнал будет подан на вход проверяемого узла в данном тесте. Логическая единица соответствует импульсному сигналу, логический нуль - потенциальному. Логический нуль должен присутствовать на всех управляющих разрядах теста, соответствующих выходам логического устройства и незадействованным контактам. Информационный разряд задает логи-. ческий уровень, подаваемый на вход проверяемого узла, если данный контакт этого узла, потенциальный, импульс, если контакт импульсный и эталонную информацию, если контакт выходной. Если на выходе информационного разряда - логический нуль, то полярность импульса на выходе элемента сложения по модулю два совпадает с полярностью входного импульса, если на выходе разряда - логическая единица, то полярность импульса на выходе элемента сложения по модулю два инверсна входному импульсу. Логические сигналы с информационных разрядов регистра теста- 3 через элемент сложения по модулю два поступают на выходь формирователя 12 и элемента сравнения 10. Если переключатель 11 разомкнут, то на второй вход элемента сравнения 10 поступает логический.уровень с выхода проверяемого узла. Если переключатель 11 замкнут, то через формирователь 12 сформированный логический уровень поступает на вход проверяемого узла и через формирователь 13 на второй вход схемы сравнения 10. Через промежуток времени, определяемый элементом задержки 5, формирователь входных воздействий 6 фор58мирует на входах элемента И 14 импульс который проходит лишь через те элементы И 14, на управляющем входе которого логическая единица. Далее импульс посту пает на вход элемента сложения по модулю два, и затем импульс необходимой полярности с выхода элемента 15 поступает через формирователь 12 и переключатель 11 на вход проверяемого узла. Сигнал с выхода формирователя 6 через эле- мент задержки 7 поступает также на формирователь 8, импульс с выхода которого поступает на входы элементов сравнения 10, контролируя состояние выходов в опр деленный момент времени внутри интервала подачи тестов. Длительность стробирующих импульсов меньше, чем длительность импульсов вход ных воздействий. Это позволяет повысить быстродействне в случае необходимости смены каналов с импульсными сигналами на потенциальные и наоборот, что достигается за счет программного управления режимом работы каналов и полярностью импульсов. Формула изобрет е н и я Устройство для контроля логических узлов, содержащее блок памяти, блок записи, регистр теста, два элемента задержки, формирователь входного воздействия, формирователь стробирования, груп пу ячеек, каждая из которых содержит элемент И, переключатель, элемент, сравнения, входной формирователь, выходной формирователь, причем выход блока памяти соединен с информационным входом блока записи, управляющий вход которого соединен со входом первого элемента за74держки и является управляющим входом устройства, выход первого элемента задержки соединен со входом формирователя входного воздействия, выход которого соединен со входом второго элемента задержки и с первым управляющим входом каждого элемента И, выход второго элемента задержки соединен со входом формирователя стробирования, выход которого соединен с управляющим входом элемента сравнения каждой ячейки, первый информационный вход которого соединен с выходом выходного формирователя той же ячейки, а второй информационный вход каждого элемента сравнения соединен соответственно с выходом входного формирователя той же ячейки, вход которого соединен с соответствующим контактом проверяемого узла и с выходным контактом переключателя той же ячейки, входной контакт которого соединен с выходом выходного формирователя, выход блока записи соединен с входом регистра теста, управл$пощие- выходы которого соединены соответственно с управляющими входами каждого элемента И, отличающееся тем, что,о с целью повьшхения быстродействия, в каждую ячейку введен элемент сложения по модулю два, перыый вход которого соединен с выходом элемента И, второй вход - с информационным выходом регистра теста, а выход - с входом выходного формирователя. Источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство СССР № 39О526, кл. G Об F 11/О4, 1973. 2.Авторское свидетельство СССР № 656О65, кл. Q 06 F 11/04, 1979 (прототип).

Похожие патенты SU888127A1

название год авторы номер документа
Устройство для контроля логических блоков 1984
  • Созин Юрий Борисович
  • Туробов Валерий Павлович
  • Нерубацкий Вадим Алексеевич
SU1179346A1
Многоканальное устройство тестового контроля логических узлов 1988
  • Созин Юрий Борисович
  • Туробов Валерий Павлович
  • Дворкин Владимир Ефимович
SU1564623A1
Устройство для контроля и диагностики логических узлов 1980
  • Руденко Валентин Дмитриевич
  • Толкачев Александр Нинельевич
  • Чмут Владимир Ефимович
SU960825A1
Устройство тестового контроля цифровых блоков 1985
  • Нерубацкий Вадим Алексеевич
  • Подунаев Георгий Александрович
  • Саксонов Виктор Федорович
  • Ташлинский Александр Григорьевич
  • Шнайдер Федор Фридрихович
SU1315982A1
Логический анализатор 1986
  • Цуркан Николай Андреевич
  • Клименко Сергей Иванович
  • Высоцкий Владимир Васильевич
  • Довгань Виктор Евгеньевич
  • Беликов Борис Петрович
SU1432527A1
Многоканальное устройство тестового контроля логических узлов 1985
  • Пархоменко Анатолий Никифорович
  • Голубцов Виктор Васильевич
  • Ершова Елена Григорьевна
  • Корняков Александр Евстафьевич
SU1265778A1
Устройство для контроля цифровых узлов 1981
  • Гаранжа Иван Васильевич
  • Буравцова Любовь Михайловна
SU1013960A1
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ 2003
  • Кальников В.В.
  • Ташлинский А.Г.
RU2231228C1
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ 2002
  • Кальников В.В.
  • Ташлинский А.Г.
RU2239953C2
Устройство магнитной записи сигналов цифровой информации 1983
  • Соловьев Виктор Серафимович
  • Чуманов Игорь Васильевич
  • Клюкина Галина Георгиевна
  • Закржевский Сергей Тадеушевич
SU1157566A1

Иллюстрации к изобретению SU 888 127 A1

Реферат патента 1981 года Устройство для контроля логических узлов

Формула изобретения SU 888 127 A1

SU 888 127 A1

Авторы

Шнайдер Федор Фридрихович

Ташлинский Александр Григорьевич

Туробов Валерий Павлович

Даты

1981-12-07Публикация

1980-03-07Подача