Запоминающее устройство на приборах с переносом заряда Советский патент 1981 года по МПК G11C11/40 

Описание патента на изобретение SU894794A1

(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО НА ПРИБОРАХ С ПЕРЕНОСОМ ЗАРЯДА

Похожие патенты SU894794A1

название год авторы номер документа
Устройство для сопряжения ЦВМ с аналоговыми объектами 1983
  • Бородянский Михаил Ефимович
  • Самарская Эма Петровна
  • Строцкий Борис Михайлович
SU1130856A1
Аналого-цифровой преобразователь 1989
  • Анисимов Андрей Владимирович
SU1690195A1
Цифровой вольтметр среднеквадратического значения переменного напряжения 1988
  • Ванько Владимир Михайлович
  • Доронина Ольга Михайловна
  • Лавров Геннадий Николаевич
SU1652933A1
Устройство для воспроизведения функций 1984
  • Свиньин Сергей Федорович
  • Максимов Борис Аронович
SU1164745A1
Многоканальное устройство для ввода информации 1989
  • Строцкий Борис Михайлович
SU1633383A1
Аналого-цифровой преобразователь 1988
  • Анисимов Андрей Владимирович
SU1612374A1
ТАНКОВЫЙ БАЛЛИСТИЧЕСКИЙ ВЫЧИСЛИТЕЛЬ 1987
  • Преснухин Л.Н.
  • Бархоткин В.А.
  • Савченко Ю.В.
  • Воробьев А.П.
  • Горячев А.В.
  • Глущенко А.С.
  • Чуняев А.Н.
  • Тимукин В.А.
  • Копытин С.И.
RU2226715C2
Устройство для измерения параметров трехфазной сети 1985
  • Карасинский Олег Леонович
  • Руденко Наталья Анатольевна
  • Таранов Сергей Глебович
SU1307396A1
Цифроаналоговый измеритель средней частоты 1991
  • Строцкий Борис Михайлович
SU1775678A1
Цифровой регистратор повторяющихся сигналов 1987
  • Сафронов Валерий Павлович
  • Трубицков Сергей Владимирович
  • Шульман Александр Алексеевич
  • Рубцов Виктор Анатольевич
SU1610279A1

Реферат патента 1981 года Запоминающее устройство на приборах с переносом заряда

Формула изобретения SU 894 794 A1

I

Изобретение относится к вычислительной технике и автоматике, может быть использовано в качестве цифрового запоминающего устройства.

Известно запоминающее устройство, содержащее блоки ввода/вывода и сдвиговые регнс.тры на приборах с переносом заряда. Каждый регистр имеет входную схему ддя приема последовательных разрядов информации и выходную схему сравнения зарядов Ц.

Недостатком устройства является малая информационная емкость каждого разряда сдвигового регистра.

Наиболее близким по технической сущности к предлагаемому является запоминающее устройство, содержащее блок адресации, блок синхронизации, аналого-цифровые преобразователи, цифроаналоговые преобразователи, сдвиговые регистры, выход и вход каждого из которых подключены соответственно к информационному входу аналого-цифрового преобразователя и выходу цифро-аналогового преобразователя, а входы цифро-аналогового преобразователя подключены к выходам аналого-циф рового преобразователя. Известное устройство имеет повыщенную информационную емкость каждого разряда за счет хранения в каждом запоминающем злементе четырех уровней напряженияС2-1.

Недостатком устройства является низкая надежность работы, обусловленная тем, что . при записи, сштьшаиии и хранении напряжения в сдвиговом регистре на его уровень воз действуют различные дестабилизирующие факты (изменение длительности и амплитуды тактирующих импульсов, температурный и временюп дрейф, старение и т.п.). Это приводит к увеличению вероятности появления ощибки и не позволяет хранить в каждом запоминающем злементе более 4-х уровней напряжения.

Цель изобретения - повыщение надежности работы запоминающего устройства.

Поставленная цель достигается тем, что в запоминающее устройство на приборах с переносом заряда, содержащее аналого-цифровые преобразователи, цифро-аналоговые преобразователи, сдвиговые регистры, выход и вход каждого из которых подключены соответственно к информационному входу аналого-цифрового преобразователя и к выходу цифро-аналогового преобразователя, а входы цифро-аналогового преобразователя подключены к выходам аналого-цифрового преобразователя и к соответствуюидам входам адресного блока, блок синхро1шзации, дополнительно введены блоки фиксации напряжения, информационный вход и выход каждого из которых подключены соответственно к информационному и к опорному входу аналого-цифрового преобразователя, блок управления, вход которого подключен к выходу блока синхронизации, а выход - к управляющему входу блока фиксации напряжения..

Кроме того, блок управления содержит счетчик, вход которого является входом блока управления, и дешифратор, входы которого подключены к выходам счетчика, а выход дешифратора является выходом блока управления.

На чертеже приведена блок-схема запоминающего устройства на приборах с переносом заряда.

Запоминающее устройство содеряшт адресный блок I, адресные щины 2, шины 3 данных, управляющую щину 4, сдвиговые регистры 5 с информационными входами 6, цифроаналоговые преобразователи 7, аналого-щфровые преобразователи 8 с информационными входами 9 и опорными входами 10, блоки 11 фиксации напряжения с информационными входами 12 и управляющими входами 13, блок 14 синхронизации, блок 15 управления, содержащий, в свою очередь, счетчик 16 и дешифратор 17.

Устройство работает следующим образом.

Уровень сигнала, поступающего на управляющий вход 4 адресного блока I, определяет режим работы запоминающего устройства. В режиме записи, адресный блок 1, в соответствии с адресом , присутствующем на адресных шинах 2, выбирает цифро-аналоговый преобразователь 7 и подключает его входы к шинам 3 данных. При этом на выходе цифроаналогового преобразователя 7 появляется напряжение, уровень которого соответствует входному информационному коду. Это напряжение поступает на информационный вход 6 соответствующего сдвигового регистра 5 и запоминается в нем. Блок 14 синхронизации вырабатывает сдвигающие импульсы и синхронизирует работу сдвиговых регистров 5 и адресного блока I С каждым N-HbiM тактом, на входы всех цифро-аналоговых преобразователей 7 поступает максимальная кодовая комбинация и в сдвиговые регистры 5 заносится максимальный уровень напряже1шя, который в дальнейшем использу,ется как опорный для аналого-цифровых преобразователей 8, Величина определяется характеристиками сдвиговых регистров на приборах с переносом заряда и интенсивностью дестабилизирующих факторов. Кроме того, для синхронизации работы устройства необходимо, чтобы длина каждого сдвигаемого регистра 5 была кратна N, т.е. L kN, где L - длина сдвигового регистра k 1, 2,3, ... .

В режиме регенерации и считывания, выходы каждого аналого-цифрового п|реобразователя 8 подключаются ко входам соответствующих цифроаналоговых преобразователей 1. Напряжение, поступающее с выходов сдвигающих регастров 5 на входы аналого-цифровых пре.образователей 8, преобразуется в цифровую форму. Цифровые коды поступают на входы соответствующих цифроаналоговых преобразователей 7 и преобразуются в уровни напряжения которые снова запоминаются в сдвиговых регистрах. Таким образом происходит регенерация хранимой информации. Тактовые импульсы с выхода блока 14 синхронизации поступают на вход блока 15 управления, содержащего счетчик 16 и дешифратор 17. С каждым jN-ным тактом на его выходе, подключенному к управляющим входам 13 блоков И фиксации напряжения, появляется сигнал, по которому каждый из блоков 11 фиксации напряжения запоминает напряжение максимального уровня, присутствующее в этот момент у. него на информационном входе 12, и хранит его до следующего N-oro такта. Это напряжение подается на опорный вход 10 соответствующего аналого-цифрового преобразователя 8.

В зтом режиме цифровые коды с выходов аналого-цифровых преобразователей 8 поступают на соответствующие входы/выходы . адресного блока 1, который, в соответствии с адресом на шинах 2, подключает их к шинам 3 данных. Тем самым обеспечивается возможность считьшания информации по любому адресу.

В предлагаемом устройстве при кодировании информационных уровней напряжения аналого-цифровыми преобразователями, в качестве опорного напряжения берется напряжение максимального уровня, хрангмое в том же регистре и подверженное влиянию тех же дестабилизирующих факторов. Это значительно повышает надежность работы запоминающего устройства, что, в свою очередь, позволяет увеличить число уровней напряжения, хранимых в каждом запоминающем элементе, а значит повысить информационную емкость всего устройства в целом.

Ф о р мула изобретения Запоминающее устройство на приборах с переносом заряда, содержащее аналоге-дафровые преобразователи,, цифро-аналоговые преобразователи, сдвиговые регистры, выход и вход каждого из которых подключены соответственно к одному входу аналого-гщфрового преобразователя и к выходу цифро-аналогового пргеобразователя, а входы цифро-аналогового преобразователя подключены к выходам аналого-цифрового преобразователя и к соответ- . ствующим входам, адресного блока, блок синхронизации, отличающееся тем, что, с целью повышения надежности устройства, в него введены блоки фиксации напряжения, информационный вход и выход каждого из которых подключены соответственно к одаому и другому входу аналого-цифрового преобразователя, блок управления, вход которого подключен к выходу блока синхронизации а выход - к управляющему входу блока фиксации напряжения.

2. Устройство по п. 1, о т л и ч а ю щ ее с я тем, что блок управления содержит счетчик, вход которого является входом блока управления, и дешифратор, входы которого подключены к выходам счетчика, а выход дешифратора является выходом блока управления.

Источники инфо{)мации, принятые во внимарше при экспертизе

1.Патент США № 3891977, кл. G 11 С 11/40, 1975.2.Память емкостью 131 кбит на ПЗС структурах с многоуровневым хранением информации. - Электроника, 1977,. № 20.

SU 894 794 A1

Авторы

Деркач Юрий Петрович

Розман Борис Яковлевич

Тарчинский Александр Михайлович

Утяков Лев Лазаревич

Шехватов Борис Васильевич

Шустенко Сергей Николаевич

Даты

1981-12-30Публикация

1979-11-27Подача