Запоминающее устройство Советский патент 1986 года по МПК G11C29/00 

Описание патента на изобретение SU1252816A1

ного влияния элементов памяти накопителей 1 и 3 используется блокировка выборки строк накопителя 1 посредством группы элементов И 5, элементов

f

Изобретение относится к вычислительной технике и может быть использовано при изготовлении больших интегральных схем запоминающих устройств (БИС ЗУ) с произвольной выборкой.

Цель изобретения - повышение эффективной емкости устройства.

На чертеже изображена структурная схема запоминающего устройства.

Запоминающее устройство содержит основной матрцчный накопитель 1, первый 2 и второй 3 резервные накопители, числовые шины 4 накопителя 1, соедиенные с выходами элементов И 5, группы, одни из входов которых соединены с числовыми шинами 6 накопителя. 2 и с выходами дешифратора 7 адреса строк, имеющего входы 8. Устройство содержит также ос 1овиые 9, первый 10 и второй 11 резервные усилители записи и считывания, основной 12, первый 13 и второй 14 резервные формирователи сигналов записи и считывания, словарные числовые н1ины 15 накопителя 3, разрядные шины 16 накопителя 1, разрядную шину 17 накопителя 2, разрядную шину 18 накопителя 3, первый 19 и второй 20 триггеры, первый элемент И 21, вьпсод 22 которого подключен к одному из входов триггера 19, имеющего прямой выход 23.

Устройство имеет вход 24 данных, вход 25 разрешения записи и вход 26 выборки кристалла. Устройство также содержит первый 27 и второй 28 элементы задержки, имеющие соответственно выходы 29 и 30, второй 31 и третий 32 элементы И, элемент ИЛИ 33, имеющий выход 34, третий элемент И 35, имекнций входы 36 и 37 и вьгеод 38 первый сумматор 39 по модулю два, второй сумматор 40 по модулю два,- имеющий выход 41, блок 42 вывода ии- формаций, имеющий входы 43 и 44 и выход 45, дешифратор 46 адреса столбцов, имеющий входы 47 и выходы 48,

27 и 28 задержки, элементов И 31, 32 и элемента ИЛИ 33. Эта блокировка осуществляется после обращения к накопителю 1. 1 ил.

Устройство работает следующим образом,

В режиме записи информации на входы 8 и 47 дешифраторов 7 и 46 подаются соответственно коды адресов строки и столбца накопителя 1, в соответствии с которыми возбуждаются числовые шины 4 и 6 накопителей 1 и 2, а также числовая шина 15 накопителя 3 и разрядная шина 16 накопителя 1, На входы 24 и 26 устройства подаются входная информация, сигнал разрешения записи и сигнал выборки кристалла. Положим, что сигналы разрешения записи и выборки кристалла соответствуют уровню логической 1, Тогда на выходах элементов 27, 28 и 31-33 имеются сигналы логического О, Обращение к накопителям 2 и 3

запрещено, В выбранный элемент памяти накопителя 1 происходит запись информации. Затем сигнал разрешения записи снимается, происходит считывание информации, хранящейся в опрашиваемом

элементе памяти накопителя 1 и установление соответствия записываемой информации считываемой. Если обнаружено несоответствие, то на выходе 41 сумматора 40 единичный сигнал, который разрешает запись 1 в триггер 20, и она поступает на входы формирователей 13 и 14. Далее на выходе 29 элемента 27 задержки появляется управляющий сигнал, который через элементы

И 31 и ИЛИ 33 поступает на входы формирователей 13 и 14, а также блокирует выбранную числовую шину 4, В выбранные элементы памяти накопителей 2 и 3 записывается 1, Если бит информации в элементе памяти накопителя 1 хранится правильно, то в соответствующие элементы памяти накопителей 2 и 3 записывается О, Цикл записи закончен. Сигналы с входов

8,24-26 и 47 устройства снимаются, В режиме считывания необходимый элемент памяти накопителя 1 выбира

и

1

ется так же, как и в режиме записи. На входе 26 устройства имеется нулевой сигнал. На выходе 23 триггера 19 также О, Производится считывание бита информации из опрашиваемого элемента памяти накопителя 1, которы появляется на выходах усилителей 9. Далее на выходе 30 элемента 28 задержки появляется единичный сигнал, который разрешает считывание инфор- мации из накопителей 2 и 3 и запрещает через элемент И 5 обращение к элементу памяти накопителя 1. Считанные из накопителей 2 и 3 биты информации (назовем их проверочными) с выходов усилителей 10 и 11 поступают на входы элемента И 36. Если информация считывается из дефектного (отказавшего) элемента памяти накопителя 1, то на выходе 38 элемента И 35 единичный сигнал, который в сумматоре 39 инвертирует неправильный бит, считанный из накопителя 1. Этот бит информации через блок 42 вывода информации, управляемый при этом единичным сигналом на его входе 44, поступает на выход 45. Если информация считывается из исправного элемента памяти, то она проходит на выход устройства без изменений, по- скольку О.

на выходе 38 элемента И 35

Формула изобретения

Запоминающее устройство, содержащее основные и первый резервный усилители записи и считывания, дешифратор адреса столбцов, дешифратор адреса строк, основной и первый ре- зервный формирователи сигналов записи и считывания, первые элемент И и триггер, блок вывода информации, основной матричный накопитель, разрядные шины которых соединены соответственно с одними из информационных входов основных и первого резервного усилителей записи и считывания, первые вьпсоды и другие информационные входы которых подключены соответственно к первым входам и выходам основного и первого резервного формирователей сигналов записи и считывания, второй, третий и четвертый входы основного формирователя сигналов записи и считывания являются соответственно входами данных, разрешения записи и выборки кристал1252816

5 0 5 0 5 о

5

0

5

0

5

ла устройства, адресные входы основных усилителей записи и считывания соединены с выходами дешифратора адреса столбцов, выходы которого являются одними из адресных входов устройства, числовые шины первого резервного накопителя соединены с выходами дешифратора адреса строк, входы которого являются другими адресными входами устройства, входы первого элемента И подключены к входам разрешения записи и выборки кристалла устройства, выход соединен с входом установки в 1 первого триггера, вход ус±ановки в О которого соединен с входом выборки кристалла устройства, прямой выход первого триггера соединен с вторым входом первого резервного формирователя сигналов записи и считывания, а инверсный выход - с управляющим входом блока вывода информации, выход которого является информационным выходом устройства, отличающееся тем, что, с целью повьш1ения эффективной емкости, в него введены вторые резервные накопитель, усилитель записи и считывания и формирователь сигналов записи и считывания, первый и второй сумматоры по модулю два, второй триггер, первый и второй элементы задержки, элемент ИЛИ, элементы И с второго по четвертьй и группа элементов И, причем входы первого и второго элементов задержки соединены с входом выборки кристалла устройства, а выходы - с одними из входов второго и третьего элементов И, другие входы которых подключены к прямому выходу первого триггера, а выходы соединены с входами элемента ИЛИ, выход которого подключен к третьему входу первого резервного формирователя сигналов записи и считывания и к первым входам элементов И группы, вторые входы которых подключены к соответствующим числовым шинам первого резервного накопителя, а выходы - к числовым шинам основного матричного накопителя, выход второго резервного формирователя сигналов записи подключен к входу второго резервного усилителя записи и считывания один из выходов которого соединен с первыми входами второго резервного формирователя сигналов записи и считывания и четвертого элемента И, другой выход - с разрядной шиной второго резерпного накопителя, числовые шины которого соединены с разрядными шинами основного матричного накопителя и вторыми выходами основных усилителен записи и считывания, первые выходы которых подключены к первым входам первого и второго сумматоров по модулю два соответственно, вторые входы которых соединены соответственно с выходом четвертого элемента И и входом данных устройства, а выходы подключены к информационному входу блока вывода информации и одному из входов второго триггера, друРедактор 0.Головач

Заказ 4625/51Тираж 543 . Подписное

ВНИИПИ Государственного комитета СССР

по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5

«„...,„.„,.в.™---.- --- ------- ------ ---- -- ---- ------- ---- --- --- --- Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная, 4

гие входы которого соединены с выходом первого элемента задержки и входом выбора кристалла устройства, прямой выход второго триггера подключен

5 к четвертому входу первого резервного формирователя сигналов записи и считывания, первый вход которого соединен с вторым входом четвертого элемента И, второй, третий и четнер10 тьй входы второго резервного формирователя сигналов записи и считывания подключены соответственно к прямым выходам триггеров и выходу элемента ИЛИ.

Составитель В.Рудаков

Техред О.Сопко Корректор Е.Сирохман

Похожие патенты SU1252816A1

название год авторы номер документа
Запоминающее устройство 1983
  • Верниковский Евгений Александрович
  • Урбанович Павел Павлович
  • Конопелько Валерий Константинович
SU1107176A1
Полупроводниковое запоминающее устройство 1978
  • Сухоруков Владимир Алексеевич
  • Стоянов Анатолий Иванович
  • Хорошунов Василий Сергеевич
SU748508A1
Запоминающее устройство 1983
  • Верниковский Евгений Александрович
  • Калошкин Эдуард Петрович
  • Конопелько Валерий Константинович
  • Лосев Владислав Валентинович
  • Панфиленко Анатолий Кузьмич
  • Сухопаров Анатолий Иванович
  • Урбанович Павел Павлович
  • Фомин Владимир Юрьевич
SU1112412A1
Запоминающее устройство с автономным контролем 1982
  • Лосев Владислав Валентинович
  • Урбанович Павел Павлович
SU1043743A1
Репрограммируемое постоянное запоминающее устройство 1989
  • Корнейчук Виктор Иванович
  • Коляда Константин Вячеславович
  • Легейда Александр Владимирович
  • Сидоренко Владимир Павлович
  • Юхименко Юрий Анатольевич
SU1695384A1
Логическое запоминающее устройство 1981
  • Балашов Евгений Павлович
  • Жернак Александр Николаевич
  • Победнов Виктор Александрович
  • Спиридонов Виктор Валентинович
SU963099A1
Постоянное запоминающее устройство 1987
  • Урбанович Надежда Ивановна
SU1418816A1
Запоминающее устройство с произвольной выборкой 1977
  • Фурсин Григорий Иванович
SU769626A1
Оперативное запоминающее устройство 1986
  • Высочина Светлана Васильевна
  • Дедикова Валентина Митрофановна
  • Копытов Александр Максимович
  • Сидоренко Владимир Павлович
  • Солод Александр Григорьевич
  • Хоменко Анатолий Федорович
SU1483493A1
Запоминающее устройство 1981
  • Конопелько Валерий Константинович
  • Лосев Владислав Валентинович
  • Урбанович Павел Павлович
  • Верниковский Евгений Александрович
SU1010654A1

Реферат патента 1986 года Запоминающее устройство

Изобретение относится к вычислительной технике и может быть использовано при изготовлении больших интегральных схем запоминающих устройств (БИС ЗУ) с произвольной выборкой. Цель изобретения - повышение эффективной емкости устройства за счет сокращения числа дополнительных элементов памяти. Б устройстве реализован алгоритм функционирования ЗУ, состоящий в том, что завись (считывание) информации в первый 2 и второй 3 резервные накопители, представ- ляющие резервный столбец и резервную строку в БИС ЗУ, производится одновременно. Б устройстве разрядные шины 16 основного матричного накопителя 1 соединены с числовыми шинами 15 накопителя 3, что предъявляет жесткие требования к выработке управляющих сигналов. Для исключения взаимс В (Л Г-, 6 1C 01 го 00 О) г w I «V I

Формула изобретения SU 1 252 816 A1

Документы, цитированные в отчете о поиске Патент 1986 года SU1252816A1

Запоминающее устройство с самоконтролем 1981
  • Конопелько Валерий Константинович
  • Лосев Владислав Валентинович
  • Урбанович Павел Павлович
  • Верниковский Евгений Александрович
SU955209A1
Походная разборная печь для варки пищи и печения хлеба 1920
  • Богач Б.И.
SU11A1
Запоминающее устройство 1983
  • Верниковский Евгений Александрович
  • Урбанович Павел Павлович
  • Конопелько Валерий Константинович
SU1107176A1
Походная разборная печь для варки пищи и печения хлеба 1920
  • Богач Б.И.
SU11A1

SU 1 252 816 A1

Авторы

Урбанович Павел Павлович

Даты

1986-08-23Публикация

1985-02-12Подача