Текст описания приведен в факсимильном виде.
Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в умножителе. Техническим результатом является повышение быстродействия. Каждый разряд устройства в первом варианте реализации содержит два логических элемента НЕ, три логических элемента И-НЕ, три логических элемент ИЛИ-НЕ. 2 н.п. ф-лы, 9 ил.
1. Функциональная структура параллельного сумматора с предварительно вводимыми переносами, в которой условно «i» разряд включает логическую функцию f1(})-ИЛИ, в которой две функциональные входные связи являются функциональными входными связями разряда для приема аргументов слагаемых ni и mi, а функциональная выходная связь является выходной функциональной связью разряда для формирования аргумента первой промежуточной суммы S1 i и включает логическую функцию f1(&)-HE, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного канала для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал введены логические функции f1(&)-И-HE, f2(&)-И-НЕ и f3(&)-И-НЕ, а в условно отрицательный канал введены логические функции f2(&)-HE, f1(}&)-ИЛИ-НЕ и f2(}&)-ИЛИ-HE, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида
2. Функциональная структура параллельного сумматора с предварительно вводимыми переносами, в которой условно «i» разряд включает логическую функцию f2(})-ИЛИ, в которой две функциональные входные связи являются функциональными входными связями разряда для приема аргументов слагаемых ni и mi, и включает логические функции fi(&)-HE и f1(&)-И, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного канала для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал введены логические функции f2(&)-HE, f1(})-ИЛИ и f1(&)-И-HE, а в условно отрицательный канал введены логические функции f1(}&)-ИЛИ-НЕ и f2(}&)-ИЛИ-НЕ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида
УЭЙКЕРЛИ ДЖ | |||
Проектирование цифровых устройств | |||
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
- М.: «Постмаркет», 2002, с.508 | |||
СУММИРУЮЩЕЕ УСТРОЙСТВО | 1993 |
|
RU2069009C1 |
Устройство для сложения в двоичной избыточной системе счисления | 1981 |
|
SU997032A1 |
Параллельный сумматор | 1986 |
|
SU1594523A1 |
JP 62204332 A, 09.09.1987 | |||
JP 63197227 A, 16.08.1988. |
Авторы
Даты
2010-02-10—Публикация
2008-04-29—Подача