ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА С ПРЕДВАРИТЕЛЬНО ВВОДИМЫМИ ПЕРЕНОСАМИ (ВАРИАНТЫ) Российский патент 2010 года по МПК G06F7/50 

Описание патента на изобретение RU2381545C2

Текст описания приведен в факсимильном виде.

Похожие патенты RU2381545C2

название год авторы номер документа
СПОСОБ ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ, И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ 2006
  • Петренко Лев Петрович
RU2362205C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА ДЛЯ УМНОЖИТЕЛЯ, В КОТОРОМ АРГУМЕНТЫ СЛАГАЕМЫХ ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ ЯВЛЯЮТСЯ АРГУМЕНТАМИ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1, 0, -1) В ПОЗИЦИОННО-ЗНАКОВОМ ЕЕ ФОРМАТЕ f(+/-) (ВАРИАНТЫ) 2008
  • Петренко Лев Петрович
RU2386162C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА УСЛОВНО "i" РАЗРЯДА ПАРАЛЛЕЛЬНОГО СУММАТОРА ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) В ЕЕ ПОЗИЦИОННО-ЗНАКОВОМ ФОРМАТЕ f(+/-) 2008
  • Петренко Лев Петрович
RU2380741C1
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО ПОЗИЦИОННО-ЗНАКОВОГО СУММАТОРА АРГУМЕНТОВ СЛАГАЕМЫХ ДВУХ ФОРМАТОВ ДВОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(2) И ПОЗИЦИОННО-ЗНАКОВОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+/-) (ВАРИАНТЫ) 2008
  • Петренко Лев Петрович
RU2390050C2
СПОСОБ ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ, И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ 2006
  • Петренко Лев Петрович
RU2375742C2
УСТРОЙСТВО ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ 2006
  • Петренко Лев Петрович
RU2363978C2
СПОСОБ ФОРМИРОВАНИЯ ЛОГИКО-ДИНАМИЧЕСКОГО ПРОЦЕССА ПРЕОБРАЗОВАНИЯ УСЛОВНО МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ [n]f(+/-) И [m]f(+/-) В ФУНКЦИОНАЛЬНОЙ СТРУКТУРЕ СУММАТОРА f(Σ) БЕЗ СКВОЗНОГО ПЕРЕНОСА f(←←) И ТЕХНОЛОГИЧЕСКИМ ЦИКЛОМ ∆t → 5∙f(&)-И ПЯТЬ УСЛОВНЫХ ЛОГИЧЕСКИХ ФУНКЦИЙ f(&)-И, РЕАЛИЗОВАННЫЙ С ПРИМЕНЕНИЕМ ПРОЦЕДУРЫ ОДНОВРЕМЕННОГО ПРЕОБРАЗОВАНИЯ АРГУМЕНТОВ СЛАГАЕМЫХ ПОСРЕДСТВОМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) И ФУНКЦИОНАЛЬНЫЕ СТРУКТУРЫ ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТ РУССКОЙ ЛОГИКИ) 2013
  • Петренко Лев Петрович
RU2523876C1
ВХОДНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-) (ВАРИАНТЫ) 2007
  • Петренко Лев Петрович
RU2378682C2
ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ИЗБИРАТЕЛЬНЫМ ЛОГИЧЕСКИМ ДИФФЕРЕНЦИРОВАНИЕМ d*/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ ±[S ] МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ СЛАГАЕМЫХ ±[n]f(+/-) и ±[m]f(+/-) (ВАРИАНТЫ) 2009
  • Петренко Лев Петрович
RU2424548C1
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ЛОГИКО-ДИНАМИЧЕСКОГО ПРОЦЕССА ПОСЛЕДОВАТЕЛЬНОЙ СКВОЗНОЙ АКТИВИЗАЦИИ НЕАКТИВНЫХ АРГУМЕНТОВ "0" ВТОРОЙ ПРОМЕЖУТОЧНОЙ СУММЫ +[S ]f(&)-И В СУММАТОРЕ f(Σ) ПРИ ПРЕОБРАЗОВАНИИ ПОЗИЦИОННЫХ АРГУМЕНТОВ СЛАГАЕМЫХ [n]f(2) И [m]f(2) (ВАРИАНТЫ) 2010
  • Петренко Лев Петрович
RU2450325C2

Иллюстрации к изобретению RU 2 381 545 C2

Реферат патента 2010 года ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА С ПРЕДВАРИТЕЛЬНО ВВОДИМЫМИ ПЕРЕНОСАМИ (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в умножителе. Техническим результатом является повышение быстродействия. Каждый разряд устройства в первом варианте реализации содержит два логических элемента НЕ, три логических элемента И-НЕ, три логических элемент ИЛИ-НЕ. 2 н.п. ф-лы, 9 ил.

Формула изобретения RU 2 381 545 C2

1. Функциональная структура параллельного сумматора с предварительно вводимыми переносами, в которой условно «i» разряд включает логическую функцию f1(})-ИЛИ, в которой две функциональные входные связи являются функциональными входными связями разряда для приема аргументов слагаемых ni и mi, а функциональная выходная связь является выходной функциональной связью разряда для формирования аргумента первой промежуточной суммы S1i и включает логическую функцию f1(&)-HE, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного канала для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал введены логические функции f1(&)-И-HE, f2(&)-И-НЕ и f3(&)-И-НЕ, а в условно отрицательный канал введены логические функции f2(&)-HE, f1(}&)-ИЛИ-НЕ и f2(}&)-ИЛИ-HE, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

2. Функциональная структура параллельного сумматора с предварительно вводимыми переносами, в которой условно «i» разряд включает логическую функцию f2(})-ИЛИ, в которой две функциональные входные связи являются функциональными входными связями разряда для приема аргументов слагаемых ni и mi, и включает логические функции fi(&)-HE и f1(&)-И, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного канала для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал введены логические функции f2(&)-HE, f1(})-ИЛИ и f1(&)-И-HE, а в условно отрицательный канал введены логические функции f1(}&)-ИЛИ-НЕ и f2(}&)-ИЛИ-НЕ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

Документы, цитированные в отчете о поиске Патент 2010 года RU2381545C2

УЭЙКЕРЛИ ДЖ
Проектирование цифровых устройств
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
- М.: «Постмаркет», 2002, с.508
СУММИРУЮЩЕЕ УСТРОЙСТВО 1993
  • Виневская Л.И.
  • Станишевский О.Б.
  • Ерохин А.В.
  • Рыжих О.А.
RU2069009C1
Устройство для сложения в двоичной избыточной системе счисления 1981
  • Телековец Валерий Алексеевич
SU997032A1
Параллельный сумматор 1986
  • Телековец Валерий Алексеевич
  • Телековец Марина Валериевна
SU1594523A1
JP 62204332 A, 09.09.1987
JP 63197227 A, 16.08.1988.

RU 2 381 545 C2

Авторы

Петренко Лев Петрович

Даты

2010-02-10Публикация

2008-04-29Подача