ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ Российский патент 2016 года по МПК G06F7/57 H03K19/23 

Описание патента на изобретение RU2580798C1

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические преобразователи (см., например, патент РФ 2281545, кл. G06F 7/57, 2006 г.), которые реализуют любую из четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2294007, кл. G06F 7/57, 2007 г.), который содержит мажоритарные элементы и с помощью четырех сигналов константной настройки реализует любую из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты и низкое быстродействие, обусловленные соответственно тем, что прототип содержит девятнадцать мажоритарных элементов, и максимальное время задержки распространения сигнала в нем определяется выражением Δt=6ΔtM, где ΔtM есть время задержки мажоритарного элемента.

Техническим результатом изобретения является уменьшение аппаратурных затрат и повышение быстродействия при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем одиннадцать мажоритарных элементов, которые имеют по три входа, особенность заключается в том, что выходы i-го (), j-го () и восьмого мажоритарных элементов соединены соответственно со вторыми входами (i+1)-го, (j+1)-го и девятого мажоритарных элементов, третьи входы k-го () и седьмого мажоритарных элементов подключены соответственно к выходам (15-2k)-го и десятого мажоритарных элементов, а выход четвертого мажоритарного элемента является выходом логического преобразователя, первый, второй, третий и четвертый настроечные входы которого соединены соответственно с первым входом первого мажоритарного элемента, объединенными первыми входами второго, десятого мажоритарных элементов, объединенными первыми входами третьего, четвертого, пятого, шестого мажоритарных элементов и объединенными первыми входами седьмого, восьмого, девятого мажоритарных элементов.

На чертеже представлена схема предлагаемого логического преобразователя.

Логический преобразователь содержит мажоритарные элементы 11,…,111, которые имеют по три входа, причем выходы элементов 1i (), 1j{) и 18 соединены соответственно со вторыми входами элементов 1i+1, lj+1 и 19, третьи входы элементов 1k () и 17 подключены соответственно к выходам элементов 115-2k и 110, а выход элемента 14 является выходом логического преобразователя, первый, второй, третий и четвертый настроечные входы которого соединены соответственно с первым входом элемента 11, объединенными первыми входами элементов 12, 110, объединенными первыми входами элементов 13, 14, 15, 16 и объединенными первыми входами элементов 17, 18, 19.

Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первом,…,четвертом настроечных входах фиксируются соответственно необходимые сигналы f1,…,f4 ∈ {0,1} константной настройки. На вторые входы элементов 15, 18, первый вход элемента 111; третьи входы элементов 15, 18, второй вход элемента 111; третьи входы элементов 16, 19 111; вторые и третьи входы элементов 11, 110 подаются соответственно двоичные сигналы х1; х2; х3; х4 и х51,…,х5 ∈ {0,1}). На выходе мажоритарного элемента 1m () имеем maj(аm1m2m3)=аm1аm2 ∨ аm1аm3 ∨ аm2аm3, где аm1m2m3 и ∨, · есть соответственно сигналы на его первом, втором, третьем входах и символы операций ИЛИ, И. Следовательно, сигнал на выходе элемента 14 определяется выражением

в котором Таким образом, на выходе предлагаемого преобразователя получим

где τ1,…,τ5 есть простые симметричные булевые функции пяти аргументов x1,…,x5 (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974). При этом указанный преобразователь содержит одиннадцать мажоритарных элементов, а максимальное время задержки распространения сигнала в нем определяется выражением Δt=4ΔtМ (ΔtM - время задержки мажоритарного элемента).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь с помощью четырех сигналов константной настройки реализует любую из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и обладает меньшими по сравнению с прототипом аппаратурными затратами и более высоким быстродействием.

Похожие патенты RU2580798C1

название год авторы номер документа
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2016
  • Андреев Дмитрий Васильевич
RU2629451C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2014
  • Андреев Дмитрий Васильевич
  • Бозин Александр Михайлович
  • Николаев Пётр Валерьевич
  • Яманчев Андрей Сергеевич
RU2559708C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2014
  • Андреев Дмитрий Васильевич
RU2549151C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2014
  • Андреев Дмитрий Васильевич
RU2549158C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2017
  • Андреев Дмитрий Васильевич
RU2689185C2
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2005
  • Андреев Дмитрий Васильевич
RU2294007C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2003
  • Андреев Д.В.
RU2248034C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2013
  • Андреев Дмитрий Васильевич
RU2517720C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2023
  • Андреев Дмитрий Васильевич
RU2809210C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2011
  • Андреев Дмитрий Васильевич
  • Кузнецов Игорь Алексеевич
  • Носов Сергей Борисович
RU2443009C1

Иллюстрации к изобретению RU 2 580 798 C1

Реферат патента 2016 года ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является уменьшение аппаратурных затрат и повышение быстродействия. Устройство содержит одиннадцать мажоритарных элементов (11,…111). 1 ил.

Формула изобретения RU 2 580 798 C1

Логический преобразователь, предназначенный для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, содержащий одиннадцать мажоритарных элементов, которые имеют по три входа, отличающийся тем, что выходы i-го ( i = 1,3 ¯ ) , j-го ( j = 5,6 ¯ ) и восьмого мажоритарных элементов соединены соответственно со вторыми входами (i+1)-го, (j+1)-го и девятого мажоритарных элементов, третьи входы k-го ( k = 2,4 ¯ ) и седьмого мажоритарных элементов подключены соответственно к выходам (15-2k)-го и десятого мажоритарных элементов, а выход четвертого мажоритарного элемента является выходом логического преобразователя, первый, второй, третий и четвертый настроечные входы которого соединены соответственно с первым входом первого мажоритарного элемента, объединенными первыми входами второго, десятого мажоритарных элементов, объединенными первыми входами третьего, четвертого, пятого, шестого мажоритарных элементов и объединенными первыми входами седьмого, восьмого, девятого мажоритарных элементов.

Документы, цитированные в отчете о поиске Патент 2016 года RU2580798C1

ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2005
  • Андреев Дмитрий Васильевич
RU2294007C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2005
  • Андреев Дмитрий Васильевич
RU2281545C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2013
  • Андреев Дмитрий Васильевич
RU2517720C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2013
  • Андреев Дмитрий Васильевич
RU2542895C1
МЕТАЛЛОПОРИСТЫЙ ПРОПИТАННЫЙ КАТОД ДЛЯ МАГНЕТРОНА 2007
  • Смирнов Вячеслав Александрович
  • Синицына Елена Николаевна
  • Куликова Людмила Ивановна
  • Гусева Тамара Федоровна
RU2342732C1
JP 59194535 A, 05.11.1984
US 3458240 A, 29.07.1969.

RU 2 580 798 C1

Авторы

Андреев Дмитрий Васильевич

Даты

2016-04-10Публикация

2015-03-13Подача