Устройство определения конца блока циклического кода Советский патент 1983 года по МПК H04L7/04 

Описание патента на изобретение SU1061279A1

шестого, пятого, третьего и второго элементов И подключены к первому, второму, третьему и четвертому входам первого регистра сдвига с обратными связями.

а выход одиннадцатого элемента И подключен ко входу второго счетчика импульсов, выход которого, а также выход инвертора являются выходами устройства.

Похожие патенты SU1061279A1

название год авторы номер документа
УСТРОЙСТВО ЗАЩИТЫ ОТ ОШИБОК 1998
  • Кейн Э.Р.
  • Макаренко С.Н.
  • Мельников А.А.
RU2127943C1
Устройство для кодирования и декодирования циклических кодов 1985
  • Бронов Виталий Григорьевич
SU1302440A1
Устройство для декодирования циклических кодов 1985
  • Бронов Виталий Григорьевич
SU1241480A1
Помехоустойчивый кодек для передачи дискретных сообщений 1990
  • Ассанович Борис Алиевич
  • Ситкевич Татьяна Анатольевна
SU1727201A2
Устройство для передачи и приема самосинхронизирующихся кодограмм 1986
  • Бронов Виталий Григорьевич
SU1403379A1
Устройство для приема телесигналов 1981
  • Орлов Александр Георгиевич
SU1003127A1
Устройство избирательного вызова и передачи кодограмм 1983
  • Мажаров Геннадий Васильевич
  • Плотников Виктор Георгиевич
  • Привалов Юрий Иванович
SU1136326A1
СЕЛЕКТОР ИМПУЛЬСОВ ЗАДАННОЙ КОДОВОЙ КОМБИНАЦИИ 1994
  • Медведев А.Н.
  • Сорокина Е.С.
  • Хазов Г.А.
RU2076455C1
Многоканальное устройство ввода информации 1988
  • Кулаковский Анатолий Федорович
  • Камшилин Владимир Васильевич
SU1529238A1
Устройство для обнаружения импульс-НыХ КОдОВыХ КОМбиНАций 1979
  • Самохин Василий Трофимович
  • Королев Анатолий Прокофьевич
  • Александрова Татьяна Васильевна
SU813747A1

Иллюстрации к изобретению SU 1 061 279 A1

Реферат патента 1983 года Устройство определения конца блока циклического кода

УСТРОЙСТВО ОПРЕДЕЛЕНИЯ КОНЦА БЛОКА ЦИК ЛИЧЕСКОГО КОДА, содержащее приемный регистр и последовательно соединенные первый регистр сдвига, с обратными связями, первый элемент ИЛИ и инвертор, отличающееся тем, что, с целью повышения точности определения конца блока циклического кода путем уменьшения вероятности ложного фазирования, введены второй регистр сдвига с обратными связями, дешифратор, блок памяти, тринадцать элементов И, второй элемент ИЛИ, линия задержки, два счетчика импульсов, два управляющих триггера, триггер фазирования и генератор тактовых импульсов, при этом выходы приемного регистра подключены к первым входам первого, третьего и четвертого элементов И, причем к вторым входам первого и четвертого элементов И, а также ко входу линии задержки и первым входам первого счетчика импульсов, втррого элемента ИЛИ, второго и одиннадцатого элементов И подключен выход генератора тактовых импульсов, а выход восьмого элемента И подключен к первому входу второго регистра сдвига с обратными связями непосредственно и через блок памяти к первому входу девятого элемента И, к второму входу которого, а также к вторым входам третьего и одиннадцатого элементов И и третьим входам первого и четвертого элементов И подключен прямой выход триггера фазирования, инверсный выход которого подключен к первым входам двенадцатого и тринадцатого элементов И и второму входу второго элемента И, причем выходы седьмого, четвертого, первого, второго и девятого элементов И подключены к второму, третьему, четвертому, пятому и шестому входам второго регистра сдвига с обратными связями, выход которого подключен к второму входу первого элемента И, выход инверто ра подключен к нулевому входу триггера фазирования и второму входу первого счетчика импульсов, выход которого подключен ко входу дешифратора, первый выход которого подключен к информационному входу первого управляющего триггера, к нулевому входу которого и информа ционному входу второго управляющего триг(Л гера подключен второй выход дещифратора, третий и четвертый выходы которого подключены соответственно к нулевому входу второго управляющего триггера и первому входу десятого элемента И, к второму входу которого подключен выход инвертора, выход десятого элемента И подключен к информационному входу триггера фазирования, при этом выход линии задержки О5 подключен к второму входу второго элемента . ИЛИ, выход которого подключен к третьим входам третьего и девятого элеЮ ментов И, а выходы первого и второго управляющих триггеров подключены соотсо ветственно к вторым входам двенадцатого и тринадцатого элементов И, причем вход приемного регистра объединен с первыми входами пятого и седьмого элементов И и является первым входом устройства, вторым входом которого являются объединенные первые входы шестого и восьмого элементов И, выход двенадцатого элемента И подключен к вторым входам щестого и седьмого элементов И, выход тринадцатого элемента И подключен к вторым входам пятого и восьмого элементов И, выходы

Формула изобретения SU 1 061 279 A1

Изобретение относится к электросвязи и может быть использовано в многоканальных системах передачи данных.

Известно устройство циклового фазирования, содержащее последовательно соединенные дешифратор синхрогруппы, блок анализа, управляемый делитель, элемент И, блок определения сбоев и реверсивный счетчик с подключенным к нему через дешифратор нулевого заданного состояния триггером индикации 1.

Недостатком известного устройства является большое время фазирования.

Наиболее близким к предлагаемому является устройство определения конца блока циклического кода, содержащее прие1мный регистр и последовательно соединенные первый регистр сдвига с обратными связями, первый элемент ИЛИ и инвертор 2.

Однако известное устройство характеризуется низкой точностью определения конца блока циклического кода из-за большой вероятности ложного фазирования.

Цель изобретения - повышение точности определения конца блока циклического кода путем уменьшения вероятности ложного фазирования.

Поставленная цель достигается тем, что в устройство определения конца блока циклического кода, содержащее приемный регистр и последовательно соединенные первый регистр сдвига с обратными связями, первый элемент ИЛИ и инвертор, введены второй регистр сдвига с обратными связями, дешифратор, блок памяти, тринадцать элементов И, второй элемент ИЛИ, линия задержки, два счетчика импульсов, два управляющих триггера, триггер фазирования и генератор тактовых импульсов (ГТИ), при этом выходы приемного регистра подключены к первым входам первого, третьего и четвертого элементов И, причем к вторым входам первого и четвертого элементов И, а также ко входу линии задержки и первым входам первого счетчика импульсов, второго элемента ИЛИ, второго и одиннадцатого элементов И подключен выход генератора тактовых импульсов, а выход восьмого элемента И подключен к первому входу второго регистра сдвига с обратными связями непосредственно и через блок памяти к первому входу девятого элемента И,

к второму входу которого, а также к вторым входам третьего и одиннадцатого элементов И и третьим входам первого и четвертого элементов И подключен прямой выход триггера фазирования, инверсный выход которого подключен к первым входам двенадцатого и тринадцатого элементов И и второму входу второго элемента И, причем выходы седьмого, четвертого, первого, второго и девятого элементов И подключены к второму, третьему, четвертому, пятому и шестому входам второго регистра сдвига с обратными связями, выход которого подключен к второму входу первого элемента И, выход инвертора подключен к нулевому входу триггера фазирования и второму входу первого счетчика импульсов, выход которого подключен ко входу дешифратора, первый выход которого подключен к информационному входу первого управляющего триггера, к нулевому входу которого и информационному входу второго управляющего триггера подключен второй выход дешифратора, третий и четвертый выходы которого подключены соответственно к нулевому входу второго управляющего .триггера и первому входу десятого элемента И, к второму входу которого подключен выход инвертора, выход десятого элемента И подключен к информационному входу триггера фазирования, при этом выход линии задержки подключен к второму входу второго элемента ИЛИ, выход которого цодключен к третьим входам третьего и девятого элементов И, а выходы первого и второго управляющих триггеров подключены соответственно к вторым входам двенадцатого и тринадцатого элементов И, причем вход приемного регистра объединен с первыми входами пятого и седьмого элементов И и является первым входом устройства, вторым входом которого являются объединенные первые входы шестого и восьмого элементов И, выход двенадцатого элемента И подключен к вторым входам шестого и седьмого элементов И,выход тринадцатого элемента И подключен к вторым входам пятого и восьмого элементов И, выходы шестого, пятого, третьего и второго элементов И подключены к первому, второму, третьему и четвертому входам цервого регистра сдвига с обратными связями, а выход одиннадцатого элемента И подключен ко входу второго счетчика импульсов, выход которого, а также выход инвертора являются выходами устройства. На чертеже представлена структурная схема устройства. Устройство определения конца блока циклического кода содержит приемный регистр 1, регистры 2 и 3 сдвига с обратными связями, блок 4 памяти, инвертор 5, Ю элементы И 6-18, управляющие триггеры 19 и 20, триггер 21 фазирования, дешифратор 22, генератор 23 тактовых импульсов, счетчики 24 и 25 импульсов, линию задержки 26, элементы ИЛИ 27 и 28. Устройство работает следующим обра- 5 зом. Из кодовых комбинаций, принимаемых по двум параллельным каналам связи формируются две вспомогательные кодовые комбинации путем замены части разрядов в Q кодовой комбинации, принимаемой по одному каналу, частью разрядов из кодовой комбинации, принимаемой по другому каналу. Группы разрядов, на которые делится кодовая комбинация первого канала, обозна- 25 чают как т и mj и Kj - группы разрядов из комбинации второго канала. Для формирования вспомогательных ко- . довых комбинаций в устройстве происходят следующие операции. Первый счетчик 24 импульсов произво- 0 дит следующие операции. Первый счетчик 24 импульсов производит подсчет вырабатываемых генератором 23 тактовых импульсов синхронизирующих сигналов. Дешифратор 22 выделяет четыре опредеЛенных состояния первого счетчика 24 импульсов. При поступлении первого разряда комбинации по сигналу с первого выхода дешифратора 22 происходит установка в единичное состояние первого управляющего триггера 19. По сигналу С вы- до хода первого управляющего триггера 19 через двенадцатый элемент И 17 разрешается поступление на вход второго регистра 3 сдвига с обратными связями через седьмой элемент И 12 группы разрядов т к на вход первого регистра 2 сдвига с обрат- 45 ными связями через шестой элемент И 11 группы разрядов т. Сигнал на втором выходе дешифратора 22 появляется после принятия последнего разряда из группы разрядов т или mj По этому сигналу происходит установка в

нулевое состояние первого управляющего триггера 19 и в единичное состояние второго управляющего триггера 20. По сигналу с выхода второго управляющего триг гера 20 через тринадцатый элемент И 18 разрешается поступление на вход первого регистра 2 сдвига с обратными связями через пятый элемент И 10 группы разря,

тельности разрядов, поступают на вход линии задержки 26, на выходе которой формируется импульсная последовательность, сдвинутая относительно вырабатываемой импульсной последовательности ГТИ 23

55 на половину периода., Таким образом, на выходе второго элемента ИЛИ 28, первый вход которого соединен с выходом ГТИ 23, дов К и через восьмой элемент И 13 на вход второго регистра 3 сдвига с обратными связями группы разрядов К{. При постун лении в регистры 2 и 3 сдвига с обратными связями носледнегоразряда из группы К,. сигналом с третьего выхода дешифратора 22 происходит установка в нулевое состояние второго управляющего триггера 20. В процессе формирования вспомогательных кодовых комбинаций на первые входы двенадцатого и тринадцатого элементов И 17 и 18 поступает сигнал высокого уровня с нулевого выхода триггера 21 фазирования, что соответствует отсутствию режима фазирования. При синфазном приеме информации в результате декодирования вспомогательных кодовых комбинаций на выходах обоих регистров 2 и 3 сдвига с обратными связями получаются нулевые остатки, а на выходе инвертора 5 сигнал высокого УРОвня, означающий синфазную работу устройства. В случае нарущения синфазной работы после декодирования вспомогательных кодовых комбинаций в регистрах 2 и 3 сдвига с обратными связями получаются ненулевые остатки. Сигналом высокого уровня с выхода первого элемента ИЛИ 27, объединяющего выходы обоих регистров 2 и 3 сдвига с обратными связями по импульсу с четвертого выхода дешифратора 22, соответствующего принятию последнего разряда кодовой комбинации, через десятый элемент И 15 установлен в единичное состояние триггер 21 фазирования. По сигналу с его единичного выхода устройство переходит в режим фазирования, В этом режиме устройство функционирует следующим образом, По сигналу высокого уровня с прямого выхода триггера 21 фазирования разрешается прохождение сигналов через третий, четвертый и девятый элементы И 6, 3, 4, 14. OTdyTCTBHeM сигнала высокого уровня на его инверсном выходе запрещается формирование вспомогательных кодовых комбинаций и прохождение тактовых импульсов сдвига на оба регистра 2 и 3 сдвига с обратными связями через второй элемент И 7 (происходит запоминание остатков от декодирования вспомогательных комбинаций). С выхода генератора 23 тактовых импульсов синхронизирующие сигналы. соответствующие принимаемой последоваа второй - с выходом лин,ии задержки 26, происходит чередование тактовых импульсов (Ti) с сдвинутыми тактовыми импульсами (ТС).

Если синфазный при.ем нарушен в первом канале, то для поиска синфазного положения в приемном регистре 1 происходит последовательный прием поступающих по первому каналу разрядов. При принятии очередного разряда происходит сдвиг записанной в нем комбинации в сторону старших разрядов, со стиранием старшего разряда прсдыдушей комбинации. В соответствии С полученной в приемно.м регистре 1 комбинацией изменяются и остатки от декодирования групп разрядов m и KI. С этой целью из остатка от декодирования вспомогательной кодовой комбинации второго регистра 3 сдвига с обратными связями происходит выделение только остатка от декодирования группы разрядов ш, для чего остаток от декодирования второго регистра 3 сдвига с обратными связями суммируется по модулю два с группой разрядов К2, записанными в блок 4 памяти. В первом регистре 2 сдвига с обратными связями выделяется остаток от декодирования группы разрядов mj, для этого остаток от декодирования первого регистра 2 сдвига с обратными связями суммируется по модулю два с группой разрядов Ki, хранящейся в приемном регистре 1. Поступление данных групп разрядов К и Kj на входы регистров 2 и 3 сдвига с обратными связями нроисходит через пятый и девятый элементы И 8 и 14 по импульсам ТС. По тактовым импульсам ТИ происходит поступление очередного разряда в приемный регистр 1 и суммирование в первом регистре 2 сдвига с обратными связями выделенного там-остатка от декодирования группы разрядов ш с измененной группой разрядов К.1 (группа разрядов К На входы первого регистра 2 сдвига с об ратными связями заводится через пятый элемент И 8).

Во втором регистре 3 с обратными связями выделенный там остаток от декодирования группы разрядов т суммируется с комбинацией вида (, 4-S )hj, где S -матрица переходов для циклических кодов;

тА - старший разряд предыдущей KOf.;бийации;

-новый разряд, поступающий на

..вход устройства;

hi -вектор столбец проверочной матрицы.

, Значение нового младилего разряда группы разрядов m и старшего разряда группы ш предыдущей комбинации поступают из приемного регистра 1 по импульсам ТИ через четвертый и первый элемент И 9 и 6. После коррекции остатка от декодирования О группы разрядов т на входы второго регистра 3 сдвига с обратными связями поступает через девятый элемент И 14 для суммирования по модулю два с полученным там остатком группа разрядов К2- Поступление данной группы разрядов на входы второго регистра 3 сдвига с обратными связями происходит также по данному импульсу ТИ. В результате чего во втором регистре 3 сдвига с обратными связями образуется остаток от декодирования новой вспомо0 гательной комбинации.

Данные операции повторяются до получения в обоих регистрах 2 и 3 сдвига с обратными связями нулевых остатков. В данном случае сигналом высокого уров5 ня с выхода инвертора 5 установлен в нулевое состояние триггер 21 фазирования, что означает окончание режима фазирования. Кроме того, сигналом с выхода инвертора 5 для синфазной выработки управляющих импульсов производится сброс

° в нулевое состояние первого счетчика 24 импульсов.

По количеству тактовых импульсов, подсчитанных во втором счетчике 25 импульсов, происходит определение временной разности прихода кодовых комбинаций по обоим каналам. Для определения данной величины единичный выход триггера 21 фазирования соединен с первым входом одиннадцатого элемента И 16, второй вход которого подключен к выходу генератора

0 23 тактовых импульсов, т. е. при назначении режима фазирования во втором счетчике 25 импульсов, вход которого соединен с выходом одиннадцатого элемента И 16, происходит подсчет количества тактовых импульсов, определяющих длительность ре5 жима фазирования.

Таким образом, устройство обеспечивает уменьшение вероятности ложного фазирования.

Документы, цитированные в отчете о поиске Патент 1983 года SU1061279A1

Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Устройство для синхронизации по циклам 1972
  • Даниэлян Станислав Арташесович
  • Колтунов Михаил Натанович
  • Коновалов Герман Васильевич
  • Супер Юрий Моисеевич
  • Ячевский Виктор Иванович
SU439936A1
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды 1921
  • Богач Б.И.
SU4A1
Аппарат для очищения воды при помощи химических реактивов 1917
  • Гордон И.Д.
SU2A1
УСТРОЙСТВО ОПРЕДЕЛЕНИЯ КОНЦА БЛОКА ЦИКЛИЧЕСКОГО 0
SU407428A1
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды 1921
  • Богач Б.И.
SU4A1

SU 1 061 279 A1

Авторы

Лосев Юрий Иванович

Орлов Анатолий Петрович

Бердников Анатолий Георгиевич

Даты

1983-12-15Публикация

1982-07-16Подача