Устройство управления для доменной памяти Советский патент 1984 года по МПК G11C11/14 

Описание патента на изобретение SU1075311A1

ч1

СП

со Изобретение относится к вычислительной технике и может быть исполь зовано при построении запоминающих устройств с последовательно-параллельной организацией памяти на кольцевых сдвигающих регистрах, например, с использованием цилиндрических магнитных доменов. Известен блок управления для зап минающего устройства с последовател ным доступом,содержащий .логические элементы,соединенные с кольцевыми сдвигающими регистрами и позволяющи выбрать режим работы устройства:запись новой информации или регенерац информации, считываемой с выходов сдвигаквдих регистров, являющихся выходами запоминакадего устройства l Недостатком этого блока управления явдяется отсутствие возможности быстрого (в так;те работы устройства и.склмченн,я дефектных кольце вых сдви гающих регистров при наличии послед них в запоминающем устройстве. Наиболее близким техническим решением к изобретению является устро ство управления для запоминающего устройства, содержащее генератор им пульсов, соединенный с тактовыми входами кольцевых сдвигающих регист ров и счетчиком, блоки записи и счи тывания, элементы И по количеству запоминающих ячеек кольцевых сдвигающих регистров, дешифратор и сумматор 2 . Недостатком известного устройств является отсутствие элементов и бло ков, а также связей, позволяющих локализовать дефектные кольцевые сдвигающие регистры в считываемых массивах информации и автоматически (в такте работы устройства) исключить их, производя сжатие всей считанной информации, и,наоборот, обеспечить запись информации в годные сдвигакнцие регистры. Отсутствие синхронизации процессов записи и считывания с синхронным исключением дефектных кольцевых сдвигающих регистров приводит к увеличениюколичества разрядов выходного числового регистра. Целью изобретения является упрощение устройства управления для доменной памяти. Поставленная цель достигается тем, что в устройстве управления дл доменной памяти, содержащем блок записи, выходы которого соединены с ВХОДЕ1МИ кольцевых информационных ре гистров, блок считывания, входы которого соединены с выходами кольцевых информационных регистров, гщресный накопитель, вход которого подключен к шине тактовых импульсов элементы И и числовой регистр, пара лельные входы и выходы которого являются соответственно входами и выходами устройства, первый вход первого элe.eнтa И подключен к шине тактовых импульсов,второй вход подключен к выходу адресного накопителя,а выход подключен к управляющему входу числового регистра, первый вход второго элемента И подключен к выходу блока считывания, второй вход соединен с шиной сигнала разрешения считывания, а выход подключен к информационному входу числового регистра, первый вход третьего элемента И подключен к информационному выходу числового регистра, второй вход подключен к шине сигнала разрешения записи, а выход подключен ко входу блока записи. На чертеже изображена блок-схема предложенного устройства управления для доменной памЖти. Устройство управления для доменной памяти содержит блок 1 записи, выходы которого соединены со входами 2 кольцевых информационных регистров 3, блок 4 считывания, входы которого соединены с выходами регистров 3, адресный накопитель 5 для хранения карты годности, вход которого подключен к шине 6 тактовых импульсов, числовой регистр 7, параллельные входы и выходы которого являются, соответственно, входами и выходами устройства и подключены к информационным шинам 8, первый элемент Из, первый вход 10 которого соединен с шиной 6 тактовых импульсов, второй вход 11 подключен к выходу адресного накопителя 5, а выход подключен к управляющему входу 12 чис:лового регистра 7, информационный вход которого 13 соединен с выходом второго элемента И 14, первый вход 15которого подключен к выходу блока 4 считывания, а второй его вход 16- к шине 17 сигнала разрешения считывания. Информационный выход числового регистра 7 подключен к первому входу 18 третьего элемента И 19, второй вход которого 20 подключен к шине 21 сигнала разрешения записи. Устройство управления для доменной памяти работает следующим образом. Перед началом работы соответствующие блоки (блок 1 записи, блок 4 считывания, адресный накопитель 5, числовой регистр 7) устанавливаются в исходное состояние (блоки, обеспечиваихцие установку в исходное состояние не показаны) . При этом в адресном накопителе 5 хранится информация о годныос или дефектных кольцевых информационных регистрах 3. Годному регистру 3 соответствует в адресном накопителе 5 1, дефектному регистру 3 соответствует в адресном накопителе 5 О. В режиме записи в числовой регис 7 параллельно по информационным шинам 8 эап1}сывается кодовая информация, а на второй вход 20 третьего элемента И 19 подается разрешающий потенциал с шины 21 сигнала разреше НИН записи. В регистрах 2 и блоке 1 записи информация сдвигается каждый такт на одну позицию. Тактовые импульсы 6 поступают в адресный накопитель 5, вызывая появ ление на его выходе потенциала годности или дефектности О того регистра 3, в который производится запись информации в данном та те. Этот потенциал поступает на вхо 11 первого элемента И 9, на первый вход 10 которого поступают тактовые импульсы 6. Если регистр 3, в который в данном такте производится запись Годен, то с выхода первого элемента И 9 на вход 12 числового р гистра 7 поступит сдвигающий импуль заставляя сдвинуться кодовую комбинацию в числовом регистре 7 на одну позицию (разряд). Если регистр 3, в который производится запись в дан ном такте, дефектен, то на втором входе 11 первого элемента И 9 отсут ствует сигнал годности, и на выходе этого элемента сигнала не будет и, следовательно, сдвига кодовой комби нации в числовом регистре 7 не произойдет. Таким образом, кодовая комбинация, записанная ранее в числовой регистр 7, поступает последовательным кодом в блок 1 записи в разреженном виде разряд за разрядом чере третий элемент И 19. В результате., Е блоке 1 записи происходит удлинение кодовой комбинации за счет включени позиций, соответствующих дефектным регистрам 3, а информация в блоке 1 записи сдвигается каждым тактовым импульсом. В результате разряды, предназначенные к записи в кольцевы информационные регистры 3 кодовой комбинации, оказываются размещенным в блоке 1 записи как раз против год ных регистров 4. При поступлении сигнала записи (не показан) на блок 1 записи произойдет запись кодовой комбинации в кольцевые информационные регистры 3. В режиме считывания по сигналу считывания информация с регистров 3 считывается параллельным кодом в блок 4 считывания. На второй вход 16 второго элемен та И 14 поступает разрешающий потен циал с шины 17 сигнала разрешения считывания, а на первый вход 15 кодовая информация с выхода блока 4 считывания. В регистрах 2 и блоке 4 считывания информация сдвигается каждый такт на одну позицию. Тактовые импульсы 6 поступают в адресный накопитель 5, вызывая появление на его выходе потенциала годности i или дефектности О того регистра 3, из которого производится считывание информации в данном такте. Этот потенциал поступает на второй вход 11 первого элемента И 9, на первый вход 10 которого поступают тактовые импульсы с шины 6. При наличии годного регистра 3 с выхода первого элемента И 9 на вход 12 числового регистра 7 поступит сдвигающий импульс, сдвигая информацию, записан- ную в блоке 4 считывания, в числовой регистр 7 на одну позицию (разряд) .. Если на втором входе 11 первого элемента И 9 отсутствует сигнал годности,то с приходом тактового импульса с шины 6 на первый вход 10 первого элемента И 9,на выходе этого элемента импульса не будет, а, следовательно, ввода нового разряда считываемой кодовой комбинации в числовой регистр 7 не произойдет. Таким образом, кодовая информация, считываемая с блока 4 считывания и поступающая через второй элемент И 14 на информационный вход 13 числового регистра 7, вводится в него и сдвигается разряд за разрядом с приходом сигнала сдвига на управляющий вход 12. При этом в числовом регистре 7 происходит как бы сжатие кодовой информации за счет исключения разрядов, соответствующих дефектным регистрам 3, вследствие того, что информация с выхода блока 4 считывания поступает каждый такт независимо, от годности или дефектности соответствующего регистра 3, а сдвиг этой информации в числовой регистр 7 через второй элемент И 14 производится, только в случае прихода импульса сдвига на вход 12 числового регистра 7, т.е. только в том случае, если эта информация соответствует годному регистру 3. После окончания считывания полного слова информации на числовой регистр 7 она выводится параллельным кодом на информационные шины 8. Таким образом, предложенное устройство управления для доменной памяти позволяет автоматически исключать дефектные кольцевые и информационные регистры как в режиме записи, так и в режиме считывания, что позволяет значительно сократить ко- . личество разрядов числового регистра 7 , разрядность которого равна количеству годных кольцевых регистров 3, а не общему их количеству. При применении предложенного устройства для управления запоминающим устройством на цилиндрических магнитных доменах, например на микросборках емкостью 256К бит информации группы В, в которой при общем количестве кольцевых информационных регистров, равном 282, гарантируется 130 годных (или группы В, где при

том же общем количестве регистров гарантируется только 64 годных), количество сэкономленных разрядов числового регистра равно 152 (или 218 для группы В).

Похожие патенты SU1075311A1

название год авторы номер документа
Устройство управления для доменной памяти 1984
  • Огнев Иван Васильевич
  • Топорков Виктор Васильевич
SU1265856A1
Постоянное запоминающее устройство с фазо-импульсным представлением чисел 1976
  • Жабин Валерий Иванович
  • Корнейчук Виктор Иванович
  • Меженый Анатолий Филиппович
  • Оснач Виктор Григорьевич
  • Скорик Александр Григорьевич
  • Тарасенко Владимир Петрович
SU627542A1
Устройство управления для доменной памяти 1982
  • Косов Владислав Иванович
  • Иванов Александр Михайлович
  • Савельев Анатолий Иванович
  • Косов Игорь Иванович
  • Губа Владимир Григорьевич
SU1056267A1
Устройство управления для памяти на цилиндрических магнитных доменах 1984
  • Топорков Виктор Васильевич
SU1265855A1
Запоминающее устройство 1980
  • Шилинговский Виктор Иванович
SU900317A1
Запоминающее устройство с автономным контролем 1982
  • Лосев Владислав Валентинович
  • Урбанович Павел Павлович
SU1043743A1
Устройство управления буферным накопителем для доменной памяти 1981
  • Бойко Иван Михайлович
  • Колумбет Александр Андреевич
  • Коцегуб Евгений Терентьевич
  • Помазан Наталья Васильевна
  • Скомров Владимир Анатольевич
SU1275536A1
Постоянное запоминающее устройство 1979
  • Шилинговский Виктор Иванович
SU824312A1
Устройство управления для доменной памяти 1987
  • Алексеев Лев Владимирович
  • Жучков Александр Дмитриевич
  • Ковалев Владимир Николаевич
  • Косов Владислав Иванович
  • Минкина Наталья Федоровна
  • Росницкий Олег Владимирович
  • Савельев Анатолий Иванович
  • Торотенков Сергей Борисович
SU1481856A1
Устройство для коррекции ошибок внешней памяти 1989
  • Типикин Александр Петрович
  • Максимов Олег Анатольевич
  • Гвоздев Владимир Викторович
  • Кузнецов Сергей Валентинович
SU1662011A1

Иллюстрации к изобретению SU 1 075 311 A1

Реферат патента 1984 года Устройство управления для доменной памяти

УСТРОЙСТВО УПРАВЛЕНИЯ ДЛЯ ДОМЕННОЙ ПАМЯТИ, содержащее блок записи, выходы которого соединены с входами кольцевых инфосмационных регистров, блок считывания, входы которого соединены с выходами кольцевых информационных регистров, адресный накопитель, вход которого подключен к шине тактовых импульсов, элементы И и числовой регистр, параллельные входы и выходы которого являются соответственно входами и выходами устройства, отличающееся тем, что, с целью упрощения устройства, первый вход первого элемента И подключен к шине тактовых импульсов, второй вход - к выходу адресного накопителя, а выход - к управляющему входу числового регистра, первый вход второго элемента И подключен к выходу блока считывания, второй вход соединен с шиной сигнала разрешения считывания, а выход под- § ключей к инфО5 лационному входу чис(Л лового регистра, первый вход третьего элемента И подключен к информационному выходу числового регистра, второй вход - к шине сигнала разрешения записи, а выход - к входу блока записи.

Документы, цитированные в отчете о поиске Патент 1984 года SU1075311A1

Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Шигин А.Г
и Дерюгин А.А
Цифровые вычислительные машины
М., Энергия, 1975, с
Одновальный, снабженный дробителем, торфяной пресс 1919
  • Ляуданский В.И.
SU261A1
Аппарат для очищения воды при помощи химических реактивов 1917
  • Гордон И.Д.
SU2A1
Запоминающее устройство 1974
  • Смирнов Рэм Васильевич
  • Софийский Гурий Дмитриевич
SU519761A1
Походная разборная печь для варки пищи и печения хлеба 1920
  • Богач Б.И.
SU11A1

SU 1 075 311 A1

Авторы

Андреев Виктор Павлович

Иванов Александр Михайлович

Рощина Людмила Владимировна

Косов Владислав Иванович

Савельев Анатолий Иванович

Потапов Виктор Петрович

Плаксина Ирина Александровна

Даты

1984-02-23Публикация

1982-12-24Подача