Изобретение относится к вычислительной технике и может быть применено для запоминания адреса неисправных ячеек памяти в РПЗУ, ППЗУ, ОЗУ и ПЗУ.
Цель изобретения - повьшение надежности устройства.
На чертеже изображена блок-схема устройства.
Устройство содержит формирователь
1сигнала смены адреса, дешифратор
2слова, дешифратор 3 разрядов, коммутатор 4, накопитель 5, элементы памяти которого состоят из ключевого транзистора 6 и плавкой перемычки 7, элемент 8 записи, элемент 9 разряда, форсирующий элемент 10, причем коммутатор 4 выполнен на комму- тируюсщх транзисторах 11, истоки которых объединены и являются выходом устройства, усилитель 12 считывания, мультиплексор 13, выходную
.шину 14.
Устройство используется для запоминания адреса неисправной ячейки памяти накопителя РИЗУ, ППЗУ, ОЗУ и ПЗУ, Для запоминания адреса брака используется накопитель 5 из переключаемых перемычек 7„ При наличии одного адресного сигнала на дешифраторе 2 слов могут быть зарезервированы две ячейки основной памяти, двух - четыре ячейки, трех - восемь и т.д. Резервные ячейки расположены в одном столбце основной памяти. Таким образом, каждая строка в накопителе 5 отвечает за 2 строк в основной матрице и указывает адрес брака этой группы строк. Дня запоминания адреса брака используется одна перемычка 7 в накопителе 5.
Для записи адреса неисправной ячейки основного накопителя на входы первой и второй групп подается адрес этой ячейки, а на вход записи - высокое напряжение. При этом пережигается перемычка 7 накопителя 5, соответствующая тесту неисправности в основном накопителе. После пережига перемычек 7 схема памяти готова к работе При смене на входах первой и второй групп устройства адреса формирователь 1 открывает элемент 9 разряда, разряжая выходную шину 14 до
ВНИИПй Заказ 7813/50 Тираж 611
Произв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4
нуля. Если на входах устанавливается адрес исправной ячейки, которой соответствует непережженная перемычка 7, то потенциал шины 14 повысится. В .противном случае повышения не происходит . В случае необходимости информация с шины 14 считывается усилителем 12 считывания, который подает управляющий сигнал на мультиплексор 13. В зависимости от информации на управляющем входе мультиплексор -13 по тактовому сигналу пропускает на выход схемы памяти информацию из основного накопителя или резе рвного столбце.
Формула изобретения
0
Постоянное запоминающее устройство, содержащее матричный накопитель, дешифратор слов, дешифратор разрядов, формирователь сигнала смены адреса, входы которого соединены с входами 5 дешифраторов, элемент разряда, вьшол- ненный на транзисторе, исток которого подключен к шине нулевого потенциала, входы дешифратора слов являются входами первой группы устройства, а выходы соединены со словарными шинами накопителя, выходы дешифратора разрядов являются входами второй группы устройства, коммутатор, входы которого соединены с разрядными шинами накопителя, а выход соединен со стоком транзистора элемента разряда и является выходом устройства, элемент записи, выполненный на транзисторе, исток которого подключен к шине нулевого потенциала, отличающееся тем, что, с целью повышения надежности устройства, в него введен форсирующий элемент, выполненный на транзисторе, сток и затвор которого подключены к шине нулевого потенциала, а исток соединен с выходом коммутатора, сток транзистора элемента записи соединен с выходом коммутатора, затвор является входом записи устройства, выход формирователя сигнала смены адреса соединен с затвором транзистора элемента разряда, управляюище входы коммутатора соединены с выходами дешифратора разрядов.
0
5
0
5
0
Подписное
название | год | авторы | номер документа |
---|---|---|---|
Постоянное запоминающее устройство | 1986 |
|
SU1388950A1 |
Ячейка памяти для оперативного запоминающего устройства с энергонезависимым хранением информации | 1986 |
|
SU1531163A1 |
Оперативное запоминающее устройство на мдп-транзисторах | 1978 |
|
SU769628A1 |
Постоянное запоминающее устройство | 1979 |
|
SU841047A1 |
ФОТОМЕТР УЛЬТРАФИОЛЕТОВОГО ИЗЛУЧЕНИЯ | 1992 |
|
RU2069843C1 |
Репрограммируемое постоянное запоминающее устройство | 1989 |
|
SU1695384A1 |
Устройство тестового контроля цифровых блоков | 1985 |
|
SU1315982A1 |
Устройство для контроля интегральных схем | 1980 |
|
SU966699A1 |
Устройство дешифрации | 1988 |
|
SU1566408A1 |
Мультипроцессорная система | 1983 |
|
SU1156088A1 |
Изобретение относится к вычислительной технике и может быть не- пользовано для запоминания адреса неисправных ячеек памяти в РПЗУ, ПИЗУ, ОЗУ, ПЗУ. Цель изобретения - повышение надежности устройства. Для достижения цели в устройство введен форсирующий элемент 10 с соответствующими связями. Форсирукщий элемент 10 устраняет перезаряд выходной ленты 14, что позволяет получить на ней достоверную информацию к моменту прихода тактового импульса. 1 ил. to 00 оо ел С5
Патент ФРГ № 3138363, кл | |||
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Приспособление для изготовления в грунте бетонных свай с употреблением обсадных труб | 1915 |
|
SU1981A1 |
Патент США № 4228528, кл | |||
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Способ получения фтористых солей | 1914 |
|
SU1980A1 |
Авторское свидетельство СССР 1156139, кл | |||
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Авторы
Даты
1987-02-07—Публикация
1985-03-29—Подача