Устройство для сопряжения с датчиками Советский патент 1987 года по МПК G06F13/00 

Описание патента на изобретение SU1290338A1

25, элементов НЕ 8, 10, 23, третьего триггера 15, второго регистра сдвига 19, сумматора 17, элементов ИЛИ 7, 12, 14, 18, 22, что обеспечивает расширение области применения устройства за счет обеспечения возможности непосредственной стыковки цифровых

1

. Изобретение относится к вычислительной технике и предназначено для использования в информационно-измерительных системах, системах полунатурного моделирования и системах управления различными объектами для сопряжения специализированных вычислительных машин tCBM) интегрирующего типа с датчиками.

Цель изобретения - расширение области применения устройства за счет вычисления приращения поступающих данных.

Схема устройства приведена на чертеже.

Устройство содержит первый -ригг гер 1, первый регистр 2 сдвига, первый элемент ИЗ, второй триггер 4, второй элемент И 5, третий элемент И 6, первый элемент ИЛИ 7, первый элемент НЕ 8, четвертый элемент И 9, второй элемент НЕ 10, пятый элемент И 11, второй элемент ИЛИ 12, первый элемент 13 задержки, третий элемент ИЛИ I4, третий триггер 15, шестой элемент И 16, сумматор 17, четвертый элемент ИЛИ 18, второй регистр 19 сдвига, седьмой элемент И 20, второй элемент 21 задержки, пя- тьгй элемент ИЛИ 22, третий элемент НЕ 23, восьмой элемент И 24, третий элемент 25 задержки, входам и выходы устройства 26-33.

Устройство работает следующим об- разом.

Первоначально производится установка устройства в исходное состояние. При этом сигнал сброса проходит через вход 32 устройства я устанавли вает в нулевое состояние регистры 2 и 19, а пройдя через элементы ИЛИ 7, 14 и 22, устанавливает в нулевое сое

датчиков с СВМ, что, в свою очередь, приводит к зна чительному повышению оперативности съема информации и выработки управляющих воздействий и увеличению производительности и эф- фективности вычислительных систем. } ил.

10

15

20

тояние триггеры 1, 15 и 4 соответственно..

Затем подачей сигнала на вход 29 разрешения работы устройства разрешается вьшолнение операций по съему и преобразован1иио информации с цифровых датчиков для передачи на обработку в СВМ интегрирующего типа. Осуществляется это следующим образом.

По сигналу запроса на съем информации, поступающего из СВМ интегрирующего типа через вход 28 устройства и через открытый элемент И 3 на вход разрешения записи регистра 2, производится съем информации в параллельном коде с цифрового датчика через информационные входы 26 устройства и запись ее в регистр 2. Одновремен-г но сигнал с выхода элемента И 3 поступает на вход установки в единицу триггера 4 и перебрасьюает его в единичное состояние.

)

Затем по сигналу начало итерации, 25 поступающему из СВМ интегрирующего типа для синхронизации момента выдачи инфО рмации из устройства с началом очередной итерации через вход 30 устройства, триггер 15 устанавливает- 30 ся в единичное состояние и открьгеают- ся элементы И 5, 6.

Тогда единичный сигнал с прямого выхода триггера 4 проходит через открытый элемент И 5 и поступает на 35 вход установки в единицу триггера 1, а задержавшись на один такт на элементе 21 задержки, проходит через элемент ИЛИ 22 и устанавливает триггер 4 в нулевое состояние. 40 В результате триггер I переходит в единичное состояние и разрешает подачей сигнала на вход управления сдвигом регистра 2 сдвиг ин фовмации

в этом регистре по тактовым импуль- ,сам, поступаютцим с входа 27 устройства. Кроме того, единичный сиг- нал с прямого выхода триггера 1 открывает элемент И 9 и закрывает элемент И 20 инверсным сигналом с выхода элемента НЕ 8, При этом последовательный код первой точки съема информации с цифрового датчика поступает с информационного выхода регистра 2 через элемент ИЛИ 18 на вход последовательной записи регистра 19 и в течение итерации записывается в этот регистр. Одновременно последовательный код первой точки съема информации с информационного выхода регистра 2 поступает на первый вход сумматора 17 и, поскольку на второй вход сумматора 17 с выхода элемента ИЛИ 12 поступает нулевой сигнал вследствие того, что первоначальное содержимое регистра 19 равно нулю, последовательный код с выхода регистра 2 проходит через сумматор 17 без изменения и поступает через ин- формационньш выход 33 устройства для обработки в СВМ интегрирующего типа , в качестве приращения первой точки съема информации с цифрового датчика.

По окончании данной итерации в первом такте следующей итерации сигнал с входа 30 устройства открывает - элементы И 5, 6 и единичный сигнал с инверсного выхода триггера А проходит через элементы И 6, ИЛИ 7 на вход сброса триггера I и устанавливает его в нулевое состояние, запретив,при этом сдвиг информации в регистре 2 и завершив выдачу последовательного кода приращения первой точки съёма информации, разрядность которого равна числу тактов ъ итерации, на выход 33 устройства. Кроме того, нулевой сигнал с выхода триггера 1 закрывает элемент И 9 и от- крьгоает элемент И 20. В результате последовательный код первой точки съема информации, записанный в регистре 19, разрядность которого равна числу тактов в итерации, циклически сдвигается по тактовым импульсам, поступавощим с входа 27, через элемент И 20 и элемент ИЛИ 18.

По окончании обработки в СВМ интегрирующего типа приращения первой точки съема информации из СВМ интегрирующего типа поступает иовый заг

2903384

прос на съем информации, который проходит через вход 28 устройства и открытый элемент И 3 на вход разрешения записи регистра 2 и осуществля- 5 ет запись в этот регистр параллельного кода информации с цифрового датчика для ВТОРОЙ точки съема.

Одновременно сигнал с выхода : fO элемента И 3 устанавливает триггер

4в единичное состояние.

Затем по сигналу начала итерации, поступающему через вход 30 устройства, открываются элементы И 5, 6, 15 единичный сигнал с прямого выхода триггера 4 проходит через элемент И

5на вход установки в единицу триг- гера 1 и, задержавшись на один такт

на элементе 21 задержки, проходит

20 через элемент ИЛИ 22 и устанавливает триггер 4 в нулевое состояние.

В результате триггер 1 переходит в единичное состояние и разрешает подачей сигнала на вход управления

25 сдвигом регистра 2 сдвиг информации в этом регистре.

Кроме того, единичный сигнал с прямого выхода триггера 1 открьюает элемент И 9 и закрывает элемент И

30 20. При этом последовательный код значения величины второй точки съема информации с цифрового датчика поступает с выхода регистра 2 через элемент ИЛИ 18 на вход последовательной

35 записи регистра 19 и в течение итерации записывается в этот регистр. Одновременно последовательный код значения величины первой точки съема информации, записанный ранее в per40 гистр 19, поступает с информационного выхода регистра 19 через открытый элемент И 9 на входы элементов НЕ 10, И 11. Поскольку триггер 15 в начале итерации установлен в еди45 ничное состояние, он подает разрешающий сигнал с прямого выхода на вход элемента И 11. В результате первая единица в коде величины, поступающей из регистра 19, проходит через

50 элемент И 11 и, задержавшись на один такт на элементе 13 задержки, проходит через элемент ИЛИ 14 и сбрасывает триггер 15 в нулевое состояние, открьшая тем самым элемент И 16. Од-

55 нрвременно единица с выхода элемента И 11 проходит через элемент ИЛИ 12 на вход сумматора 17. Остальной же код величины, поступающий из регистра 19 проходит через открытый

элемент И 16 и элемент ИЛИ 12 на вход сумматора 1 7 , проинвертировавг- шись предварительно на элементе НЕ 10. В результате с выхода элемента ИЛИ 12 на вход сумматора 17 поступает дополнительный код значения величины первой точки съема информации, а на второй вход этого сумматора 17 поступает с выхода регистра 2 последовательный код значения .величины второй точки съема. Полу- чающаяся разность этих значений с выхода сумматора 17 поступает через выход 33 устройства в качестве приращения второй точки съема информации на обработку в СВМ интегрирующего типа. При этом элемент 25 задержки обеспечивает задержку на один такт возникающего при суммировании поразрядного переноса, а инверсное значение сигнала конца итерации, поступающее с выхода элемента НЕ 23 через Bxoft 31 устройства на вход элемента И 24, запрещает подачу сигнала переноса за знаковые разряды. Этот сигнал возникает при суммировании отрицательных чисел.

По окончании данной итерации, в течение которой осуществляется съем и преобразование информации второй точки съема, в первом следующей итерации сигнал с входа 30 открывает элементы И 5, 6, единичный сигн;ал с инверсного выхода триггера 4 проходит через элементы И 6, ИЛИ 7 на вход сброса триггера 1 и устанавливает его в нулевое состояние, запретив при этом сдвиг информации в регистре 2 и завершив вьщачу последовательного кода приращения второй точки съема инфо рмации на выход 33 устройства. Кроме того, нулевой сигнгш с выхода триггера 1 закрывает элемент И 9 и открывает элемент И 20, разрешив тем самым циклический сдвиг последовательного кода второй точки съема информации в регистре 19

По окончании обработки в СВМ интегрирующего типа приращения второй точки съема информации при поступлении нового запроса на съём информации с цифровых датчиков устройство работает аналогично вышеописанному.

Таким образом, введение новых узлов и элементов позволит расширить область применение устройства за счет обеспечения возможности непос- редственной стыковки цифровых датчиков с СВМ интегрирующего типа, рабо03386

тающих с приращениями, что обеспечит значительное повышение оперативности съема информации и выработки управляющих воздействий и тем самым уве- г личение производительности и эффективности вычислительных систем, работающих с реальной аппаратурой. За счет более полного использования быстродействия СВМ интегрирующего ти- 10 па и цифровых датчиков, а также расширить область использования СВМ интегрирующего типа и цифровых датчиков.

Формулаи

обретения

Устройство для сопряжения с датчиками, содержащее два триггера, первый регистр сдвига, первый элемент

задержки, неинвертирующий выход перого триггера соединен с входом разрешения сдвига первого регистра, отличающееся тем, что, с целью расшире.ния области применения

устройства за счет вычисления приращения поступающих данных, в него ввеены третий триггер, второй регистр сдвига, сумматор, пять элементов ИЛИ, восемь элементов И, три элемента НЕ,

в горой и третий элементы задержки, выход первого элемента И соединен с входом разрешения записи первого регистра и с входом установки в единицу второго триггера, неинвертирующий

выход которого соединен с первым вхоом второго элемента И, а инвертируюий выход - с первым входом третьего элемента И, выход которого соединен с первым входом первого элемента ИЛИ,

выход которого соединен с входом сброса первого триггера, неинвертирующий выход которого подключен к i входу первого элемента НЕ и к первому входу четвертого элемента И, выход которого подключен к входу второго элемента НЕ и к первому входу пятого элемента И, выход которого подключен к первому входу второго элемента ИЛИ и через первый элемент

задержки - к первому входу третьего элемента ИЛИ, выход которого соединен с входом сброса третьего триггера, неинвертирующий выход которого соединен с вторым входом пятого элемента И, а инвертирующий выход - с первым входом шестого элемента И, второй вход которого соединен с выходом второго элемента НЕ, а выход - с вторым входом второго элемента

7

ИЛИ, выход которого соединен с первым входом сумматора, второй вход которого соединен с информационным выходом первого регистра и с первым входом четвертого элемента ИЛИ, выход которого подключен к входу последовательной записи второго регистра сдвига, информационный выход котрого подключен к второму входу четвертого элемента И и к первому вход седьмого элемента И, второй вход которого подключен к выходу первого элемента НЕ, а выход - к второму входу четвертого элемента ИЛИ, выход BTOpioro элемента .И соединен с входом установки в единицу перйого триггера и через второй элемент задержки - с первым входом пятого элемента ИЛИ, выход которого подключен к входу сброса второго триггера, выход .третьего элемента НЕ соединен с первым входом восьмого элемента И, второй вход которого соединен с вы- ходом переноса сумматора, а выход через третий, элемент задержки - с

ор И. Рыбченко 7904/48

Составитель И. Алексеев Техред Л.Сердюкова

Корр Подп

Тираж 673 ВНИИПИ Государственного комитета СССР

по делам изобретений и открытий 113935, Москва, Ж-35у Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4

0338

8

третьим входом сумматора, входы па- раллельной записи первого регистра сдвига являются информационными входами устройства, входы синхронизации первого и второго регистров сдвига являются тактирующим входом устройства, первый вход первого элемента И является входом сигнала Запрос на съем информации устройства, второй вход первого элемента И и вход разрешения сдвига второго регистра являются входом Разрешение работы устройства, вход установки в единицу третьего триггера и вторые входы второго и третьего элементов И, являются входом Начало ите-- рации устройства, вход третьего элемента НЕ является входом сигнала Конец итерации устройства, входы сброса первого и второго регистров, вторые входы первого, третьего и пятого элементов ИЛИ являются входом Сброс устройства, информационный 5 выход сумматора является информационным выходом устройства.

5

0

Корректор М. Пожо Подписное

Похожие патенты SU1290338A1

название год авторы номер документа
Устройство для сопряжения с датчиками 1991
  • Криворучко Иван Михайлович
  • Тельнов Игорь Александрович
SU1800459A1
Цифровая интегрирующая структура 1980
  • Криворучко Иван Михайлович
SU900300A1
Интегрирующая вычислительная структура 1981
  • Гузик Вячеслав Филиппович
  • Диомидов Владимир Борисович
  • Евтеев Геннадий Николаевич
  • Каляев Анатолий Васильевич
  • Крюков Рудольф Михайлович
  • Криворучко Иван Михайлович
  • Румянцев Анатолий Васильевич
  • Яровой Эдуард Иванович
SU1257672A1
Модуль интегрирующей вычислительной структуры 1984
  • Гузик Вячеслав Филиппович
  • Криворучко Иван Михайлович
  • Богачева Елена Николаевна
SU1257641A1
Решающий блок цифровой интегрирующей структуры 1983
  • Гузик Вячеслав Филиппович
  • Евтеев Геннадий Николаевич
  • Криворучко Иван Михайлович
  • Секачев Борис Сергеевич
SU1104514A1
Цифровой интегратор 1984
  • Гузик Вячеслав Филиппович
  • Криворучко Иван Михайлович
SU1171789A1
Модуль интегрирующей вычислительной структуры 1982
  • Криворучко Иван Михайлович
SU1101821A1
Цифровая интегрирующая структура 1980
  • Гузик Вячеслав Филиппович
  • Иванов Василий Пантелеевич
  • Криворучко Иван Михайлович
SU960842A1
Устройство для решения систем линейных дифференциальных уравнений 1985
  • Козлов Леонид Григорьевич
SU1252792A1
Устройство для решения систем линейных дифференциальных уравнений 1988
  • Козлов Леонид Григорьевич
SU1525714A2

Реферат патента 1987 года Устройство для сопряжения с датчиками

Изобретение относится к вычислительной технике и предназначено для использования в информационно- измерительных -системах, системах полунатурного моделирования и системах управления различньти объектами для сопряжения специализированных вычислительных машин (СВМ) интегрирующего типа с датчиками. Целью изобретения является расширение области применения устройства за счет вычисления приращения поступающих данных. Цель изобретения достигается введением элементов ИЗ, 5, 6, 9, 11, 16, 20, 24, элементов задержки 21, 32 СО 1C ;о о 00 00 00

Формула изобретения SU 1 290 338 A1

SU 1 290 338 A1

Авторы

Криворучко Иван Михайлович

Карпенко Валерий Владимирович

Иваненко Константин Григорьевич

Иванов Василий Пантелеевич

Даты

1987-02-15Публикация

1985-07-19Подача