11
Изобретел ие относится к вычислительной технике и может найти применение в устройствах автономного и встроенного контроля цифровых блоков Цель изобретения - повьшение ,достоверности контроля.
На фиг.1 приведена функциональная схема устройства; на фиг,2 - временная диаграмма работы устройства. Устройство содержит регистр I сдвига, сумматор 2 по модулю два, генератор 3 тактовых импульсов, элемен И А, счетчик 5, регистр 6 i-го слова отклика, регистр 7 (i-l)-ro слова отклика, шифратор 8, группу счетчиков 9, блок 10 индикации, вход 11 пуска, триггер 12, вход 13 сброса и контро- лируемьш блок 14.
1 сдвига, сумматор 2 по модулю два и контролируемый блок 14 вместе с указанными связями представляют собой автономный генератор. Двоичные числа, порождаемые этим автономным генератором, с выхода регистра 1 сдвига поступают в виде тестовой последовательности на вход контролируемого блока 14. Эта последовательность определяется начальньш состоянием регистра 1 сдвига, начальны состоянием блока 14 и его исправностью или неисправностью. В процессе работы автономный генератор ввиду детерминизма структуры войдет в цикл т.е. на выходах регистра 1 сдвига ге
нерируется последовательность двоич- 35 хроимпульса эта информация появляетных чисел у(1), у(2), ,.., у(р), У(Р+О, ... УСР+Т), у(р+Т+1), ...,
содержащая непериодическую часть y(l)j (у(2), ..., у(р) и периодическую часть у(р+1), ..., у(р+Т).
ся на выходе регистра 7. 1
Таким образом, регистры 6 и 7,
состоящие из двухтактных триггеров, 40 обеспечивают в каждом такте хранение
двух соседних чисел тестовой после- Регистры 6 и 7 служат для времен- довательности, порождаемой автономным ного хранения двух соседних чисел по- генератором. Числа, хранящиес й в ре- следовательности автономного генера- гистрах 6 и 7, поступают в шифратор тора и состоят из двухтактных тригге- 45 8 о Двум группам входов и вызывают
появление строго определенной т-разрядной комбинации на выходе. Выходные разряды шифратора 8 подключены к суммируюшим входам соответствующих
ров.
Шифратор 8 служит для выработки определенной т-разрядной комбинации в соответствии с двумя конкретными
появление строго определенной т-разрядной комбинации на выходе. Выходные разряды шифратора 8 подключены к суммируюшим входам соответствующих
соседними числами последовательности50 счетчиков 9 группы и с приходом син- автономного генератора, поступающими хроимпульса i-й счетчик увеличивает на вход шифратора.свое содержимое на 1, если на i-м
выходе.шифратора 8 будет единичная
Группа счетчиков 9, содержащая m информация. Таким образом счетчики
отдельных счетчиков, служит для под- 9 ведут подсчет числа единиц в выход- счета количества единиц, появляющих- ных разрядах шифратора 8. ся на выходньпс линиях шифратора 8. Количество тактое работы.устрой- Счетчик 5 задает число тактов работы ства определяется емкостью счетчика устройства.5, сигнал займа которого поступает
Устройство работает следующим образом.
Предварительно сигналом по входу 13 сброса устанавливается в началь- ное состояние регистр 1 сдвига, заносится начальное значение в счетчик 5, сбрасываются в нулевое состояние триггер 12, рет нстры 6 и 7 и все счетчики 9. Далее сигналом по входу 11 пуска триггер 12 устанавливается в единичное состояние. Элемент И 4 открывается, и импульсы с выхода генератора 3, проходя через элемент И 4, поступают на суммирующий вход счетчика 5 и на входы синхронизации регистра 1 сдвига, контролируемого блока 14, регистров 6 и 7, всех счетчиков 9, инициируя работу устройства.
Числа автономного генератора, состоящего из регистра 1 сдвига, сумматора 2 по модулю два и контролируемого блока 14, в каждом такте поступают на информационный вход регистра 6. По переднему фронту синхронизации новое число записьшается в регистр 6, а по заднему фронту синхроимпульса воспринятая информация появляется на выходе регистра 6. Выход регистра 6 подключен к информационному входу регистра 7. По переднему фронту синхроимпульса регистр 7 воспринимает информацию с выхода регистра 6, а по заднему фронту син
двух соседних чисел тестовой после- довательности, порождаемой автономным генератором. Числа, хранящиес й в ре- гистрах 6 и 7, поступают в шифратор 8 о Двум группам входов и вызывают
появление строго определенной т-разрядной комбинации на выходе. Выходные разряды шифратора 8 подключены к суммируюшим входам соответствующих
на К-вход триггера 12 и переводит его в нулевое состояние. Элемент И 4 закрывается, и импульсы генератора 3
не проходят -в блоки устройства. Работа устройства прекращается, и в счет- чиках 9 фиксируют m чисел, равные количеству единиц, поступивших с каждого из т-выходов шифратора. Эти числа высвечиваются на блоке 10 индикации , группы входов которого соединены с группами разрядных выходов счетчиков
Исправному блоку соответствует множество заранее известных итоговых значений блока индикации. Значение индикации, отличное от указанного множества, свидетельствует о неисправности контролируемого блока. Группы разрядных выходов счетчиков 9 содержат К линий, где К - число учитывае
мых старших разрядов счетчиков. Млад- 0 счетчика соединен с К-входом триггера, группа входов регистра сдвига является группой выходов устройства для подключения.группы информационных входов контролируемого цифрового блока, выход старшего разряда рег ист- ра сдвига соединен с первым входом сумматора по модулю два, выход которого соединен с информационным входом регистра сдвига, второй вход сумшие разряды счетчиков не следует учитывать по той причине, что на их значении сказываются непериодическая часть последовательности Y(i) и заключительная часть последовательности, состоящая из неполного цикла.
Повьшение достоверности контроля в предлагаемом устройстве достигается за счет анализа каждой пары сосед25
них чисел тестовой последовательности матора по модулю два является инфорчто позволяет обнаруживать неисправности цифровых схем, не обнаруживаемые известным устройством.
Предлагаемое устройство целесообразно использовать при автономном и встроенном контроле ТЭЗ на базе МИС, СИС и БИС, не имеющих возможности сброса всех внутренних элементов памяти в исходное состояние. Использование устройства на практике позволит выявлять неисправности цифровых схем, не выявленные традиционными методами.
Предлагаемое устройство, как и известное, позволяет производить контроль цифрового блока, не имеющего сброса в начальное состояние. Однако предлагаемое устройство контроля вследствие введения регистров числа ишфратора двоичных счетчиков позволяет регистрировать наличие двух соседних элементов определенного вида в выходной последовательности. На основе такого анализа двух соседних элементов выходной последовательности достигается повышение достоверности обнаружения константных и структурных неисправностей цифрового блока..
рмул
и
4
3 о
б р е т е ) н я
Устройство для контроля цифровых блоков, содержащее регистр сдвига, сумматор по модулю два, генератор тактовых импульсов, триггер, счетчик, элемент И и блок индикации, причем вход пуска устройства соединен с 1- входом триггера, выход которого соединен с управляющим входом элемента И, информационный вход которого соединен с выходом генератора тактовых импульсов и с С-входом триггера, вход сброса счетчика соединен с входом сброса устройства, с входом сброса триггера, с входом сброса регистра сдвига, информационные входы счетчика подключены к шине задания начальных условий устройства, выход заема
мационным входом устройства для подключения выхода контролируемого цифрового блока, выход элемента И соединен с синхровходами регистра сдвига, счетчика и является синхровыходом устройства для подключения к синхро- входу контролируемого цифрового блока, отличающееся тем, что, с целью повьш1ения достоверности конт- роля, устройство содержит регистр i-ro слова отклика (, .,,, и, п - число состояний контролируемого цифрового блока), регистр (i-l)-ro слова отклика, шифратор, группу счетчиков , причем группа информационных входов регистра i-ro слова отклика соединена с группой выходов регистра сдвига,группа выходов регистра i-ro слова отклика соединена с группой информационных входов регистра (i-1)- го слова и с первой группой входов шифратора, вторая группа входов которого соединена с группой выходов регистра (i-I)-ro слова отклика, вы- ходы шифратора соединены с суммирующими входами соответствующих счетчиков группы, группы разрядных выходов KOTOpbix соединены с соотие- ствующими
группами информационных входов блока индикации, входы синхронизации счетчиков группы соединены с выходом элемента И и с синхровходами регистров i-ro и (1-1)то слов отклика,
Фиг.
Редактор А.Шандор
Составитель А.Сиротская
Техред М.Моргентал Корректор И.Муска
Заказ 1682 Тираж 673 Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
вход адреса регистра 1-го слова отклика соединен с входом сброса устройства, с входами сбросов счетчиков группы и с входом сброса регистра (i-l)-ro слова отклика.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для контроля цифровых блоков | 1985 |
|
SU1278854A1 |
Устройство для контроля цифровых блоков | 1986 |
|
SU1354196A2 |
Устройство для контроля цифровых блоков | 1984 |
|
SU1196876A1 |
Устройство для контроля логических блоков | 1985 |
|
SU1251086A1 |
Устройство для контроля цифровых блоков | 1987 |
|
SU1527636A1 |
Устройство для контроля цифровых блоков | 1986 |
|
SU1411750A1 |
Асинхронное автоматическое устройство для контроля цифровых систем | 1989 |
|
SU1751761A1 |
Устройство для встроенного контроля цифровых блоков | 1986 |
|
SU1397920A1 |
Устройство для тестирования цифровых блоков | 1988 |
|
SU1656540A1 |
Устройство для встроенного контроля блоков ЦВМ | 1987 |
|
SU1534463A1 |
Изобретение относится к вычислительной технике и.может найти применение в устройствах автономного и встроенного контроля цифровых блоков. Цель изобретения - повьппение достоверности контроля. Устройство содержит генератор 3 тактовых импульсов. элемент И 4, триггер 12, сумматор 2 ло модулю два, регистр 1 сдвига, счетчик 5, два регистра 6 и 7 для хранения двух последовательных сигнатур, шифратор 8, счетчики 9 группы, индикатор 10. В устройстве контролируемый блок, регистр сдвига, сумматор по модулю два образуют кольцо генератора, с выходов регистра сдвига информация переписывается в два регистра таким образом, Что в них всегда записана текущая и предыдущая информация. Шифратор кодирует ее, а счетчики подсчитывают число 1 в каждом разряде. Если за цикл контроля числа в разрядах счетчиков .отличны от нормы, блок неисправен. Устройство позволяет контролировать неисправности, в результате которых конечное контрольное слово в индикаторе оказывается соответствующим исправному блоку, 2 ил. а (Л оо о го to СХ) О
Устройство для обнаружения и диагностики неисправностей логических блоков | 1976 |
|
SU615492A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Устройство для контроля цифровых блоков | 1984 |
|
SU1196876A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1987-04-07—Публикация
1985-12-03—Подача