Устройство для преобразования двоичной последовательности в блочный балансный троичный код Советский патент 1987 года по МПК H03M5/18 

Описание патента на изобретение SU1324115A1

1

13241

Изобретение относится к вычислительной технике и может быть использовано в системах передачи цифровой информации, например, для контроля этих систем.

Цель изобретения - расширение области применения за счет обеспечения возможности работы в широком диапазоне частот

На фиг.1 приведена функциональная схема устройства; на фиг,2 - временные диаграммы его работы.

Устройство содержит преобразователь 1 последовательного кода в параллельный, переключатель 2 двоичных символов, кодирующую матрицу 3, переключатель 4 троичных символов, преобразователь 5 параллельного кода в последовательный, формирователь 6 балансного кода, генератор 7 тактовой частоты, первый 8 и второй 9 делители частоты и элемент И 10. На фиг.1 обозначены вход 11, информационный 12 и тактовый 13 выходы.

Преобразователь 1 выполнен на ре- гистре сдвига, перек1дачатели 2 и 4 - регистры-защелки. Кодирующая матрица может быть реализована на ПЗУ, преобразователь 5 - на мультиплексоре с управляющим счетчиком. В качестве формирователя 6 может быть использован операционный усилитель.

Генератор 7 формирует сигнал, частота которого вдвое вьше частоты поступления разрядов входного кода. Первый делитель 8 осуществляет деление этой частоты на два, а второй де- литель 9 делит полученную частоту на три.

Сигнал с выхода элемента И 10 по- ступает на выход 13 для управления ввоДом сигнала на вход 11. В частности, сигнал с выхода 13 может тактировать работу генератора псевдослучайной последовательности (ПСП) при использовании рассматриваемого устройства для контроля системы передачи

Работу устройства для преобразования двоичной последовательности в блочный балансный троичньй код рас- смотрим примен 1тельно к формированию блочного балансного троичного кода FOMOT, являющегося разновидностью блочного балансного троичного кода 4 ЗТ. При этом четырехбитным бинарным блокам ставятся в соответствие блоки из трех троичных символов, принимающих значение (+); (-); (0). Вид тро2

ичного блока может меняться в зависимости от значения текущей цифровой суммы в конце предыдущего блока. Транслятор кодирования занесен в кодирующую матрицу 3.

Транслятор кода FOMOT приведен в таблице.

Как видно из таблицы, основной сложностью при преобразовании является синхронное формирование четырех битов двоичной последовательности за три тактовых интервала троичного сигнала. Задача решается применением генератора 7 с удвоенной тактовой частотой, формирующего за три такта троичного сигнала шесть импульсов сдвига (фиг.2,а)i Для исключения двух лишних импульсов сдвига используется элемент И 10 и делители 8 и 9 частоты, формирующие остановку входной последовательности на два тактовых интервала (фиг.2 б, г, д).

В результате сигнал на вход 11 подается на удвоенной частоте сдвига с остановками на два тактовых интерваа (фиг.2,е), т.е. четыре бита двоичной последовательности на каждые три такта троичного сигнала,

С входа 11 последовательный бинарный код, поступает на преобразователь 1 оследовательного кода в параллёльньй. етырехбитные блоки (фиг.2,ж) фиксируются на переключателе 2 двоичных символов импульсами блочной синхронизации с прямого выхода делителя 9 (фиг.2,в) в интервалах остановок входного сигнала. Время фиксации - три тактовых интервала троичного сигнала. Эти бинарные блоки (фиг.2, и) поступают на вход кодирующей матрицы 3, в которой записан алгоритм преобразования, задаваемый таблицей.

Получающиеся на выходе кодирующей матрицы 3 параллельные троичные блоки (фиг.2,к) стробируются в переключателе 4 троичных символов импульсами блочной синхронизации для устранения влияния времени задержки преобра- зотзан я в кодирующей матрице 3, параллельные троичные блоки (фиг.2,л) поступают на вход преобразователя 5 параллельного кода в последовательный, и с его выходов ((иг.2, м,н) импульсы отрицательной и положительной полярности поступают на входы формирователя 6, на выходе которого и формируются смешанные импульсы троично313

го кода необходимой амплитуды, подаваемые на выход 12 (фиг.2,п).

Таким образом, устройство способно работать на любой частоте заданного диапазона.

Формула изобретения

Устройство для преобразования двоичной последовательности в блочный балансный троичный код содержащее преобразователь последовательного кода в параллельный, информационный вход которого является входом устройства, выходы соединены с информационными входами переключателя двоичных символов выходы которого подключены к информационным входам кодирующей матрицы, выходы кодирующей матршда соединены с информационными входами переключателя троичных символов, выходы которого подключены к информационным входам преобразователя параллельного кода в последовательный, вы- ходы которого соединены с входами формирователя балансного кода, выход

- ++

-+о + -о

+ 00

-о+

+ ++

+ о+

+ оо ++

0 +0

+ -+

1154

которого является информационным вьР ходом устройства, тактовые входы переключателей двоичных и троичных символов объединены, отличающееся тем, что, с целью расширения области применения устройства за счет обеспечения возможности работы в широком диапазоне частот, в устрой ство введены делители частоты, элемент И и генератор тактовой частоты, выход которого соединен с первым входом элемента И и входом первого делителя частоты, выход которого подключен к тактовому входу преобразователя п)аллельного кода в последойа- тельный и входу второго делителя частоты, прямой выход которого соединен с объединенными тактовыми входами переключателей двоичных и троичных символов и тактовым входом кодирующей матрицы, инверсный выход второго делителя частоты соединен с вторым входом элемента И, выход которого под-, ключен к тактовому входу преобразователя последовательного кода в параллельный и является тактовым выходом устройства.

Составитель О.Ревинский Редактор Л.Веселовская Техред Л.ОлейникКорректрр И.Король

Заказ 2973/57

Тираж 901Подписное

ВНИИЛИ Государственного комитета СССР

по делам изобретений и открытий 113035, Москва, Ж-:35, Раушская наб., д. 4/5

Производс.твенно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4

Продолясениё таблицы

Похожие патенты SU1324115A1

название год авторы номер документа
Устройство формирования блочного балансного троичного кода 1985
  • Жаворонков Владимир Артемьевич
  • Пономаренко Александр Васильевич
SU1285602A1
Устройство для преобразования двоичной последовательности в балансный троичный код 1991
  • Сендецкий Виктор Архипович
  • Мовчан Леонид Владимирович
  • Кулагина Лидия Ивановна
SU1807561A1
ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА ВО МНОГОЗНАЧНЫЙ КОД (ВАРИАНТЫ) 1997
  • Попов Николай Дмитриевич
RU2109400C1
Преобразователь последовательного кода в параллельный 1989
  • Куница Иван Иванович
  • Коротынский Александр Евтихиевич
  • Лукаш Виктор Михайлович
SU1795557A1
Декодер балансного кода 1990
  • Котиков Игорь Михайлович
  • Маркин Игорь Викторович
SU1795556A1
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ДИСКРЕТНЫХ СИГНАЛОВ 1991
  • Маркарян Гарегин Степанович[Am]
  • Егоян Геворк Карленович[Am]
  • Хачатрян Гурген Гайкович[Am]
  • Геворкян Давид Натанович[Am]
RU2043660C1
Устройство для формирования балансного троичного кода 1983
  • Лев Александр Юльевич
  • Маркарян Гарегин Степанович
  • Парфенов Евгений Иванович
SU1184104A1
СПОСОБ ПЕРЕДАЧИ ИНФОРМАЦИИ И СИСТЕМА ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ 2014
  • Кукушкин Сергей Сергеевич
  • Аксенов Сергей Владимирович
  • Бельтюков Станислав Викторович
  • Тупичкин Дмитрий Владимирович
  • Бельтюков Виктор Вениаминович
RU2581774C1
Кодер балансного кода 3B2Q 1987
  • Котиков Игорь Михайлович
  • Черный Владимир Эмильевич
  • Вайс Эммануил Аронович
  • Каплунов Павел Григорьевич
SU1531223A1
Преобразователь двоичного кода в трехпозиционный код 1985
  • Порохов Олег Николаевич
  • Крекмански Никола Станкев
  • Радев Пламен Петров
SU1368996A1

Реферат патента 1987 года Устройство для преобразования двоичной последовательности в блочный балансный троичный код

Изобретение относится к вычислительной технике. Его использование в системах передачи цифровой информации, например, для контроля этих систем позволяет расширить область применения за счет обеспечения возможности работы в широком диапазоне частот. Устройство содержит преобразователь 1 последовательного кода в параллельный, переключатель 2 двоичных символов, кодирующую матрицу 3, переключатель 4 троичных символов, преобразователь 5 параллельного кода в последовательный и Аоомиоователь 6 балансного кода. Введение генератора 7 тактовой частоты, делителей 8, 9 частоты и элемента И 10 позволяет устройству работать с любой требуемой частотой. 2 ил., 1 табл. CpU2.f

Формула изобретения SU 1 324 115 A1

Документы, цитированные в отчете о поиске Патент 1987 года SU1324115A1

Прибор для нагревания перетягиваемых бандажей подвижного состава 1917
  • Колоницкий Е.А.
SU15A1
Бюл
Прибор для получения стереоскопических впечатлений от двух изображений различного масштаба 1917
  • Кауфман А.К.
SU26A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1
Способ сварки давлением с подогревом 1987
  • Герцрикен Дина Соломоновна
  • Игнатенко Андрей Иосифович
  • Тышкевич Виктор Михайлович
  • Фальченко Виталий Митрофанович
SU1481008A1
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды 1921
  • Богач Б.И.
SU4A1

SU 1 324 115 A1

Авторы

Жаворонков Владимир Артемьевич

Пономаренко Александр Васильевич

Даты

1987-07-15Публикация

1986-01-10Подача