113288182
Изобретение относится к автоматике-элементов выходе 12 возникает
и вычислительной технике и может бытьпостоянный сигнал, равный либо, логииспользовано при построении различныхческому О, либо логической 1,
сумматоров..что определяется типом неисправности
Целью изобрете ния является упро- и местом ее возникновения. Появление
щение контролируемого сумматора.такого постоянного сигнала свиНа чертеже дана схема предлагаемо-детельствуют о наличии неисправ го сумматора.ности в контролируемом суммаКонтролируемый.сумматор содержит торе,
два сумматора 1 и 2 по модулю два,
три элемента И 3-5, элемент ИЛИ 6,Формула изобретения вход 7 задания режима работы, информационные входы 8 и 9, вход ТО пере- Контролируемьш сумматор, содержаноса, выход 11 суммы и выход 12 пере- igщий первый и второй сумматоры по моноса.дулю два, первый, второй и третий
Контролируемый сумматор работаетэлементы И, причем выход первого сумследующим образом.матора по модулю два является выходом
Функционирование контролируемогосуммы контролируемого сумматора, высумматора предусматривает два режима переноса которого соединен с выхоработы: Работа и Ко 1троль. В ре-дом второго сумматора по модулю два,
жиме Работа на вход 7 подаетсяпервый, второй и третий входы которосигнал, соответствующий логическойго соединены соответственно с выхода 1. При этом контролируемый сумматорми первого, второго и третьего элереализует таблицу истинности полного 25ментов И, первые входы которых объеодноразрядного сумматора. В режимединены, отличающийся
Контроль на вход 7 задания режиматем, что, с целью упрощения сумматора,
работы подается сигнал, соответству-в него введен элемент ИЛИ, первый
ющий логическому О, а на информа-вход которого соединен с первым вхоШ онные входы 8 и 9 и вход 10 пере- зояом первого сумматора по модулю два
носа - сигналы, соответствующие логи-и является входом задания режима раческой 1. При этом в цепи элементовботы контролируемого сумматора, вход
1и6, охваченных обратной связью,цереноса которого соединен с вторыми
возникает генерация. На выходе элемен-входами первого и второго элементов
та ИЛИ 6 вырабатывается серия импуль-И и первого сумматора по модулю два,
сов с периодом , где - длитель-третий вход которого соединен с треность задержки на одном элементе.тьим входом второго элемента И, втоЭта серия импульсов поступает на пер-рым входом третьего элемента И и яввые входы элементов И 3-5, на осталь-ляется первым информационным входом ных входах этих элементов присутству- JQ контролируемого сумматора, второй
ют постоянные сигналы, равные 1.информационный вход которого соединен
В результате на выходе сумматора 2с третьими входами первого и третьег1о модулю два появится серия импуль-го элементов И и с четвертым входом
сов, что свидетельствует об исправномпервого сумматора по модулю два, пясостоянии элементов 1-6. Этот факт дтый вход которого соединен с первым
можно регистрировать на выходе 12входом третьего элемента И и с выконтролируемого сумматора,ходом элемента ИЛИ, второй вход котоВ случае неисправности типа кон-рого соединен с выходом первого сумстанта О (константа 1) любого изматора по модулю два.
Т.
Составитель И. Иваныкин Редактор О. Гoлoвa ч Техред И.Попович Корректор Л.Пилипенко
Заказ 3489/51 Тираж 672Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4.
название | год | авторы | номер документа |
---|---|---|---|
Контролируемый сумматор | 1990 |
|
SU1783517A1 |
Контролируемое арифметическое устройство | 1987 |
|
SU1451680A1 |
Сумматор двоичного кода по модулю два с контролем | 1986 |
|
SU1429120A1 |
Устройство для контроля арифметических операций по модулю | 1987 |
|
SU1499351A1 |
Устройство для вычитания | 1988 |
|
SU1566343A1 |
Контролируемое устройство для двоично-десятичного суммирования | 1984 |
|
SU1196874A1 |
ГЕНЕРАТОР ПСЕВДОСЛУЧАЙНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ ИМПУЛЬСОВ НА ОДНОРОДНОЙ СРЕДЕ С ПРОГРАММНО МЕНЯЮЩЕЙСЯ СТРУКТУРОЙ | 2005 |
|
RU2331915C2 |
Сигнатурный анализатор с перестраиваемой структурой | 1983 |
|
SU1120334A1 |
Устройство для контроля многовыходных цифровых узлов | 1982 |
|
SU1019454A1 |
Устройство для определения числа единиц в двоичном коде с контролем | 1990 |
|
SU1795460A1 |
Изобретение относится к автоматике и вычислительной технике и может 7 89Ю быть использовано при построении различных сумматоров. Цель изобретения - упрощение контролируемого сумматора за счет сокращения контролирующего оборудования. Контролируемый сумматор содержит два сумматора 1, 2 по модулю два,три элемента И 3-5,элемент ИЛИ 6, вход 7 задания режима контроля, информационные входы 8, 9, вход 10 переноса, выход 11 суммы, выход 12 переноса. В режиме контроля элементы 1,6 охвачены обратной связью, правильность функционирования регистрируется на выходе 12. 1 ил. СЛ
Контролируемый сумматор | 1978 |
|
SU811261A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Контролируемый сумматор | 1984 |
|
SU1242955A1 |
Авторы
Даты
1987-08-07—Публикация
1986-03-14—Подача