л
со
о
Од О)
00
Вих
название | год | авторы | номер документа |
---|---|---|---|
Оперативное запоминающее устройство | 1986 |
|
SU1483493A1 |
Постоянное запоминающее устройство | 1985 |
|
SU1288756A1 |
Ассоциативно-адресное оперативное запоминающее устройство | 1987 |
|
SU1451773A1 |
Постоянное запоминающее устройство | 1986 |
|
SU1388950A1 |
Оперативное запоминающее устройство с коррекцией ошибок | 1988 |
|
SU1566414A1 |
Запоминающее устройство | 1985 |
|
SU1252816A1 |
Ассоциативное запоминающее устройство | 1989 |
|
SU1741175A1 |
Постоянное запоминающее устройство | 1987 |
|
SU1418816A1 |
Дешифратор | 1988 |
|
SU1596393A1 |
Устройство для преобразования Хо изображения | 1990 |
|
SU1785004A1 |
Изобретение относится к вычислительной технике и может быть применено для резервирования всех типов схем памяти. Целью изобретения является повышение информационной емкости устройства. Устройство содержит основной 1 и резервный матричные накопители, блоки 3, 8 выбора строки. блок 4 выбор а столбца, дополнительный матричный накопитель 5, формирователь сигнала считывания, мультиплексор 7, формирователь 9 сигналов смены адреса, формирователь 10 управляющих сигналов чтения. В устройстве количество одновременно резервируе- - мых ячеек определяется количеством , адресных сигналов, поступающих на вход блока 8. При наличии одного адресного сигнала могут быть зарезервированы 2 ячейки памяти, двух- 4 ячейки, трех-8 ячеек, т.е. 2 ячеек . (где п - число адресных сигналов блока 8) . При этом используется всегр. один резервный столбец. Увеличение количества резервируемых ячеек дает возможность повысить процент выхода годных кристаллов. 2 ил. i (Л
Фи(. I
Изобретение относится к вычислительной технике и может быть применено для резервирования всех типов схем памяти.
Целью изобретения является повышение информационной емкости устройства.
На фиг. 1 представлена схема резервированного запоминающего устройства; на фиг. 2 - временная диаграмма.
Устройство содержит основной 1 и резервный 2 матричные накопители, первый блок 3 выбора строки, блок 4 выбора столбца, дополнительный матричный накопитель 5, формирователь 6 сигналов считывания, мультиплексор 7, второй блок 8 выбора строки, формирователь 9 сигналов смены адреса, формирователь 10 управляющих сигналов чтения.
Устройство работает следующим образом. Резервный накопитель 2 разбит
на группы строк. Число групп в столб- 25 группы устройства, поступающих на це равно п и определяется количеством вход второго блока 8 выбора строки.
При
управляющих входов первой группы устройства, поступающих на второй блок 8 выбора строки. Одна строка дополнительного матричного накопителя 5 соответствует одной группе строк в основном матричном накопителе 1 и резервирует эту группу в резервном накопителе 2. Дешифратор столбцевых шин (не показан) опрашивает оба накопителя - основной и резервный. Допустим имеется бракованная ячейка на пересечении третьей строки X и первого столбца Y в накопителе 1. Производим запись информации о браке в ячейку, находящуюся на пересечении первой строки X и первого столбца Y и дополнительном накопителе 5. Второй брак находится на пересечении двенадцатой строки и девятого столбца в накопителе 1. Производим запись информации о браке в ячейку, находящуюся на пересечении Z строки X и девятого столбца Y в дополнительном накопителе 5 и т.д. согласно фиг. 1.
30
35
40
45
наличии одного адресного сигнал могут быть зарезервированы 2 ячейки памяти, двух - 4 ячейки, трех - 8 ячеек, т.е. 2 ячеек (где п - число адресных сигналов второго блока 8 выбора строк. При этом используется все-- го один резервный столбец. Увеличение количества резервируемых ячеек даст возможность повысить процент выхода годных кристаллов.
формула изобретения
Резервированное запоминающее устройство, содержащее основной и резервный матричные накопители, первЕлй блок выбора строки, блок выбора-, столбца, причем выходы первого блока выбора строки соединены со строчными входами выборки основного и резервного матричных накопителей, входы первого блока выбора строки являются адресными входами первой группы устройства, входы блока выбора столбца
При смене адресного сигнала форми- являются адресными входами второй рователь сигнала смены адреса выраба- группы устройства, выходы первой тывает сигнал смены адреса, который группы блока выбора столбца соедине- устанавливает нулевой потенциал на выходе дополнительного накопителя 5
55
(фиг. 2). .
Одновременно блоки выбора строк производят выбор строки в основном и резервном накопителях, а блок выбора
ны со столбцовыми входами выборки основного матричного накопителя.
отличающееся тем, что, с целью повьппения информационной емкости устройства, в него введены формирователь сигналов смены адреса.
0
5
0
столбцов выбирает столбцы на обоих накопителях.
Если ячейка не была забракована и сигнал о наличии брака не был записан, то на выход дополнительного накопителя 5 (момент времени t на фиг. 2) поступит положительный потенциал, который подключит выход устройства к первому информационному входу, т.е. к выходу дополнительного накопителя 5.
Если ячейка была забракована, то в дополнительный накопитель 5 будет записан сигнал брака и на выходе в момент времени t будет установлен нулевой потенциал, который через формирователь 6 сигналов считывания подключит выход устройства к второму информационному входу, т.е. к выходу резервного столбца.
Количество одновременно резервируемых ячеек определяется количеством адресных сигналов входов первой
При
0
5
0
5
наличии одного адресного сигнал могут быть зарезервированы 2 ячейки памяти, двух - 4 ячейки, трех - 8 ячеек, т.е. 2 ячеек (где п - число адресных сигналов второго блока 8 выбора строк. При этом используется все-- го один резервный столбец. Увеличение количества резервируемых ячеек даст возможность повысить процент выхода годных кристаллов.
формула изобретения
Резервированное запоминающее устройство, содержащее основной и резервный матричные накопители, первЕлй блок выбора строки, блок выбора-, столбца, причем выходы первого блока выбора строки соединены со строчными входами выборки основного и резервного матричных накопителей, входы первого блока выбора строки являются адресными входами первой группы устройства, входы блока выбора столбца
являются адресными входами второй группы устройства, выходы первой группы блока выбора столбца соедине-
являются адресными входами второй группы устройства, выходы первой группы блока выбора столбца соедин
ны со столбцовыми входами выборки основного матричного накопителя.
отличающееся тем, что, с целью повьппения информационной емкости устройства, в него введены формирователь сигналов смены адреса.
дополнительньй матричный накопитель, формирователь управляющих сигналов чтения, формирователь сигналов считывания, мультиплексор и второй блок выбора строки, причем выходы второй группы блока выбора столбца соединены со столбцовыми входами выборки дополнительного матричного накопителя, строчные входы выборки которого
соединены с выходами второго блока- выборки строки, выходы основного матричного накопителя соединены с первым информационным входом мультиплексора, второй информационный вход ко- 15 полнительного матричного накопителя торого подключен к выходу резервно- и выход формирователя управляющих го матричного накопителя, управляющий сигналов подключены к входу формиро- вход мультиплексора соединен с выходом формирователя сигналов считывания, выход мультипле1;сора является информационным выходок устройства, одни из адресных входор первой пы устройства соединены с входами второго блока выбора строки и входами первой группы формирователя сигналов смены адреса, входы второй группы которого соединены с адресными входами второй группы устройства, выход формирователя сигналов смены адреса соединен с входом формирователя управляющих сигналов, выходы дователя сигналов считывания.
и
Лл Уп
и (
Нет 5рака
Вб/.5
и
Информация
полнительного матричного накопителя и выход формирователя управляющих сигналов подключены к входу формиро-
ходом формирователя сигналов считывания, выход мультипле1;сора является информационным выходок устройства, одни из адресных входор первой пы устройства соединены с входами второго блока выбора строки и входами первой группы формирователя сигналов смены адреса, входы второй группы которого соединены с адресными входами второй группы устройства, выход формирователя сигналов смены адреса соединен с входом формирователя управляющих сигналов, выходы дополнительного матричного нак и выход формирователя управл сигналов подключены к входу
вателя сигналов считывания.
tr
ii
X
г
Б1зак
с блокт
Инфорпация с блока Z
Электроника, 1984, № 15, с.39 | |||
Электроника, 1980, № 20, с | |||
Нивелир для отсчетов без перемещения наблюдателя при нивелировании из средины | 1921 |
|
SU34A1 |
Разборный с внутренней печью кипятильник | 1922 |
|
SU9A1 |
Авторы
Даты
1988-01-30—Публикация
1985-03-22—Подача