Устройство для контроля цифровых блоков Советский патент 1988 года по МПК G06F11/26 

Описание патента на изобретение SU1405059A1

с

4

о

СЛ

один тестовый набор количество импульсов, более двух. Устройство содержит блок управления 1, генератор тестов 2, контролируемый цифровой блок 3, счетчик адреса 4, блок; памяти 5, первую и вторую группы триггеров 6, 7, элементы задержки 8, 9, группу счетчиков 10, элементы ИЛИ 11, 12, триггеры 13, 14, схему сравнения 15, дешифратор 16, вход 17 пуска, выход 18 Исправно, выход 19 Неисправно, выход 20 сбоя устройства. Блок 1 управления содержит триггер 21 пуска, элемент 22 задержки, элемент 23 ИЛИа К входам вычитания счетчиков 10 ,е.,, 10 f, подключены выходы контролируемого цифрового блока 3, на которых формируется большое количество импуль-и сов при подаче одного тестового массива. На блоке сравнения 15 происхо-- дит сравнение результата реакции контролируемого цифрового блока 3 при поступлении определенного тестового массива с правильным (наперед известным) результатом для этого тестового массива. Сущность изобретения заключается в организации подсчета количества импульсов высокой частоты контролируемого цифрового блока на реверсивных счетчиках и в сравнении эталонного кода и кода, полученного в результате тестирования на блоке сравнения. Изобретение позволяет расширить функциональные возможности путем обеспечения контроля высокочастотных выходов проверяемого блока. 1 ил.

Похожие патенты SU1405059A1

название год авторы номер документа
Устройство для функционального контроля цифровых блоков 1989
  • Дерендяев Борис Васильевич
  • Кибзун Александр Иванович
  • Маслов Виктор Борисович
  • Мельников Валерий Алексеевич
  • Барышев Александр Андреевич
  • Лисицын Борис Николаевич
  • Ваганов Михаил Александрович
SU1656538A1
Устройство для тестового контроля цифровых узлов 1987
  • Криворучко Иван Михайлович
  • Секачев Борис Сергеевич
  • Матвеева Татьяна Александровна
  • Итенберг Елена Вениаминовна
SU1425682A1
Устройство для тестового контроля и диагностики цифровых модулей 1989
  • Абрамович Сергей Николаевич
  • Абрамов Александр Владимирович
  • Ананьев Юрий Владимирович
  • Москвин Владимир Николаевич
  • Пасынков Виктор Михайлович
SU1700557A1
Устройство для поиска дефектов цифровых блоков 1987
  • Колпаков Алексей Леонидович
  • Курылева Татьяна Леонидовна
  • Тяжев Андрей Тимофеевич
  • Тяжев Валентин Тимофеевич
SU1520519A1
Устройство для контроля цифровых блоков 1989
  • Канцлер Владимир Ольгердович
  • Никитин Геннадий Альбертович
  • Фролов Сергей Николаевич
  • Бабенко Владимир Васильевич
SU1679487A1
Устройство для контроля цифровых блоков 1986
  • Белов Владимир Васильевич
  • Тришков Михаил Васильевич
  • Федулов Евгений Олегович
  • Шмельков Александр Иванович
SU1314344A1
УСТРОЙСТВО ТЕСТОВОГО КОНТРОЛЯ 2014
  • Криворучко Иван Михайлович
  • Криворучко Алексей Иванович
  • Слюсарева Вера Ивановна
RU2565474C1
Устройство для функционального контроля интегральных схем 1988
  • Кондратьев Леонид Николаевич
  • Овчинников Александр Львович
  • Безроднов Владимир Ильич
  • Поваренкин Сергей Григорьевич
  • Щупаков Евгений Сергеевич
SU1737465A1
Устройство для тестового контроля цифровых блоков 1987
  • Борисенко Алексей Алексеевич
  • Рябцев Владимир Григорьевич
  • Чернышев Владимир Александрович
SU1553978A1
Устройство для тестового контроля электромеханических блоков 1982
  • Горячев Виктор Александрович
  • Цапулин Вячеслав Кузьмич
SU1151973A1

Реферат патента 1988 года Устройство для контроля цифровых блоков

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля блоков ЭВМ. Цель изобретения - расширение функциональных возможностей за счет обеспечения контроля цифровых блоков, ,формируюр;их на некоторых выходах за

Формула изобретения SU 1 405 059 A1

1

Изобретение относится к автоматике и вычислительной технике и может быть использовано в качестве встроенной системы контроля цифровых блоков в процессе эксплуатации

Цель изобретения - расширение функциональных возможностей путем обеспечения контроля цифровых блоков формирующих на некоторых выходах за один тестовый набор количество импуль совэ большее двух,

На чертеже приведена функциональная схема устройства.

Устройство содержит блок 1 управления, генератор 2 тестовj контроли- руеный цифровой блок 3, счетчик 4 ад- феса, блок 5 памяти, первую и вторую 6 и 7 группы триггеров,./элементы задержки 8 и 9, группу, счетчиков 10;р л ,в J, 10, первый 11, второй 12 элементы ИЛИ, триггеры 13 и 4j схему 15 сравнения, дешифратор 16, вход 17.пуска, выход 18 Исправно, выход 19 Неисправно , выход 20 сбоя устройства.

Блок 1 управления содержит тригге 21 пуска, элемент 22 задержки, элемент ИЛИ 23,

К входам вычитания счетчиков : 10vj9 o9JOn подключены выходы контро

5

Ч

5

лируемого цифрового блока 3, на которых формируется большое количество импульсов при подаче одного тестового массива. На схеме 15 сравнения происходит сравнение результата реакции контролируемого цифрового блока 3 при поступлении определенного тестового массива с правильным (наперед известным) результатом для этого тес° тового массива

Устройство работает в режиме проч верки цифровых блоков и в конструкг тинном исполнении может быть встроенным в систему или внешним.

Устройство работает следующим образом.

По сигналу начальной установки (не показан) в счетчик 4 .адреса записываются уровни логической единицы с его информационных входов и на выходы дешифратора 16 устанавливается нулевой потенциал (управляющий вход дешифратора 16 не показан). ; Б режиме контроля на вход 17 поступает сигнал, устанавливающий триггер 21 в единичное состояние, запуская тем самым генератор 2 тестов По сигналу запуска на выходе генерал тора тестов 2 вырабатывается сигнал метки начала тестирования (начало

подачи первого тестового набора), которьш устанавливает в нулевое состояние группы 6 и 7 триггеров и триггеры 13 и 14, т.е. на выходах 18-20 устанавливаются уровни логического нуля. Одновременно этот сигнал, увеличивает содержимое счетчика 4 на +,. т.е. в данном случае переводит его в состояние О, Из блока 5 памя ти происходит считывание по нулевому адресу (блок 5 памяти установлен в режим постоянного считывания, сигнал считьшания не показан). Информация с выходов блока 5 записьшается в соо ветствующие счетчики 10 по сигналу метки начала тестирования, задержанному на элементе 9 задержки, указывая тем самым правильное количество импульсов, которые должны быть на соответствующих выходах контролируемого блока 3. На другой группе выходов блока 5 памяти устанавливается правильная информация, которая должна быть в результате тестирования на выходах блока 3. По сигналу-запуска генератор 2 тестов начинает вырабатывать тестовые наборы, которые поступать на вход контролируемого блока 3, После подачи тестового набора

на выходах блока 3 появляется выходной набор импульсов, по переднему фронту которых записывается единичная информация в группу триггеров 6. Если на каком-то выходе, блока 3 образуется переходной процесс, например, в виде двух импульсов, то первый импульс с триггера 6 группы вторым импульсом переходного процесса перепишется в триггер 7 группы. Одно временно .импульсы с выходов блока 3

:уменьшают содержимое соответствующих счетчиков 10 на -1. После прохождения первого тестового массива на выходах группы триггеров 6 записан результат контроля выходов блока 3,

:а в счетчиках 10 - результат контро ля по другой группе выходов. Далее генератор 2 тестов вырабатывает сигнал метки конца тестирования (для данного тестового набора), которьш записывает результаты тестирования в триггеры 13 и 14. При правильной работе блока 3, на выходах счетчиков

10 - нули, на выходе элемента ИЛИ 11 55 разрядных выходов счетчика адре- нуль (т.е. в триггер 13 записьшается са соединена с группой адресных вхо- нулевой сигнал), на выходе схемы дом блока памяти, от.личаюг - . 15 сравнения - единичный уровень, ко- щ е е с я тем, что, с целью расши- торьй записывается в триггер 14. Еди- рения функциональных возможностей

20

25

ЧБ

05059

ничный 19

сигнал на выходе 18 - 1, - О. При изменении количества импульсов на выходах второй группы выходов блока 3 на выходе счетчиков 10 (минимум на одном) и на выходе элемента ИЛИ 11 - единичный уровень, на выходе 19 - 1. При несравнении на схеме 15 сравнения в триггер 14 запишется нулевая информация. При правильной реакции блока 3 на первый тестовый набор генератор 2 посьшает следующий тестовый набор, снова вырабатывает сигнал метки начала тестирования, по которому содержимое счетчика 4 адреса увеличивается на +1, т.е. из блока 5 памяти информации считывается по следующему адресу и снова записьшается в счетчики 10 и по ступает на входы схемы 15 сравнения., Еабота устройства продолжается до момента проверки контролируемого блока 3 по последнему тестовому набору. После этого сигнал с входа 17, задержанный на элементе 22, поступает через элемент ИЛИ 23 на оинхровход триггера 2I, устанавливая его в нулевое состояние. Режим контроля закончен.

При неправильной работе блока 3 по одному из тестовых наборов, на выходе дешифратора 16 формируется сигнал единичного уровня, который через элемент ИЛИ 23 сразу прекращает рабо35 устройства.

Длительность сигнала на входе 17 должна быть больше суммы задержки сигнала на триггере 21, времени выработки сигнала метки начала тести

40 рования генератором 2 максимального времени установки в нулевое состояние групп б, 7 триггеров и триггеров 13 и 14,задержки сигнала на дешифраторе 16 и элементе ИЛИ 23,

45

Формула изобретения

Устройство для контроля цифровых блоков, содержащее генератор тестов, 50 счетчик.; адреса, блок памяти, схему сравнения, первый триггер, две группы триггеров, причем выходы триггеров первой группы соединены с первой . группой входов схемы сравнения, групг.

30

путем обеспечения контроля цифровых блоков,формирующих на некоторых выходах за один тестовый набор количество импульсов, большее двух, устройство содержит группу счетчиков, два элемента задержки, два элемента ИЛИ, депщфратор, второй триггер,и блок управления, содержащий элемент задержки, элемент ИЛИ и триггер пуска, причем выходы поля тестов генератора тестов являются выходами устройства для подключения к входам- контролируемого цифрового блока, выход признака начала тестового набора генератора тестов соединен счетным входом счетчика адреса, с входами сброса триггеров первой и второй групп, первого и второго триггеров и через первый элемент задержки - с входами записи счетчиков группы, информационные вхо- ды которых соединены с соответствующими выходами задания числа импуль- , сов, возникающих на выходах контролируемого цифрового блока, блока памяти, группа выходов эталонного отклика которого соединена с второй группой входов.схемы сравнения, выход Неравно которой соединен с D- входом первого триггера, выход кото рого является выходом исправной работы устройства и соединен с первым информационным входом дешифратораj второй информационный вход которого соединен с выходом второго триггера и. является выходом неисправности устройства, выход первого элемента ИЛИ соединен с выходом сбоя устройства и с третьим информационным входом де

5

шифратора, входы первого элемента ИЛИ соединены с выходами триггеров второй группы, входь синхронизации которых являются входами устройства для подключения к первой группе выходов контролируемого цифрового блока и соединены с входами соответст- вуюиц х триггеров первой группы, D- входы которые подключены к шине еди- ° ничного потенциала устройства, группа D-входов триггеров второй группы соединена с группой выходов триггеров первой группы, группа входов управления вычитанием счетчиков группы является группой входов устройства для подключения к второй группе выходов контролируемого цифрового блокаJ выход признака конца тестиро

вания генератора тестов соединена через второй элемент задержки с С- входами первого и второго триггеров, D-вход второго триггера соединен с выходом второго элемента ИЛИ, входы

которого соединены- с разрядными выходами счетников группы, вход пуска устройства соединен с единичным входом триггера пуска блока управления и через элемент задержки блока

управления - с первым входом элемента ИЛИ блока управления, второй вход и выход которого соединены с выходом дешифратора и с С-входом триггера пуска блока управления соответствен

HOj D-вход и выход триггера пуска блока управления соединены соответственно с шиной нулевого потенциала устройства и входом пуска генератора тестов.

Документы, цитированные в отчете о поиске Патент 1988 года SU1405059A1

Устройство для обнаружения неисправностей цифровых систем 1979
  • Машкин Алексей Михайлович
SU949659A2
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1
Устройство для контроля цифровых узлов 1984
  • Чекушкин Всеволод Викторович
  • Богатов Дмитрий Дмитриевич
  • Меркулов Олег Александрович
SU1166121A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1

SU 1 405 059 A1

Авторы

Ваврук Евгений Ярославович

Даты

1988-06-23Публикация

1983-11-12Подача