1
Изобретение относится к электрон- ым часам с цифровой индикацией, в частности подвесным с автоматической коррекцией показаний по сигналам точного времени.
Цель изобретения - повышение точности регулирования хода часов за счет уменьшения шага регулирования.
На чертеже представлена структурная схема устройства.
Часы содержат генератор 1 импульсов, управляемый делитель 2 частоты, счетчик 3 секунд, счетчик 4 минут, счетчик 5 часов, первый реверсивный счетчик 6, блок 7 синхронизации, первый элемент ИЛИ 8., фазовый дискриминатор 9, содержащий первый 10 и второй 11 элементы И, делитель 12 шага, содержащий блок 13 предварительной установки, цифровой компаратор 14, второй реверсивный счетчик 15, триггер 16, третий элемент И 17, второй элемент ИЛИ 18 и третий элемент 1 ШИ 19.
Генератор 1 импульсов генерирует опорную частоту, например 32768 Гц, и соединен с управляемым делителем 2 частоты. На выходе управляемого делителя 2 частоты формируются секундные импульсы, которые затем поступают на вход счетчика 3 секунд и на свои входы записи значений кода, формируемого на разрядных выходах первого реверсивного счетчика 6„
Записанный с первого реверсивного счетчика 6 код определяет коэффициен деления управляемого делителя 2 частоты.
Счетчик 3 секз нд формирует на выходе минутные импульсы, а на разряд5
ных выходах - временную развертку с дискретностью в одну секунду. При этом на выходе цифрового компаратора 14, соединенного разрядами со счетчиком 3 секунд и Е. горым реверсивным
счетчиком 15, формируется импульс,, время появления которого определяет момент переключения коэффициента деления управляемого делителя 2 частоты. Величина изменения коэффициента деле ния - один младилдй разряд. Восстановление прежнего коэффициента деления определяется моментом установки счетчика 3 секунд в нулевое положение. Временным положением импульса переключения коэффициента деления с выхода цифрового компаратора 14 управляет второй реверсивнъ й счетчик 15.
Положение второго реверсивного счетчика 15 зависит от знака рассогласования между истинным и часовым временем, который формируется фазовым дискриминатором 9 в момент поступления сигнала точного времени на блок 7 синхронизации,. Для защиты от нарушения последовательности поступления tимпyльcoв переключения коэффициентов деления при поступлении сигнала коррекции на счетчик 3 секунд введен триггер 16.
Триггер 16 запоминает выход импуль-, са с цифрового компаратора 14 и только после этого разрешает проход восстанавливающего импульса со счетчика 3 секунд через третий элемент И 17.
5 Электронные часы работают следующим образом.
При включении электропитания импульсом Сброс управляемый делитель 2 частоты, счетчик 3 секунд и счет0
5
0
-Т1/J
чик 4 минут устанавливаются в 1улев(.е положение, а реверсивные счетчики 6 и 15 - в исходное положение, которое им задает блок 13 предварительной установки.
Первым импульсом переполнения с выхода управляемого делителя 2 частоты в его разряды переписывается код с выходов первого реверсивного счетчика 6, например 32768, При заполнении счетчика 3 секунд через п, где п - значение кода, залисанного во второй реверсивный счетчик 15,на выходе цифрового компаратора Н формируется импульс, который опрокидывает триггер 16 и после прохождения через третий элемент ИЛИ на вьгчитаю1ций вход первого реверсивного счетчика 6 изменяет
Формул а изобретения
Электронные часы, содержанцте генератор импульсов, блок синхронмзадтш, фазовый дискриминатор, состоящий из первого и второго элементов И, первый реверсивньп счетчик и последовательно соединненные управляемый делитель частоты, счетчик секунд, счетчик минут, первый элемент ИЛИ и счетчик часов, при этом выход блока синхрониза
ции соединен с входами установки в нулевое состояние управляемого делителя частоты, счетчиков секунд и ми- нут и с первыми входами первого и
второго элементов И, вторые входы которых подключены соответственно к прямому и инверсному выходам старшего разряда счетчика минут, а выход пер
название | год | авторы | номер документа |
---|---|---|---|
Устройство тактовой синхронизации | 1980 |
|
SU906016A1 |
ЦЕЗИЕВЫЙ СТАНДАРТ ЧАСТОТЫ | 1994 |
|
RU2076411C1 |
АДАПТИВНЫЙ ЦИФРОВОЙ ЧАСТОТНЫЙ ДИСКРИМИНАТОР | 2000 |
|
RU2166773C1 |
УСТРОЙСТВО ЧАСТОТНОЙ АВТОПОДСТРОЙКИ | 1972 |
|
SU342275A1 |
Устройство тактовой синхронизации | 1981 |
|
SU978378A1 |
Адаптивный статистический анализатор | 1987 |
|
SU1434453A1 |
Устройство для измерения амплитуды синусоидального сигнала | 1985 |
|
SU1302203A1 |
Устройство тактовой синхронизации | 1982 |
|
SU1104674A1 |
Устройство для контроля цифровыхОб'ЕКТОВ | 1978 |
|
SU798844A1 |
Устройство для интегрирования функций | 1982 |
|
SU1070570A1 |
Изобретение относится к электронным часам с цифровой индикацией и с автоматической коррекцией показаний по сигналам точного времени и позволяет повысить точность регулирования хода часов за счет уменьшения дискретности регулирования. С выхода генератора импульсов 1 опорная частота поступает на вход управляемого делителя 2 частоты, коэффициент деления которого определяется выходными разрядами первого реверсивного счетчика 6. Сигнал делителя 2 поступает на последовательно соединенные счетчик 3 секунд, счетчик 4 минут, первый элемент ИЛИ 8 и счетчик 5 часов о Исходное положение первого реверсивного счетчика 6 и второго реверсивного счетчика определяется блоком 13 предварительной установки. Рабочее положение реверсивного счетчика 15 зависит от знака рассогласования между истинным и часовым временем, который формируется фазовым дискриминатором 9 в момент поступления сигнала точного времени на блок 7 синхронизации. Дискриминатор 9 состоит из двух элементов И 10,t1, выходами соединенных со счетчиком 15. На цифровом ком- S и
коэффициент деления до 32767. По за- 20 вого элемента И соединен с вторым вершении цикла развертки счетчиком 3 входом первого элемента ИЛИ, отличающиеся
секунд импульсом переполнения он устанавливается в нулевое состояние. Этот же импульс проходит через открытый третий элемент. И 17 и второй эле- 25 введены делитель шага, содержащий мент ИЛИ 18 на суммирующий вход пер- цифровой компаратор, второй реверсив- вого реверсивного счетчика 6 и восстанавливает коэффициент деления до прежнего значения 32768. В результате через п с коэффициент деления будет иметь значение 32767, а через Т - п
тем, что, с целью повьшения точности за счет уменьшения шага регулирования их хода, в них
ный счетчик, триггер, третий элемент И, второй и третий элемент 1-ШИ и блок предварительной установки, причем 30 цифровой компаратор соединен первыми входами с информационными выходами
(где Т - время развертки) - значение 32768.
При поступлении корректирующего импульса с блока 7 синхронизации, в зависимости от положения старшего разряда счетчика 4 минут, на суммирующий или вычитающий входы второго реверсивного счетчика 15 поступает имсчетчика секунд, вторыми входами - с информационными выходами второго реверсивного счетчика, подключенного 25 суммирующим и вычитающим входами соответственно к выходам первого и второго элементов И, а выходами переполнения второй реверсивный счетчик соединен соответственно с первыми входа- пульс, который изменяет его положение 40 ми второго и третьего элементов ИЛИ, на п+1. Кроме того, суммирующий им- второй вход второго элемента ИЛИ подпульс прибавит час через элемент ИЛИ 8.
Изменение положения второго реверсивного счетчика 15 на nj-1 изменяет также на один шаг коэффициент делени через изменение временного положения импульса, формируемого на выходе цифрового компаратора 14. При переполнении второго реверсивного счетчика с его выходов через второй 18 или третий 19 элементы ИЛИ на соот- (Ветствующие входы первого реверсив- .ного счетчика 6 поступает продиффе- рендиро ванный импульс, что приводит к изменению коэффициента деления на полный шаг, обеспечивая грубое регулирование.
вого элемента И соединен с вторым входом первого элемента ИЛИ, отличающиеся
введены делитель шага, содержащий цифровой компаратор, второй реверсив-
тем, что, с целью повьшения точности за счет уменьшения шага регулирования их хода, в них
введены делитель шага, содержащий цифровой компаратор, второй реверсив-
ный счетчик, триггер, третий элемент И, второй и третий элемент 1-ШИ и блок предварительной установки, причем цифровой компаратор соединен первыми входами с информационными выходами
ключен к выходу третьего элемента И, первым входом соединенного с входом переполнения счетчика секунд и с пер45,вым входом триггера, выход которого подключен к второму входу третьего jэлемента И, а второй вход триггера соединен с выходом цифрового компаратора и с вторым входом третьего
50 элемента ИЛИ, выходом подключенного к вычитающему входу первого реверсивного счетчика, суммирующий вход которого соединен с выходом второго элемента ИЛИ, установочньй вход первого
55 реверсивного счетчика подключен к выходу блока предварительной установки и к установочному входу второго реверсивного счетчика, а выходами пер- йый реверсивный счетчик соединен с
5 , U395256
управляющими входами управляемого де- подключен к выходу генератора импульли геля часто-М счетньй вход которого дов.
I 1
Авторы
Даты
1988-11-23—Публикация
1987-04-27—Подача