и/1
(Л
-0/J
Изобретение отиогнтгя к вычисли- тельноГ технике и может быть использовано при создании полупроводниковых интегральных схем.
Цель изобретения - повышение быстродействия преобразователя уровня.
На чертеже представлена принципиальная схема предлагаемого преобразователя уровня для усилителя считывания.
Преобразователь уровня содержит пять элементов задания режима на резисторах 1-5, два токозадяюших элемента на транзисторах 6 и 7,два усилительных элемента на транзисторах 8 и 9, два нагрузочных элемента на двухэмиттерных транзисторах 10 и 11, информационные входы преобразователя уровня 12 и 13, информационные выходы 14 и 15, шина 16 питания, игина 17 нулевого потенциала.
Предлагаемый преобразователь ра - ботает следую1цим образом.
Когда на входе 12 уровень входного сигнала равен лот-ической 1, а ia входе 13 - О, ток, идущий из 1иины 16 питания, в обоих плеч ах преобразователя определяется током источника опорного напряжения на транзисторах 1П, 6, 8 и резисторе 1. В этом случае транзистор 7 выключен, что приводит к тому, что напряжение на базе транзистора 8 задает аналогичный ток в цепи транзистора 9. Так как нагрузка в коллекторах транзисторов 8 и 9 одинакова, это приводит к гому, что на нагрузочном резисторе 4 выделяется напряжение, аналогичное напряжению на резисторе 1, поэтому напряжение на базе транзистора 7 меньше, он будет выключен а на базе транзистора 6 больше, он будет включен и через него потечет ток, определя1 мый резистором 5, вспедствие чего напряжение на выход 14.будет низким, а на входе 15 - высоким. I
При смене входных сигналов с 1
на входе 12 на О и с О на входе 13 на 1 преобразователь переключается в перв(Я ачал1)Ное состояние. При этом в связи с включением резистора 2 через перкрестную связь к певому эмит1еру двухэмиттерного трпн- зистора 10, напряжение на выходе 14, во-первых, с.чожится с логическим перепадом на входах (поэтому уменьшаются ттостояИные времен пере
5
0
5
0
5
0
5
0
5
заряда выходных .паразитных емкостей резистора коллектор-база и коллектор- подложка), во-вторых, процесс перезаряда начинается раньше, не дожидаясь переключения ключевых и усилительных транзисторов, что существенно повысит быстродействие схемы.
Дополнительное повышение быстродействия происходит за счет того, что в этом случае меньше номинал резисторов 3 и 2, а также их паразиг- ная емкость, что уменьшает постоянные времен при переключении.
Таким образом, добавление входного ЭСЛ-логического каскада к выходному перепаду с помощью перекрестных связей позволяет увеличить быстродействие преобразования в выходный уровень, привязанньй к шине нулевого потенциала,
Формула изобретения
Преобразователь уровня для усилителя считывания, содержащий пять элементов задания режима на резисторах, два токозадающих элемента на транзисторах и два усилительных элемента на транзисторах, первый вывод резистора первого элемента задания режима соединен с базой транзистора первого токозадающего элемента и коллектором транзистора первого усилительного элемента, эмиттер которого соединен с одним выводом тора пятого элемента задания режима, эмиттером транзистора второго усилительного элемента и шиной нулевого потенциала, базы транзисторов усилительных элементов соединены с вторым выводом резистора пятого элемента задания реукица и эмиттерами транзисторов токозадающих элементов, база транзистора второго токозадающего элемента соединена с коллектором транзистора второго усилительного элемента и первым выводом резистора четвертого элемента задания режима, коллекторы транзисторов первого и второго токозадающих элементов соединены с первыми выводами резисторов соответственно второго и третьего элементов задания режима и являются информационными выходами преобразователя уровня, отличающий с я тем, что, с целью повышения быстродействия преобразователя, он содер5 1- 923816
жит два нагрузочных элемента нар,,,-, ;,ми1 тор - с нт ныво;и м редвухэмиттерных транзисторах, бачыяистора третьего элемента заган-. ч
которых являются информационнымирежима, первый эмиттер двух-читтервходами преобразователя, коллекторы„ j-o транзистора второго нагрузочноподключены к шине питания, первыйj. элемента соединен с вторым пыьоэмиттер двухэмиттерного транзисторад,,, резистора четверт(Я-о элемгита
первого нагрузочного элемента соеди-задания режима, второй эмиттер - с
ней с вторым выводом резистора пер-вторым выводом резистора второго то-,
вого элемента задания режима, вто-,д козадаюшего элемента.
название | год | авторы | номер документа |
---|---|---|---|
Преобразователь уровня для усилителя считывания | 1987 |
|
SU1508280A1 |
Преобразователь уровня сигнала для усилителя считывания | 1983 |
|
SU1134966A1 |
Усилитель считывания | 1989 |
|
SU1658209A1 |
Формирователь сигналов записи и считывания | 1983 |
|
SU1113852A1 |
Усилитель считывания | 1988 |
|
SU1580441A1 |
Эмиттерно-связанный элемент | 1988 |
|
SU1629985A1 |
Интегральный ЭСЛ-элемент | 1986 |
|
SU1359902A1 |
Преобразователь сигналов для усилителя считывания | 1984 |
|
SU1244716A1 |
Триггерный логический элемент И | 2022 |
|
RU2802370C1 |
Триггерный логический элемент И/И-НЕ | 2022 |
|
RU2789166C1 |
Изобретение относится к вычислительной технике и может быть использовано при создании полупроводниковых интегральных схем. Цель изобретения - повышение быстродействия. Преобразователь уровня содержит пять элементов 1-5 задания режима на резисторах, два токозадающих элемента 6,7 на транзисторах, два усилительных элемента 8,9 на транзисторах, два нагрузочных элемента 10,11 на двухэмиттерных транзисторах. Поставленная цель достигается за счет добавления входного ЭСЛ - логического каскада. 1 ил.
Преобразователь сигналов для усилителя считывания | 1984 |
|
SU1244716A1 |
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Усилитель считывания | 1985 |
|
SU1280450A1 |
С, 11 С 7/00, 1986 | |||
Видоизменение прибора для получения стереоскопических впечатлений от двух изображений различного масштаба | 1919 |
|
SU54A1 |
Авторы
Даты
1989-07-07—Публикация
1987-11-24—Подача