;;
4 СО
Oi
название | год | авторы | номер документа |
---|---|---|---|
Преобразователь кодов | 1987 |
|
SU1527715A1 |
Устройство для преобразования двоичного кода | 1987 |
|
SU1496005A1 |
Интегрирующее устройство | 1990 |
|
SU1727122A1 |
Преобразователь последовательного знакоразрядного кода в параллельный дополнительный код | 1988 |
|
SU1522412A1 |
ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО ЗНАКОРАЗРЯДНОГО КОДА В ДОПОЛНИТЕЛЬНЫЙ ДВОИЧНЫЙ КОД | 1990 |
|
RU2022337C1 |
Устройство для умножения | 1984 |
|
SU1226447A1 |
Устройство для преобразования последовательного кода в параллельный код | 1988 |
|
SU1501030A1 |
СПОСОБ ЦИФРОВОЙ ОБРАБОТКИ СИГНАЛОВ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ | 2000 |
|
RU2163391C1 |
Устройство для ввода информации | 1974 |
|
SU638947A1 |
Устройство для умножения 12N-разрядных двоичных чисел | 1988 |
|
SU1589271A1 |
Изобретение относится к импульсной технике и может использоваться в вычислительных системах. Устройство преобразует параллельный дополнительный двоичный код в знакоразрядный последовательный двоичный код с фиксированной запятой, подавая на выход 12, знаковый разряд, а на выход 11 - остальные разряды кода, что расширяет область применения устройства. Устройство содержит информационные 1, управляющий 2 и тактовый 3 входы, регистр 4 сдвига, распределитель 5 импульсов, элемент НЕ 6, элементы И 7, 8, элементы ИЛИ 9, 10, информационный 11 и знаковый 12 выходы. 2 ил.
1
Изобретение относится к импульсной технике и может использоваться в вычислительньк системах.
Целью изобретения является рас ширение области применения устройства за счет формирования знакового разряда.
На фиг. 1 изображена функциональная схема устройства для преобразования дополнительного двоичного кода в знакоразрядный; на.фиг. 2 - временные диаграммы поясняющие работу устройства.
Устройство для преобразования дополнительного двоичного кода в знакоразрядный содержит информационные 1, управляю1дий 2 и тактовьй 3 входы, регистр 4 сдвига, распределитель 5 импуЛьсов, элемент НЕ 6, первый 7 и второй 8 элементы И, пер- вьйй 9 и второй 10 элементы ИЛИ, информационный 11 и знаковый 12 вьжоды. Сущность технического решения заключается в том, что если знаковый разряд дополнительного кода числа подавать на выход 12, а остальные разряды - на выход 11 у то в результате получится знакоразрядный код числа.
Так, например, число +3(0011): Число0011
Состояние вы-,
хода 110011. или 3-0 3,
Состояние выхода 120000 а число -3 (1101) будет преобразовано так:
Число1101
Состояние выхода 110101 или 5-8 4 3. Состояние выхода 121000 Регистр % необходим для преобразования параллельного дополнительного двоичного кода числа в последо- вательньй.
Устройство работает следующим образом.
По стробу записи, поступающему на управляющий вход 2, дополнительный двоичный код числа вводится через информационный вход 1 В регистр 4 так, что зг1аковый разряд кода по10
15
20
25
30
35
40
45
50
ИЛИ 9 и 10 на выходы Я и 12 устройства, формируя маркер, по которому определяется начало последователь- ного знакоразрядного кода.
По заднему фронту первого после строба записи тактового импульса, поступившего на тактовый вход 3 устройства, появляется импульс на выходе б распределителя 5, который поступает на входы элементов НЕ 6 и И 8. При этом сигналом с выхода элемента НЕ 6 закрывается элемент И 7, откл1§- чая выход 11, и знаковый разряд дополнительного кода с выхода регистра 4 проходит через элементы И 8 и ИЛИ 10 на выход 12,
В каждом следующем такте под действием импульсов с выхода в ра спре- делителя 5 происходит сдвиг кода в регистре 4 на один разряд в сторону - старших разрядов. При этом элемент И 8 закрыт, выход 12 отключен, а элемент И 7 открыт сигналом с выхода элемента НЕ 6 и пропускает очередные разряды дополнительного кода числа на вход элемента ИЛИ 9 и далее на выход 11 устройства.
Таким образом, устройство преобразует параллельный дополнительный двоичный код в знакоразрядный после- довател-ьный двоичный код с фиксированной запятой.
Формула изобретен и я
Устройство для преобразования дополнительного двоичного кода в зна- коразрядньй, содержащее элемент НЕ, выход которого соедине н с первым входом первого элемента И, выход которого соедини с первым входом первого элемента ИЛР1, выход которого является информационным выходом устройства, и второй элемент И, о т - л и ч-а ю щ е е с я тем, что, с целью расширения .области применения устройства за счет формирования знакового разряда, в него введены ре- гис тр, распределитель импульсов .и второй элемент ИШ1, тактовый вход распределителя импульсов и информа ционные входы регистра являются сопадает на его последовательный выход.ответственно -«актовым и информационПри этом распределитель 5 импуль-ньии входами устройс ва, первьй высоБ устанавливается в исходное сое-ход распределителя импульсов соедитояние. Импульс с выхода а распреде-нен с входом элемента НЕ и первым
лителя 5 поступает через элементывходом второго элемента И, выход ко0
5
0
5
0
5
0
5
0
ИЛИ 9 и 10 на выходы Я и 12 устройства, формируя маркер, по которому определяется начало последователь- ного знакоразрядного кода.
По заднему фронту первого после строба записи тактового импульса, поступившего на тактовый вход 3 устройства, появляется импульс на выходе б распределителя 5, который поступает на входы элементов НЕ 6 и И 8. При этом сигналом с выхода элемента НЕ 6 закрывается элемент И 7, откл1§- чая выход 11, и знаковый разряд дополнительного кода с выхода регистра 4 проходит через элементы И 8 и ИЛИ 10 на выход 12,
В каждом следующем такте под действием импульсов с выхода в ра спре- делителя 5 происходит сдвиг кода в регистре 4 на один разряд в сторону - старших разрядов. При этом элемент И 8 закрыт, выход 12 отключен, а элемент И 7 открыт сигналом с выхода элемента НЕ 6 и пропускает очередные разряды дополнительного кода числа на вход элемента ИЛИ 9 и далее на выход 11 устройства.
Таким образом, устройство преобразует параллельный дополнительный двоичный код в знакоразрядный после- довател-ьный двоичный код с фиксированной запятой.
Формула изобретен и я
Устройство для преобразования дополнительного двоичного кода в зна- коразрядньй, содержащее элемент НЕ, выход которого соедине н с первым входом первого элемента И, выход которого соедини с первым входом первого элемента ИЛР1, выход которого является информационным выходом устройства, и второй элемент И, о т - л и ч-а ю щ е е с я тем, что, с целью расширения .области применения устройства за счет формирования знакового разряда, в него введены ре- гис тр, распределитель импульсов .и второй элемент ИШ1, тактовый вход распределителя импульсов и информа5
торого соединен с первым входом второго элемента ИЛИ, выход которого является знаковым выходом устройства, второй выход распределителя импульсов соединен с вторыми входами первого л второго элементов ИЛИ, третий выход распределителя импуль
вьи52
B6K.5S Вш.5в Вь/хЛ 11
сов соединен с тактовьм входом регистра, выход .которого соединен с вторыми входами первого и второго элементов И, вход записи регистра
объединен с входом запуска распределителя импульсов и является управляющим входом устройства.
фие.г
Клингман Э | |||
Проектирование спе- циализированньк микропроцессорных систем | |||
-М.: Мир, 1985, с.19, рис.1.11 | |||
Папернов А.А | |||
Логические основы цифровой вычислительной техники.- М.: Советское радио, 1972, с | |||
Способ приготовления кирпичей для футеровки печей, служащих для получения сернистого натрия из серно-натриевой соли | 1921 |
|
SU154A1 |
Авторы
Даты
1989-07-23—Публикация
1987-10-19—Подача