название | год | авторы | номер документа |
---|---|---|---|
Резервированная система | 1982 |
|
SU1084802A1 |
Устройство для контроля переписи информации перезагружаемой управляющей памяти процессора | 1981 |
|
SU1008746A1 |
Устройство для управления резервированной вычислительной системой | 1989 |
|
SU1755399A1 |
Устройство для сбора данных о работе ЭВМ | 1982 |
|
SU1121679A1 |
Процессор полупроводниковой внешней памяти высокопроизводительной вычислительной системы | 1987 |
|
SU1539789A1 |
Селекторный канал | 1983 |
|
SU1103218A1 |
БОРТОВОЙ СПЕЦВЫЧИСЛИТЕЛЬ | 2013 |
|
RU2522852C1 |
Процессор параллельной обработки | 1990 |
|
SU1797126A1 |
Микропрограммное устройство управления | 1986 |
|
SU1481759A1 |
Процессор для обработки массивов данных | 1985 |
|
SU1293737A1 |
Резервированное устройство, содержащее три резервируемых канала, каждый из которых содержит процессор, блок памяти, регистр управления, триггер сброса ошибки, первый счетчик команд, формирователь синхронизирующих импульсов, а также первый, второй и третий блоки управляемой мажоритации, причем выход признака команды каждого из процессоров соединен соответственно с первым, вторым и третьим информационными входами каждого из трех первых блоков управляемой мажоритации, информационный выход каждого из процессоров соединен соответственно с первым, вторым и третьим информационными входами каждого из вторых блоков управляемой мажоритации, информационный выход каждого из блоков памяти соединен соответственно с первым, вторым и третьим информационными входами третьего блока управляемой мажоритации, выход сигнала ошибки каждого из процессоров подключен соответственно к четвертому, пятому и шестому информационным входам каждого из первых и вторых блоков управляемой мажоритации и к первому, второму и третьему входам разрядов каждого из регистров управления, выход сигнала ошибки каждого блока памяти соединен соответственно с четвертым, пятым и шестым информационными входами каждого третьего блока управляемой мажоритации и с входами четвертого, пятого и шестого разрядов каждого из регистров управления, выходы первого, второго и третьего разрядов регистра управления в каждом резервируемом канале соединены соответственно с первым, вторым и третьим управляющими входами первого и второго блоков управляемой мажоритации, выходы четвертого, пятого и шестого разрядов регистра управления в каждом резервируемом канале соединены соответственно с первым, вторым и третьим управляющими входами третьего блока управляемой мажоритации, в каждом резервируемом канале выход первого блока управляемой мажоритации соединен с входом признака команды процессора и входом триггера сброса ошибки, выход второго блока управляемой мажоритации - с информационным, адресным и управляющим входами блока памяти, выход третьего блока управляемой мажоритации - с информационным входом процессора, выход каждого триггера сброса ошибки соединен соответственно с входами обнуления первого, второго и третьего разрядов каждого из регистров управления, отличающееся тем, что, с целью повышения надежности устройства, в каждый резервируемый канал введены мультиплексор, блок формирования кода команды, второй счетчик команд, блок управления режимом и четвертый блок управляемой мажоритации, причем выход дешифрированных команд перехода каждого из процессоров соединен соответственно с первым, вторым и третьим информационными входами каждого из четвертых блоков управляемой мажоритации, выход сигнала ошибки каждого из процессоров соединен соответственно с четвертым, пятым и шестым информационными входами каждого из четвертых блоков управляемой мажоритации, выходы первого, второго и третьего разрядов регистра управления в каждом резервируемом канале соединены соответственно с первым, вторым и третьим управляющими входами четвертого блока управляемой мажоритации, выход которого подключен к управляющему входу мультиплексора и первому информационному входу блока управления режимом, тактовый, второй и третий информационные входы которого подключены соответственно к выходу первого блока управляемой мажоритации, выходу первого разряда регистра управления и выходу сигнала ошибки процессора, первый и второй выходы блока управления режимом соединены соответственно с входами разрешения записи первого и второго счетчиков команд, а третий и четвертый выходы блока управления режимом соединены соответственно со счетными входами первого и второго счетчиков команд, выход второго счетчика команд подключен к первому информационному входу мультиплексора, второй информационный вход которого соединен с выходом третьего блока управляемой мажоритации, выходы мультиплексора и блока формирования кода команды соединены с информационными входами соответственно первого и второго счетчиков команд, выход первого счетчика команд подключен к адресному входу процессора и входу блока формирования кода команды, выходы формирователя синхронизирующих импульсов соединены с синхровходами блока управления режимом.
Авторы
Даты
2006-04-27—Публикация
1988-02-01—Подача