о VJ
N
го VI
название | год | авторы | номер документа |
---|---|---|---|
Запоминающее устройство с сохранением информации при отключении питания | 1986 |
|
SU1458892A1 |
Запоминающее устройство с сохранением информации при аварийном отключении питания | 1987 |
|
SU1434504A1 |
Устройство для сохранения информации в полупроводниковой памяти при аварийном отключении питания | 1988 |
|
SU1599901A1 |
Запоминающее устройство с сохранением информации при отключении питания | 1982 |
|
SU1083236A1 |
Запоминающее устройство с сохранением информации при отключении питания | 1985 |
|
SU1259342A1 |
Формирователь сигналов сброса для блоков памяти | 1983 |
|
SU1108504A1 |
Устройство контролируемого пункта | 1983 |
|
SU1211784A1 |
Устройство для сохранения информации в полупроводниковой памяти при аварийном отключении питания | 1985 |
|
SU1285537A1 |
Запоминающее устройство с сохранениемиНфОРМАции пРи ОТКлючЕНии пиТАНия | 1979 |
|
SU807388A1 |
Оперативное запоминающее устройство на микросхемах памяти | 1983 |
|
SU1173448A1 |
Изобретение относится к вычислительной технике и может использоваться для сохранения информации в запоминающих устройствах при отключении питающей сети. Целью изобретения является повышение надежности устройства. Устройство содержит блок 1 оперативной памяти, резервный 2 и основной 3 источники питания, элемент 4 развязки, элемент 5 И-НЕ, элемент 6 задержки, вход 7 выбора, разделительный элемент 8, ограничительный элемент 9, формирователь 10 импульсов с соответствующими связями. 2 ил.
7
Фиг /
Изобретение относится к оычислитель- ной технике и может быть использовано для сохранения информации в запоминающих устройствах при отключении питающей сети.
Цель изобретения - повышение надежности устройства.
На фиг. 1 приведена функциональная схема, запоминающего устройства; на фиг. 2 - принципиальная электрическая схема подключения одной микросхемы типа К537РУ13.
Устройство содержит (фиг. 1)блок 1 оперативной памяти, резервный 2 и основной 3 источники питания, элемент 4 развязки, элемент И-НЕ 5, элемент б задержки, вход 7 выбора, разделительный элемент 8, ограничительный элемент 9 и формирователь 10 импульсов.
Устройство, реализованое. для одной микросхемы памяти, содержит (фиг. 2) элемент 11 развязки, выполненный на диоде, вход 12 основного питания, резистор 13, элемент задержки, выполненный на конденсаторе 14 и резисторе 15, элемент И-НЕ 16, имеющий входы 17-20 и выход 21. вход
22 Общий, диод 23, элемент 24 памяти (показана одна микросхема), формирователь 25 (КМДП), конденсатор 26 и резервный источник питания, выполненный на конденсаторе 27 и резисторе 28.
Устройство работает следующим образом.
При пропадании основного питания от резервного- источника (конденсатор 27) за- питываются элемент 24 памяти и формирователь 25, к входу которого через резистор 13 подан уровень 1, который после двойного инвертирования поступает на входы выборки элементов 24 памяти, переводя их в третье состояние, т.е. в режим наименьшего потребления.
Цепь задержки, выполненная на резисторе 15 и конденсаторе 14, обеспечивает защиту устройства от действия помех. Диод
23защищает устройство от кратковременных просадок напряжения питания.
Разряд конденсатора 27 резервного источника питания происходит за счет токов, протекающих по цепям питания элементов 24 и формирователя 25 и по входной цепи
резистор 13 - пход формирователя 25.
Применение конденсатора 26. включенного в разрыв цепи резистор 13 - вход 21 элемента И-НЕ 16, позволяет исключить значительные токи утечки через выходные
транзисторы элемента И-НЕ 16 в то время, когда она находится в незапитанном состоянии, что позволяет увеличить время хранения информации, а следовательно, и надежность устройства.
В то же время конденсатор 26 выбран
таким, что он пропускает с минимальным искажением импульсы с элемента И-НЕ 16 в режиме чтения памяти. При этом формирователь 25 улучшает форму импульсов, так
как конденсатор 26 все же искажает ее. Формула изобретения Запоминающее устройство с сохранением информации при отключении питания, содержащее блок оперативной памяти, основной и резервный источники питания, элемент развязки, элемент задержки, элемент И-НЕ. ограничительный элемент, причем выход основного источника питания подключен к входу элемента развязки, к
входу питания элемента И-НЕ и входу элемента задержки, выход которого подключен к первому входу элемента И-НЕ, второй вход которого является входом выбора устройства, выход элемента развязки подключен к выходу резервного источника питания, к входу питания блока оперативной памяти и к входу ограничительного элемента, отличающееся тем, что. с целью повышения надежности устройства, оно содержит разделительный элемент и формирователь импульсов, выход которого подключен к входу обращения блока оперативной памяти, вход формирователя импульсов подключен к выходам
ограничительного элемента и разделительного элемента, вход которого подключен к выходу элемента И-НЕ.
ВбРл
Фиг. 2.
Устройство для сохранения информации в полупроводниковой памяти при аварийном отключении питания | 1985 |
|
SU1285537A1 |
кл | |||
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Авторское свидетельство СССР № 1179436.кл | |||
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Авторы
Даты
1991-08-30—Публикация
1989-05-23—Подача